1.一種設(shè)備,其包括:
第一模式寄存器,其經(jīng)配置以存儲(chǔ)同一操作參數(shù)的第一及第二參數(shù)代碼;及
第二模式寄存器,其經(jīng)配置以存儲(chǔ)控制參數(shù)的參數(shù)代碼,所述參數(shù)代碼用以在所述第一參數(shù)代碼與第二參數(shù)代碼之間進(jìn)行選擇以針對(duì)所述操作參數(shù)設(shè)定當(dāng)前操作條件。
2.根據(jù)權(quán)利要求1所述的設(shè)備,其中所述操作參數(shù)與命令節(jié)點(diǎn)的操作條件相關(guān)。
3.根據(jù)權(quán)利要求1所述的設(shè)備,其進(jìn)一步包括裸片上終端電路,且其中所述操作參數(shù)包括裸片上終端操作參數(shù)。
4.根據(jù)權(quán)利要求1所述的設(shè)備,其進(jìn)一步包括電壓參考電路,且其中所述操作參數(shù)包括與所述電壓參考電路相關(guān)的操作參數(shù)。
5.根據(jù)權(quán)利要求1所述的設(shè)備,其中所述操作參數(shù)包括以下各項(xiàng)中的至少一者:突發(fā)長(zhǎng)度操作參數(shù)、前同步碼操作參數(shù)、預(yù)充電操作參數(shù)、后同步碼操作參數(shù)、等待時(shí)間參數(shù)、驅(qū)動(dòng)強(qiáng)度參數(shù)、數(shù)據(jù)總線接口操作參數(shù)、裸片上終端操作參數(shù)及電壓參考操作參數(shù)。
6.根據(jù)權(quán)利要求1所述的設(shè)備,其中所述操作參數(shù)包括第一操作參數(shù),且所述第一模式寄存器經(jīng)進(jìn)一步配置以存儲(chǔ)第二操作參數(shù)的第一參數(shù)代碼且經(jīng)進(jìn)一步配置以存儲(chǔ)所述第二操作參數(shù)的第二參數(shù)代碼,其中所述第一及第二操作參數(shù)的所述第一參數(shù)代碼用于設(shè)定第一存儲(chǔ)器操作條件,且所述第一及第二操作參數(shù)的所述第二參數(shù)代碼用于設(shè)定第二存儲(chǔ)器操作條件。
7.根據(jù)權(quán)利要求1所述的設(shè)備,其中所述第一模式寄存器包括:
第一寄存器,其經(jīng)配置以存儲(chǔ)所述操作參數(shù)的所述第一參數(shù)代碼,及
第二寄存器,其經(jīng)配置以存儲(chǔ)所述操作參數(shù)的所述第二參數(shù)代碼。
8.根據(jù)權(quán)利要求7所述的設(shè)備,其中所述第一寄存器及所述第二寄存器經(jīng)配置以響應(yīng)于對(duì)同一模式寄存器地址的模式寄存器寫入操作而被寫入。
9.一種設(shè)備,其包括:
第一模式寄存器,其包含經(jīng)配置以存儲(chǔ)操作參數(shù)的第一參數(shù)代碼的第一寄存器且進(jìn)一步包含經(jīng)配置以存儲(chǔ)所述操作參數(shù)的第二參數(shù)代碼的第二寄存器;
第二模式寄存器,其包含經(jīng)配置以存儲(chǔ)控制參數(shù)的參數(shù)代碼的第三寄存器,所述參數(shù)代碼用于在由所述第一寄存器存儲(chǔ)的所述第一參數(shù)代碼與由所述第二寄存器存儲(chǔ)的所述第二參數(shù)代碼之間進(jìn)行選擇以設(shè)定當(dāng)前存儲(chǔ)器操作條件;及
控制邏輯電路,其耦合到所述第一及第二模式寄存器且經(jīng)配置以基于由所述第三寄存器存儲(chǔ)的所述控制參數(shù)的所述參數(shù)代碼而依據(jù)所述操作參數(shù)的所述所存儲(chǔ)參數(shù)代碼設(shè)定所述當(dāng)前存儲(chǔ)器操作條件。
10.根據(jù)權(quán)利要求9所述的設(shè)備,其中所述第一寄存器經(jīng)配置以存儲(chǔ)所述操作參數(shù)的具有多個(gè)位的第一參數(shù)代碼。
11.根據(jù)權(quán)利要求9所述的設(shè)備,其中所述操作參數(shù)包括第一操作參數(shù),且其中所述第一模式寄存器進(jìn)一步包含經(jīng)配置以存儲(chǔ)第二操作參數(shù)的第一參數(shù)代碼的第四寄存器且進(jìn)一步包含經(jīng)配置以存儲(chǔ)所述第二操作參數(shù)的第二參數(shù)代碼的第五寄存器。
12.根據(jù)權(quán)利要求11所述的設(shè)備,其中所述控制邏輯電路經(jīng)進(jìn)一步配置以從所述第一及第二操作參數(shù)的所述第一參數(shù)代碼同時(shí)切換到所述第一及第二操作參數(shù)的所述第二參數(shù)代碼。
13.根據(jù)權(quán)利要求9所述的設(shè)備,其中所述操作參數(shù)包括第一操作參數(shù),且所述設(shè)備進(jìn)一步包括第三模式寄存器,所述第三模式寄存器包含經(jīng)配置以存儲(chǔ)第二操作參數(shù)的第一參數(shù)代碼的第四寄存器且進(jìn)一步包含經(jīng)配置以存儲(chǔ)所述第二操作參數(shù)的第二參數(shù)代碼的第五寄存器。
14.根據(jù)權(quán)利要求9所述的設(shè)備,其中所述控制參數(shù)包括第一控制參數(shù),且所述第二模式寄存器進(jìn)一步包含經(jīng)配置以存儲(chǔ)第二控制參數(shù)的參數(shù)代碼的第四寄存器,所述參數(shù)代碼用于在所述第一寄存器與所述第二寄存器之間進(jìn)行選擇以寫入所述操作參數(shù)的參數(shù)代碼。
15.根據(jù)權(quán)利要求14所述的設(shè)備,其中所述控制邏輯電路經(jīng)進(jìn)一步配置以響應(yīng)于對(duì)所述第一模式寄存器的模式寄存器寫入操作而基于所述第二控制參數(shù)的所述參數(shù)代碼來(lái)將所述操作參數(shù)的參數(shù)代碼寫入到所述第一及第二寄存器中的一者。
16.根據(jù)權(quán)利要求14所述的設(shè)備,其中所述控制邏輯電路經(jīng)進(jìn)一步配置以響應(yīng)于對(duì)與所述第一模式寄存器相關(guān)聯(lián)的同一模式寄存器地址的模式寄存器寫入操作而將所述操作參數(shù)的參數(shù)代碼寫入到所述第一及第二寄存器中的一者。
17.根據(jù)權(quán)利要求9所述的設(shè)備,其進(jìn)一步包括耦合到所述第一寄存器及所述第二寄存器的多路復(fù)用器,其中所述控制邏輯電路經(jīng)配置以基于針對(duì)所述控制參數(shù)所存儲(chǔ)的所述參數(shù)代碼而控制所述多路復(fù)用器將所述操作參數(shù)的所述參數(shù)代碼中的一者提供到所述控制邏輯電路。
18.一種設(shè)備,其包括:
存儲(chǔ)器,其經(jīng)配置而被設(shè)定為當(dāng)前操作條件,所述存儲(chǔ)器包含:
模式寄存器,其經(jīng)配置以存儲(chǔ)同一操作參數(shù)的第一及第二參數(shù)代碼以針對(duì)所述操作參數(shù)分別設(shè)定第一及第二操作條件;及
控制邏輯電路,其耦合到所述第一模式寄存器且經(jīng)配置以基于控制參數(shù)的具有第一邏輯值的參數(shù)代碼而使用所述操作參數(shù)的所述第一參數(shù)代碼將所述當(dāng)前操作條件設(shè)定為所述第一操作條件,并基于所述控制參數(shù)的具有第二邏輯值的所述參數(shù)代碼而使用所述操作參數(shù)的所述第二參數(shù)代碼將所述當(dāng)前操作條件設(shè)定為所述第二操作條件;及
存儲(chǔ)器控制器,其耦合到所述存儲(chǔ)器且經(jīng)配置以將所述操作參數(shù)的所述第一及第二參數(shù)代碼寫入在所述模式寄存器中且經(jīng)進(jìn)一步配置以寫入所述控制參數(shù)的所述參數(shù)代碼以將所述存儲(chǔ)器的所述當(dāng)前操作條件設(shè)定為所述第一或第二操作條件。
19.根據(jù)權(quán)利要求18所述的設(shè)備,其中所述存儲(chǔ)器及所述存儲(chǔ)器控制器經(jīng)配置以針對(duì)所述第一及第二操作條件執(zhí)行訓(xùn)練操作以確定所述操作參數(shù)的所述第一及第二參數(shù)代碼。
20.根據(jù)權(quán)利要求18所述的設(shè)備,其中所述第一及第二操作條件與耦合到所述存儲(chǔ)器及所述存儲(chǔ)器控制器的命令總線的操作條件相關(guān)。
21.一種方法,其包括:
將操作參數(shù)的用于設(shè)定第一存儲(chǔ)器操作條件的第一參數(shù)代碼存儲(chǔ)于與模式寄存器相關(guān)聯(lián)的第一寄存器中;及
將所述操作參數(shù)的用于設(shè)定第二存儲(chǔ)器操作條件的第二參數(shù)代碼存儲(chǔ)于與所述模式寄存器相關(guān)聯(lián)的第二寄存器中。
22.根據(jù)權(quán)利要求21所述的方法,其進(jìn)一步包括基于所述第一參數(shù)代碼或所述第二參數(shù)代碼而設(shè)定當(dāng)前存儲(chǔ)器操作條件。
23.根據(jù)權(quán)利要求21所述的方法,其中所述模式寄存器包括第一模式寄存器,且所述方法進(jìn)一步包括將參數(shù)代碼存儲(chǔ)到與第二模式寄存器相關(guān)聯(lián)的寄存器,所述參數(shù)代碼指示所述操作參數(shù)的用于設(shè)定存儲(chǔ)器的當(dāng)前操作條件的所述參數(shù)代碼。
24.根據(jù)權(quán)利要求21所述的方法,其中所述模式寄存器包括第一模式寄存器,且所述方法進(jìn)一步包括:
將具有第一邏輯值的參數(shù)代碼存儲(chǔ)到與第二模式寄存器相關(guān)聯(lián)的寄存器,其中所述參數(shù)代碼的所述第一邏輯值選擇所述第一參數(shù)代碼來(lái)設(shè)定存儲(chǔ)器的當(dāng)前操作條件;及
將具有第二邏輯值的所述參數(shù)代碼存儲(chǔ)到與所述第二模式寄存器相關(guān)聯(lián)的所述寄存器,其中所述參數(shù)代碼的所述第二邏輯值選擇所述第二參數(shù)代碼來(lái)設(shè)定所述存儲(chǔ)器的所述當(dāng)前操作條件。
25.根據(jù)權(quán)利要求21所述的方法,其中所述模式寄存器包括第一模式寄存器且所述操作參數(shù)包括第一操作參數(shù),所述方法進(jìn)一步包括:
將第二操作參數(shù)的第一參數(shù)代碼存儲(chǔ)于與第二模式寄存器相關(guān)聯(lián)的第一寄存器中;
將所述第二操作參數(shù)的第二參數(shù)代碼存儲(chǔ)于與所述第二模式寄存器相關(guān)聯(lián)的第二寄存器中;及
基于所述第一及第二操作參數(shù)的所述第一參數(shù)代碼及所述第二參數(shù)代碼而設(shè)定當(dāng)前存儲(chǔ)器操作條件。
26.根據(jù)權(quán)利要求25所述的方法,其中設(shè)定所述當(dāng)前存儲(chǔ)器操作條件包括從所述第一操作及第二參數(shù)的所述第一參數(shù)代碼同時(shí)切換到所述第一及第二操作參數(shù)的所述第二參數(shù)代碼。
27.根據(jù)權(quán)利要求21所述的方法,其中所述操作參數(shù)包括電壓參考操作參數(shù)及裸片上終端操作參數(shù)中的至少一者。
28.一種方法,其包括:
將操作參數(shù)的用于設(shè)定第一存儲(chǔ)器操作條件的第一參數(shù)代碼寫入到與模式寄存器相關(guān)聯(lián)的第一寄存器;及
將所述操作參數(shù)的用于設(shè)定第二存儲(chǔ)器操作條件的第二參數(shù)代碼寫入到與所述模式寄存器相關(guān)聯(lián)的第二寄存器。
29.根據(jù)權(quán)利要求28所述的方法,其中所述模式寄存器包括第一模式寄存器,且所述方法進(jìn)一步包括將參數(shù)代碼寫入到與第二模式寄存器相關(guān)聯(lián)的寄存器以選擇所述操作參數(shù)的所存儲(chǔ)參數(shù)代碼來(lái)設(shè)定存儲(chǔ)器的當(dāng)前操作條件。
30.根據(jù)權(quán)利要求28所述的方法,其中寫入到與所述模式寄存器相關(guān)聯(lián)的所述第一寄存器包括將所述第一參數(shù)代碼寫入到與所述模式寄存器相關(guān)聯(lián)的模式寄存器地址,且其中寫入到與所述模式寄存器相關(guān)聯(lián)的所述第二寄存器包括將所述第二參數(shù)代碼寫入到與所述模式寄存器相關(guān)聯(lián)的所述模式寄存器地址。
31.根據(jù)權(quán)利要求30所述的方法,其進(jìn)一步包括寫入與控制參數(shù)相關(guān)的參數(shù)代碼,所述參數(shù)代碼用以在所述第一及第二寄存器之間進(jìn)行選擇以使其響應(yīng)于對(duì)與所述模式寄存器相關(guān)聯(lián)的所述模式寄存器地址的模式寄存器寫入操作而被寫入。
32.根據(jù)權(quán)利要求28所述的方法,其中所述模式寄存器包括第一模式寄存器且所述操作參數(shù)包括第一操作參數(shù),所述方法進(jìn)一步包括:
將第二操作參數(shù)的第一參數(shù)代碼寫入到與第二模式寄存器相關(guān)聯(lián)的第一寄存器;
將所述第二操作參數(shù)的第二參數(shù)代碼寫入到與所述第二模式寄存器相關(guān)聯(lián)的第二寄存器;及
在所述第一及第二操作參數(shù)的所述第一參數(shù)代碼與所述第二參數(shù)代碼之間進(jìn)行選擇以設(shè)定當(dāng)前存儲(chǔ)器操作條件。
33.根據(jù)權(quán)利要求28所述的方法,其中所述操作參數(shù)包括以下各項(xiàng)中的至少一者:突發(fā)長(zhǎng)度操作參數(shù)、前同步碼操作參數(shù)、預(yù)充電操作參數(shù)、后同步碼操作參數(shù)、等待時(shí)間參數(shù)、驅(qū)動(dòng)強(qiáng)度參數(shù)、數(shù)據(jù)總線接口操作參數(shù)、裸片上終端操作參數(shù)及電壓參考操作參數(shù)。
34.根據(jù)權(quán)利要求28所述的方法,其中所述模式寄存器包括第一模式寄存器,且其中將所述操作參數(shù)的第一參數(shù)代碼寫入到與所述第一模式寄存器相關(guān)聯(lián)的第一寄存器包括:
將參數(shù)代碼寫入到與第二模式寄存器相關(guān)聯(lián)的寄存器,所述參數(shù)代碼指示響應(yīng)于對(duì)所述第一模式寄存器的模式寄存器寫入操作而將參數(shù)代碼寫入到所述第一模式寄存器的所述第一寄存器而非寫入到所述第一模式寄存器的所述第二寄存器;及
命令對(duì)所述第一模式寄存器的模式寄存器寫入操作寫入所述第一參數(shù)代碼。
35.根據(jù)權(quán)利要求34所述的方法,其中將所述操作參數(shù)的第二參數(shù)代碼寫入到與所述第一模式寄存器相關(guān)聯(lián)的所述第二寄存器包括:
將所述參數(shù)代碼寫入到與所述第二模式寄存器相關(guān)聯(lián)的所述寄存器,所述參數(shù)代碼指示響應(yīng)于對(duì)所述第一模式寄存器的模式寄存器寫入操作而將參數(shù)代碼寫入到所述第一模式寄存器的所述第二寄存器;及
命令對(duì)所述第一模式寄存器的模式寄存器寫入操作寫入所述第二參數(shù)代碼。
36.根據(jù)權(quán)利要求34所述的方法,其中所述參數(shù)代碼與第一控制參數(shù)相關(guān)且所述寄存器包括第一寄存器,所述方法進(jìn)一步包括將與第二控制參數(shù)相關(guān)的參數(shù)代碼寫入到與所述第二模式寄存器相關(guān)聯(lián)的第二寄存器,所述第二參數(shù)代碼指示使用所述第一參數(shù)代碼來(lái)設(shè)定存儲(chǔ)器的當(dāng)前操作條件。
37.根據(jù)權(quán)利要求28所述的方法,其中所述操作參數(shù)包括以下各項(xiàng)中的至少一者:突發(fā)長(zhǎng)度操作參數(shù)、前同步碼操作參數(shù)、預(yù)充電操作參數(shù)、后同步碼操作參數(shù)、等待時(shí)間參數(shù)、驅(qū)動(dòng)強(qiáng)度參數(shù)、數(shù)據(jù)總線接口操作參數(shù)、裸片上終端操作參數(shù)及電壓參考操作參數(shù)。
38.一種方法,其包括:
針對(duì)存儲(chǔ)器的第一操作條件確定操作參數(shù)的第一參數(shù)代碼;
將所述操作參數(shù)的所述第一參數(shù)代碼寫入到所述存儲(chǔ)器的第一寄存器;
針對(duì)所述存儲(chǔ)器的第二操作條件確定所述操作參數(shù)的第二參數(shù)代碼;及
將所述操作參數(shù)的所述第二參數(shù)代碼寫入到所述存儲(chǔ)器的第二寄存器。
39.根據(jù)權(quán)利要求38所述的方法,其進(jìn)一步包括將參數(shù)代碼寫入到模式寄存器以設(shè)定針對(duì)所述操作參數(shù)將所述第一參數(shù)代碼用于當(dāng)前存儲(chǔ)器操作條件。
40.根據(jù)權(quán)利要求38所述的方法,其進(jìn)一步包括允許存儲(chǔ)器初始化且設(shè)定默認(rèn)操作條件用于當(dāng)前存儲(chǔ)器操作條件。
41.根據(jù)權(quán)利要求38所述的方法,其進(jìn)一步包括將參數(shù)代碼寫入到模式寄存器以設(shè)定在寫入所述操作參數(shù)的所述第二參數(shù)代碼之前響應(yīng)于模式寄存器寫入操作而向所述第二寄存器寫入。
42.根據(jù)權(quán)利要求38所述的方法,其進(jìn)一步包括將參數(shù)代碼寫入到模式寄存器以設(shè)定在將所述操作參數(shù)的所述第二參數(shù)代碼寫入到所述第二寄存器之后針對(duì)所述操作參數(shù)將所述第二參數(shù)代碼用于當(dāng)前存儲(chǔ)器操作條件。
43.根據(jù)權(quán)利要求38所述的方法,其中所述第一操作條件與根據(jù)第一時(shí)鐘頻率的存儲(chǔ)器操作相關(guān)聯(lián),且所述第二操作條件與根據(jù)不同于所述第一時(shí)鐘頻率的第二時(shí)鐘頻率的存儲(chǔ)器操作相關(guān)聯(lián)。
44.根據(jù)權(quán)利要求38所述的方法,其中針對(duì)所述存儲(chǔ)器的第一操作條件確定操作參數(shù)的第一參數(shù)代碼包括:
針對(duì)所述存儲(chǔ)器的所述第一操作條件執(zhí)行關(guān)于所述存儲(chǔ)器的訓(xùn)練例程;及
基于所述訓(xùn)練例程而確定所述操作參數(shù)的所述第一參數(shù)代碼。
45.根據(jù)權(quán)利要求38所述的方法,其中所述第一及第二寄存器與模式寄存器相關(guān)聯(lián),且其中將所述操作參數(shù)的所述第一參數(shù)代碼寫入到所述存儲(chǔ)器的所述第一寄存器包括將所述第一參數(shù)代碼寫入到與所述模式寄存器相關(guān)聯(lián)的模式寄存器地址,且其中將所述操作參數(shù)的所述第二參數(shù)代碼寫入到所述存儲(chǔ)器的所述第二寄存器包括將所述第二參數(shù)代碼寫入到與所述模式寄存器相關(guān)聯(lián)的所述模式寄存器地址。
46.根據(jù)權(quán)利要求38所述的方法,其中所述操作參數(shù)包括以下各項(xiàng)中的至少一者:突發(fā)長(zhǎng)度操作參數(shù)、前同步碼操作參數(shù)、預(yù)充電操作參數(shù)、后同步碼操作參數(shù)、等待時(shí)間參數(shù)、驅(qū)動(dòng)強(qiáng)度參數(shù)、數(shù)據(jù)總線接口操作參數(shù)、裸片上終端操作參數(shù)及電壓參考操作參數(shù)。
47.根據(jù)權(quán)利要求38所述的方法,其進(jìn)一步包括:
將第一參數(shù)代碼寫入到模式寄存器以設(shè)定響應(yīng)于對(duì)所述操作參數(shù)的模式寄存器寫入操作而向所述第一寄存器寫入;
將所述操作參數(shù)的第三參數(shù)代碼寫入到所述存儲(chǔ)器的所述第一寄存器,所述操作參數(shù)的所述第三參數(shù)代碼不同于所述第一及第二參數(shù)代碼;及
將第二參數(shù)代碼寫入到所述模式寄存器以設(shè)定針對(duì)所述操作參數(shù)將所述第三參數(shù)代碼用于當(dāng)前存儲(chǔ)器操作條件。