d3輸出。
[0027]第二切換單元113-2-2可以響應(yīng)于測(cè)試模式信號(hào)TEST來(lái)將測(cè)試控制信號(hào)DA_infe、第二延遲信號(hào)D2和第四延遲信號(hào)D4分別作為第一延遲測(cè)試控制信號(hào)DA_infdl、第二延遲測(cè)試控制信號(hào)DA_infd2和第三延遲測(cè)試控制信號(hào)DA_infd3輸出。例如,第二切換單元113-2-2可以將測(cè)試控制信號(hào)DA_infe作為第一延遲測(cè)試控制信號(hào)DAjnfdl輸出。第二切換單元113-2-2還可以將第二延遲信號(hào)D2作為第二延遲測(cè)試控制信號(hào)DA_infd2輸出。另外,第二切換單元113-2-2可以當(dāng)測(cè)試模式信號(hào)TEST被禁止時(shí)將第四延遲信號(hào)D4作為第三延遲測(cè)試控制信號(hào)DA_infd3輸出。
[0028]參見(jiàn)圖3,示出了延遲控制單元113的一個(gè)實(shí)施例。延遲控制單元113可以包括第一選擇和輸出部分114、第二選擇和輸出部分115與第三選擇和輸出部分116。
[0029]第一選擇和輸出部分114可以包括第一延遲鏈114-1和第一選擇單元114-2。第一延遲鏈114-1可以包括串聯(lián)電耦接的第一至第四延遲單元114-1-1、114-1-2、114-1-3和
114-1-4。第一延遲單元114-1-1可以接收和延遲測(cè)試控制信號(hào)DA_infe。第二延遲單元
114-1-2可以接收和延遲第一延遲單元114-1-1的輸出。第三延遲單元114-1-3可以接收和延遲第二延遲單元114-1-2的輸出。第四延遲單元114-1-4可以接收和延遲第三延遲單元114-1-3的輸出。第一選擇單元114-2可以根據(jù)第一測(cè)試模式信號(hào)TESTl將第一延遲單元114-1-1至第四延遲單元114-1-4的輸出以及測(cè)試控制信號(hào)DA_infe中的一個(gè)作為第一延遲測(cè)試控制信號(hào)DAjnfdl輸出。
[0030]第二選擇和輸出部分115可以包括第二延遲鏈115-1和第二選擇單元115-2。第二延遲鏈115-1可以包括串聯(lián)電耦接的第五至第八延遲單元115-1-1、115-1-2、115-1-3和115-1-4。第五延遲單元115-1-1可以接收和延遲測(cè)試控制信號(hào)DA_infe。第六延遲單元
115-1-2可以接收和延遲第五延遲單元115-1-1的輸出。第七延遲單元115-1-3可以接收和延遲第六延遲單元115-1-2的輸出。第八延遲單元115-1-4可以接收和延遲第七延遲單元115-1-3的輸出。第二選擇單元115-2可以響應(yīng)于第二測(cè)試模式信號(hào)TEST2來(lái)將第五延遲單元115-1-1至第八延遲單元115-1-4的輸出以及測(cè)試控制信號(hào)DA_infe中的一個(gè)作為第二延遲測(cè)試控制信號(hào)DA_infd2輸出。
[0031]第三選擇和輸出部分116可以包括第三延遲鏈116-1和第三選擇單元116-2。第三延遲鏈116-1可以包括串聯(lián)電耦接的第九至第十二延遲單元116-1-1、116-1-2、116-1-3和116-1-4。第九延遲單元116-1-1可以接收和延遲測(cè)試控制信號(hào)DA_infe。第十延遲單元
116-1-2可以接收和延遲第九延遲單元116-1-1的輸出。第十一延遲單元116-1-3可以接收和延遲第十延遲單元116-1-2的輸出。第十二延遲單元116-1-4可以接收和延遲第十一延遲單元116-1-3的輸出。第三選擇單元116-2可以根據(jù)第三測(cè)試模式信號(hào)TEST3來(lái)將第九延遲單元116-1-1至第十二延遲單元116-1-4的輸出以及測(cè)試控制信號(hào)DA_infe中的一個(gè)作為第三延遲測(cè)試控制信號(hào)DA_infd3輸出。
[0032]根據(jù)一個(gè)實(shí)施例的半導(dǎo)體存儲(chǔ)裝置的操作如下。
[0033]經(jīng)由第一接口 111控制第一數(shù)據(jù)儲(chǔ)存區(qū)120至第三數(shù)據(jù)儲(chǔ)存區(qū)140的操作如下。經(jīng)由第一接口 111控制第一數(shù)據(jù)儲(chǔ)存區(qū)120至第三數(shù)據(jù)儲(chǔ)存區(qū)140的信號(hào)傳送路徑被稱為正常信號(hào)傳送路徑。
[0034]從外部系統(tǒng)等輸入的第一外部控制信號(hào)CHljnfe至第三外部控制信號(hào)CH3_inf3可以經(jīng)由第一接口 111作為第一控制信號(hào)CHljnfi至第三控制信號(hào)CH3_infi輸出。
[0035]第一數(shù)據(jù)儲(chǔ)存區(qū)120可以根據(jù)第一控制信號(hào)CHljnfi執(zhí)行與數(shù)據(jù)儲(chǔ)存、數(shù)據(jù)輸出和數(shù)據(jù)保持相關(guān)的操作,諸如激活、寫(xiě)入、預(yù)充電、讀取和刷新操作。
[0036]第二數(shù)據(jù)儲(chǔ)存區(qū)130可以響應(yīng)于第二控制信號(hào)CH2_infi來(lái)執(zhí)行與數(shù)據(jù)儲(chǔ)存、數(shù)據(jù)輸出和數(shù)據(jù)保持相關(guān)的操作,諸如激活、寫(xiě)入、預(yù)充電、讀取和刷新操作。
[0037]第三數(shù)據(jù)儲(chǔ)存區(qū)140可以根據(jù)第三控制信號(hào)CH3_infi來(lái)執(zhí)行與數(shù)據(jù)儲(chǔ)存、數(shù)據(jù)輸出和數(shù)據(jù)保持相關(guān)的操作,諸如激活、寫(xiě)入、預(yù)充電、讀取和刷新操作。
[0038]經(jīng)由第二接口 112控制第一數(shù)據(jù)儲(chǔ)存區(qū)120至第三數(shù)據(jù)儲(chǔ)存區(qū)140的操作如下。經(jīng)由第二接口 112控制第一數(shù)據(jù)儲(chǔ)存區(qū)120至第三數(shù)據(jù)儲(chǔ)存區(qū)140的信號(hào)傳送路徑被稱為測(cè)試信號(hào)傳送路徑。
[0039]測(cè)試控制信號(hào)DAjnfe可以從外部輸入至第二接口 112,并且作為第一延遲測(cè)試控制信號(hào)DAjnfdl至第三延遲測(cè)試控制信號(hào)DA_infd3輸出。第二接口 112可以被配置成確定測(cè)試控制信號(hào)DA_infe的延遲量。第二接口 112也可以通過(guò)響應(yīng)于測(cè)試模式信號(hào)TEST用預(yù)定的延遲量來(lái)延遲測(cè)試控制信號(hào)DA_infe,輸出第一延遲測(cè)試控制信號(hào)DAjnfdl至第三延遲測(cè)試控制信號(hào)DA_infd3。第一延遲測(cè)試控制信號(hào)DAjnfdl至第三延遲測(cè)試控制信號(hào)DA_infd3可以分別是具有相同延遲或不同延遲的延遲的測(cè)試控制信號(hào)DA_infe。
[0040]將參照?qǐng)D2和圖3描述通過(guò)響應(yīng)于測(cè)試模式信號(hào)TEST來(lái)延遲測(cè)試控制信號(hào)DA_infe而產(chǎn)生第一延遲測(cè)試控制信號(hào)DAjnfdl至第三延遲測(cè)試控制信號(hào)DA_infd3的過(guò)程。
[0041]參見(jiàn)圖2,測(cè)試控制信號(hào)DA_infe可以被輸入至延遲鏈113_1。延遲鏈113-1可以包括串聯(lián)電耦接的第一至第四延遲單元113-1-1、113-1-2、113-1-3和113_1_4。第一切換單元113-2-1可以將測(cè)試控制信號(hào)DA_infe作為第一延遲測(cè)試控制信號(hào)DAjnfdl輸出。第一切換單元113-2-1也可以將為第一延遲單元113-1-1的輸出的第一延遲信號(hào)Dl作為第二延遲測(cè)試控制信號(hào)DA_infd2輸出。另外,第一切換單元113-2-1可以當(dāng)測(cè)試模式信號(hào)TEST被使能時(shí),將為第二延遲單元113-1-2的輸出的第二延遲信號(hào)D2作為第三延遲測(cè)試控制信號(hào)DA_infd3輸出。第二切換單元113-2-2可以將測(cè)試控制信號(hào)DAjnfe作為第一延遲測(cè)試控制信號(hào)DAjnfdl輸出。另外,第二切換單元113-2-2可以將為第二延遲單元
113-1-2的輸出的第二延遲信號(hào)D2作為第二延遲測(cè)試控制信號(hào)DA_infd2輸出。第二切換單元113-2-2也可以當(dāng)測(cè)試模式信號(hào)TEST被禁止時(shí),將為第四延遲單元113-1-4的輸出的第四延遲信號(hào)D4作為第三延遲測(cè)試控制信號(hào)DA_infd3輸出。
[0042]更具體地,可以包括在圖2中所示的第二接口 112中的延遲控制單元113可以用與單個(gè)延遲單元相對(duì)應(yīng)的延遲量,將第一延遲測(cè)試控制信號(hào)DAjnfdl至第三延遲測(cè)試控制信號(hào)DA_infd3分別輸入到第一數(shù)據(jù)儲(chǔ)存區(qū)120至第三數(shù)據(jù)儲(chǔ)存區(qū)140??商孢x地,根據(jù)測(cè)試模式信號(hào)TEST延遲量可以對(duì)應(yīng)于兩個(gè)延遲單元。
[0043]參見(jiàn)圖3,測(cè)試控制信號(hào)DAjnfe可以被輸入至第一延遲鏈114_1至第三延遲鏈116-1。第一延遲鏈至第三延遲鏈中的每個(gè)可以分別包括四個(gè)延遲單元114-1-1至
114-1-4、115-1-1至 115-1-4 以及 116-1-1 至 116-1-4。第一選擇單元 114-2 可以選擇包括在第一延遲鏈114-1中的第一至第四延遲單元114-1-1、114-1-2、114-1-3和114_1_4的輸出以及測(cè)試控制信號(hào)DA_infe中的一個(gè)。第一選擇單元114-2還可以響應(yīng)于第一測(cè)試模式信號(hào)TESTl來(lái)將選中的信號(hào)作為第一延遲測(cè)試控制信號(hào)DAjnfdl輸出。第二選擇單元115-2可以選擇包括在第二延遲鏈115-1中的第五延遲單元115-1-1至第八延遲單元
115-1-4的輸出以及測(cè)試控制信號(hào)DA_infe中的一個(gè)。第二選擇單元115-2還可以響應(yīng)于第二測(cè)試模式信號(hào)TEST2來(lái)將選中的信號(hào)作為第二延遲測(cè)試控制信號(hào)DA_infd2輸出。第三選擇單元116-2可以輸出包括在第三延遲鏈116-1中的第九延遲單元116-1-1至第十二延遲單元116-1-4的輸出以及測(cè)試控制信號(hào)DAjnfe中的一個(gè)。第三選擇單元116-2還可以響應(yīng)于第三測(cè)試模式信號(hào)TEST3來(lái)將選中的信號(hào)作為第三延遲測(cè)試控制信號(hào)DA_infd