1.一種面向衛(wèi)星有效載荷控制與處理系統(tǒng),其特征在于,其包括:
電源模塊,用于將28V一次電源轉(zhuǎn)換為正5V電源供其他功能模塊使用并根據(jù)外部指令實現(xiàn)冷熱切換,所述電源模塊的內(nèi)部為冗余設(shè)計;
第一控制模塊,與所述電源模塊相連,用于負責(zé)面向衛(wèi)星有效載荷控制與處理系統(tǒng)的控制實現(xiàn);
第二控制模塊,與所述電源模塊相連,用于負責(zé)面向衛(wèi)星有效載荷控制與處理系統(tǒng)的控制實現(xiàn);
主處理模塊,與所述第一控制模塊、第二控制模塊相連,用于進行數(shù)字信號的綜合處理及冷熱備份;
第一預(yù)處理模塊,與所述主處理模塊相連,用于進行中頻信號的預(yù)處理及進行熱備份,所述第一預(yù)處理模塊由一個DSP電路和一個AD電路組成;
第二預(yù)處理模塊,與所述主處理模塊相連,用于進行中頻信號的預(yù)處理及進行熱備份,所述第二預(yù)處理模塊由一個DSP電路和一個AD電路組成;
第三預(yù)處理模塊,與所述主處理模塊相連,用于進行中頻信號的預(yù)處理及進行熱備份,所述第三預(yù)處理模塊由一個DSP電路和一個AD電路組成。
2.根據(jù)權(quán)利要求1所述的面向衛(wèi)星有效載荷控制與處理系統(tǒng),其特征在于,所述電路模塊包括第一繼電器、第二繼電器、第三繼電器、第四繼電器、第五繼電器、第六繼電器、第一濾波器、第二濾波器、第三濾波器、第一DC/DC模塊、第二DC/DC模塊、第三DC/DC模塊、第四DC/DC模塊、第五DC/DC模塊,第一繼電器與第一濾波器、第三濾波器相連,第二繼電器與第二濾波器、第三濾波器相連,第一濾波器與第一DC/DC模塊、第三DC/DC模塊相連,第二濾波器與第二DC/DC模塊、第四DC/DC模塊相連,第一DC/DC模塊、第二DC/DC模塊分別與第三繼電器相連,第三繼電器與第四繼電器相連,第四繼電器與所述第一控制模塊、第二控制模塊相連,第三DC/DC模塊、第四DC/DC模塊分別與第五繼電器相連,第五繼電器與第六繼電器相連,第六繼電器與所述主處理模塊相連,第三濾波器與第五DC/DC模塊相連,第五DC/DC模塊與所述第一預(yù)處理模塊、第二預(yù)處理模塊、第三預(yù)處理模塊相連。
3.根據(jù)權(quán)利要求1所述的面向衛(wèi)星有效載荷控制與處理系統(tǒng),其特征在于,所述第一控制模塊包括第一CPU、第一SRAM模塊、第一PROM模塊、第一FLASH模塊、第一時鐘模塊、第一總線隔離模塊、第一CAN總線、第一LVDS總線、第一OC門輸出控制模塊、第一遙測量接收模塊、第一指令輸出模塊,第一SRAM模塊、第一PROM模塊、第一時鐘模塊、第一FLASH模塊、第一總線隔離模塊分別與第一CPU相連,第一總線隔離模塊與第一CAN總線、第一LVDS總線、第一OC門輸出控制模塊、第一遙測量接收模塊、第一指令輸出模塊相連。
4.根據(jù)權(quán)利要求1所述的面向衛(wèi)星有效載荷控制與處理系統(tǒng),其特征在于,所述第二控制模塊包括第二CPU、第二SRAM模塊、第二PROM模塊、第二FLASH模塊、第二時鐘模塊、第二總線隔離模塊、第二CAN總線、第二LVDS總線、第二OC門輸出控制模塊、第二遙測量接收模塊、第二指令輸出模塊,第二SRAM模塊、第二PROM模塊、第二時鐘模塊、第二FLASH模塊、第二總線隔離模塊分別與第二CPU相連,第二總線隔離模塊與第二CAN總線、第二LVDS總線、第二OC門輸出控制模塊、第二遙測量接收模塊、第二指令輸出模塊相連。
5.根據(jù)權(quán)利要求3和權(quán)利要求4所述的面向衛(wèi)星有效載荷控制與處理系統(tǒng),其特征在于,所述第一CPU和第二CPU上分別設(shè)有一個引導(dǎo)軟件,所述引導(dǎo)軟件負責(zé)設(shè)備硬件初始化、上電自檢、數(shù)傳分系統(tǒng)和數(shù)管計算機通信交互,根據(jù)引導(dǎo)工作模式和星務(wù)計算機指令進行上載、存儲、加載引導(dǎo)。
6.根據(jù)權(quán)利要求1所述的面向衛(wèi)星有效載荷控制與處理系統(tǒng),其特征在于,所述主處理模塊包括FPGA、第一DSP電路、第三SRAM模塊、第三PROM模塊,F(xiàn)PGA與第一DSP電路相連,第一DSP電路與第三SRAM模塊、第三PROM模塊相連。