專利名稱:一種故障錄波裝置及其數(shù)據(jù)保護(hù)電路的制作方法
技術(shù)領(lǐng)域:
本實(shí)用新型屬于數(shù)據(jù)存儲(chǔ)領(lǐng)域,尤其涉及一種故障錄波裝置及其數(shù)據(jù)保護(hù)電路。
背景技術(shù):
目前,在電力系統(tǒng)的二次設(shè)備中,故障錄波裝置用于保存電網(wǎng)在發(fā)生故障之前的運(yùn)行數(shù)據(jù),這對(duì)于分析電網(wǎng)故障的原因起重要的作用。然而,在電網(wǎng)發(fā)生故障時(shí),整個(gè)電網(wǎng)的電力會(huì)出現(xiàn)缺失,并影響故障錄波裝置的電力供給,從而導(dǎo)致故障錄波裝置難以對(duì)電網(wǎng)的運(yùn)行數(shù)據(jù)進(jìn)行保存。針對(duì)上述故障錄波裝置在電網(wǎng)故障時(shí)所存在的問題,現(xiàn)有技術(shù)是在故障錄波裝置的電源板上采用儲(chǔ)能電容,當(dāng)電網(wǎng)故障而出現(xiàn)電力缺失時(shí),通過儲(chǔ)能電容釋放其剩余電量為故障錄波裝置提供電能,促使故障錄波裝置向存儲(chǔ)設(shè)備隨機(jī)上傳電網(wǎng)運(yùn)行數(shù)據(jù)。但是, 如果故障錄波裝置在隨機(jī)上傳電網(wǎng)運(yùn)行數(shù)據(jù)的過程中,只是將電網(wǎng)運(yùn)行數(shù)據(jù)暫時(shí)存儲(chǔ)于數(shù)據(jù)采集板的內(nèi)存卡內(nèi),且沒有上傳至存儲(chǔ)設(shè)備,則會(huì)導(dǎo)致電網(wǎng)運(yùn)行數(shù)據(jù)丟失。因此,現(xiàn)有技術(shù)存在當(dāng)電網(wǎng)故障時(shí),對(duì)電網(wǎng)運(yùn)行數(shù)據(jù)的保存效率低,隨機(jī)性大,且容易出現(xiàn)數(shù)據(jù)丟失的問題。
實(shí)用新型內(nèi)容本實(shí)用新型的目的在于提供一種故障錄波裝置及其數(shù)據(jù)保護(hù)電路,旨在解決現(xiàn)有技術(shù)在電網(wǎng)故障時(shí),對(duì)電網(wǎng)運(yùn)行數(shù)據(jù)的保存效率低,隨機(jī)性大,且存在容易發(fā)生數(shù)據(jù)丟失的問題。本實(shí)用新型是這樣實(shí)現(xiàn)的,一種故障錄波裝置數(shù)據(jù)保護(hù)電路,與裝置電源、電壓轉(zhuǎn)換芯片及數(shù)據(jù)采集電路相連接,所述故障錄波裝置數(shù)據(jù)保護(hù)電路包括電壓檢測(cè)端和電源端分別與所述裝置電源的輸出端和所述電壓轉(zhuǎn)換芯片的輸出端相連接,對(duì)所述裝置電源的輸出電壓進(jìn)行檢測(cè)的電壓檢測(cè)單元;電源端接所述電壓轉(zhuǎn)換芯片的輸出端,輸入端接所述電壓檢測(cè)單元的輸出端,數(shù)據(jù)采集端接所述數(shù)據(jù)采集電路的輸出端,對(duì)電網(wǎng)運(yùn)行數(shù)據(jù)進(jìn)行采集,并根據(jù)所述電壓檢測(cè)單元輸出的控制電平進(jìn)行數(shù)據(jù)處理的數(shù)據(jù)處理芯片;電源端接所述電壓轉(zhuǎn)換芯片的輸出端,輸入端與輸出端分別與所述數(shù)據(jù)處理芯片的輸出端和數(shù)據(jù)接收端相連接,對(duì)所述數(shù)據(jù)處理芯片輸出的電網(wǎng)運(yùn)行數(shù)據(jù)進(jìn)行存儲(chǔ)的數(shù)據(jù)存儲(chǔ)單元。本實(shí)用新型還提供了一種包括所述故障錄波裝置數(shù)據(jù)保護(hù)電路的故障錄波裝置。在本實(shí)用新型中,通過采用所述電壓檢測(cè)單元、所述數(shù)據(jù)處理芯片及所述數(shù)據(jù)存儲(chǔ)單元組成的所述故障錄波裝置數(shù)據(jù)保護(hù)電路,在電網(wǎng)出現(xiàn)故障,所述故障錄波裝置的供電電壓出現(xiàn)跌落時(shí),通過所述電壓檢測(cè)單元產(chǎn)生觸發(fā)信號(hào)促使所述數(shù)據(jù)處理芯片向所述數(shù)據(jù)存儲(chǔ)單元存儲(chǔ)電網(wǎng)運(yùn)行數(shù)據(jù),保證了電網(wǎng)在掉電時(shí)刻的運(yùn)行數(shù)據(jù)能夠得到及時(shí)、高效的保護(hù),解決了現(xiàn)有技術(shù)在電網(wǎng)故障時(shí),對(duì)電網(wǎng)運(yùn)行數(shù)據(jù)的保存效率低,隨機(jī)性大,且存在容易發(fā)生數(shù)據(jù)丟失的問題。
圖1是本實(shí)用新型實(shí)施例提供的故障錄波裝置數(shù)據(jù)保護(hù)電路的模塊結(jié)構(gòu)圖;圖2是本實(shí)用新型實(shí)施例提供的故障錄波裝置數(shù)據(jù)保護(hù)電路的示例電路結(jié)構(gòu)圖。
具體實(shí)施方式
為了使本實(shí)用新型的目的、技術(shù)方案及優(yōu)點(diǎn)更加清楚明白,
以下結(jié)合附圖及實(shí)施例,對(duì)本實(shí)用新型進(jìn)行進(jìn)一步詳細(xì)說明。應(yīng)當(dāng)理解,此處所描述的具體實(shí)施例僅僅用以解釋本實(shí)用新型,并不用于限定本實(shí)用新型。在本實(shí)用新型實(shí)施例中,裝置電源為故障錄波裝置提供24V供電電壓;電壓轉(zhuǎn)換芯片的輸入端接裝置電源的輸出端,其將裝置電源輸出的24V供電電壓轉(zhuǎn)換為3. 3V電壓, 為電壓檢測(cè)單元、數(shù)據(jù)處理芯片及數(shù)據(jù)存儲(chǔ)單元提供工作電壓;數(shù)據(jù)采樣電路對(duì)整個(gè)電網(wǎng)的運(yùn)行數(shù)據(jù)進(jìn)行采集并將其輸出至數(shù)據(jù)處理芯片。圖1示出了本實(shí)用新型實(shí)施例提供的故障錄波裝置數(shù)據(jù)保護(hù)電路的模塊結(jié)構(gòu)圖, 為了便于說明,僅示出了與本實(shí)用新型實(shí)施例相關(guān)的部分,詳述如下故障錄波裝置數(shù)據(jù)保護(hù)電路100與裝置電源200、電壓轉(zhuǎn)換芯片300及數(shù)據(jù)采集電路400相連接,該故障錄波裝置數(shù)據(jù)保護(hù)電路100包括電壓檢測(cè)端和電源端分別與裝置電源200的輸出端和電壓轉(zhuǎn)換芯片300的輸出端相連接,對(duì)裝置電源200的輸出電壓進(jìn)行檢測(cè)的電壓檢測(cè)單元101 ;電源端接電壓轉(zhuǎn)換芯片300的輸出端,輸入端接電壓檢測(cè)單元101的輸出端,數(shù)據(jù)采集端接數(shù)據(jù)采集電路400的輸出端,對(duì)電網(wǎng)運(yùn)行數(shù)據(jù)進(jìn)行采集,并根據(jù)電壓檢測(cè)單元101 輸出的控制信號(hào)進(jìn)行數(shù)據(jù)處理的數(shù)據(jù)處理芯片102 ;電源端接電壓轉(zhuǎn)換芯片300的輸出端,輸入端與輸出端分別與數(shù)據(jù)處理芯片102 的輸出端和數(shù)據(jù)接收端相連接,對(duì)數(shù)據(jù)處理芯片102輸出的電網(wǎng)運(yùn)行數(shù)據(jù)進(jìn)行存儲(chǔ)的數(shù)據(jù)存儲(chǔ)單元103。圖2示出了本實(shí)用新型實(shí)施例提供的故障錄波裝置數(shù)據(jù)保護(hù)電路的示例電路結(jié)構(gòu),為了便于說明,僅示出了與本實(shí)用新型實(shí)施例相關(guān)的部分,詳述如下作為本實(shí)用新型一實(shí)施例,電壓檢測(cè)單元101包括電容Cl、電阻R1、電阻R2、電容C2、TPS3707-33D電源管理監(jiān)控芯片Ul及電阻R3 ;電容Cl的第一端為電壓檢測(cè)單元101的電壓檢測(cè)端,電阻Rl的第一端接電容Cl 的第一端,電阻Rl的第二端同時(shí)與電阻R2的第一端及TPS3707-33D電源管理監(jiān)控芯片 Ul的電壓比較輸入端PFI相連接,電阻R2的第二端同時(shí)與電容Cl的第二端及地相連接, TPS3707-33D電源管理監(jiān)控芯片Ul的電源端VDD為電壓檢測(cè)單元101的電源端,電容C2連接于TPS3707-33D電源管理監(jiān)控芯片Ul的電源端VDD和接地端GND之間,TPS3707-33D電源管理監(jiān)控芯片Ul的反相復(fù)位端/RESET和電壓比較輸出端/PFO構(gòu)成電壓檢測(cè)單元101 的輸出端,TPS3707-33D電源管理監(jiān)控芯片Ul的手動(dòng)復(fù)位端/MR與電壓比較輸出端/PFO相連接,TPS3707-33D電源管理監(jiān)控芯片Ul的復(fù)位端RESET和空腳NC空接,電阻R3連接于 TPS3707-33D電源管理監(jiān)控芯片Ul的電源端VDD和反相復(fù)位端/RESET之間。[0024]作為本實(shí)用新型一實(shí)施例,數(shù)據(jù)處理芯片102為一 TMS320C6748信號(hào)處理器U2, TMS320C6748信號(hào)處理器U2的電源端VCC為數(shù)據(jù)處理芯片102的電源端,TMS320C6748信號(hào)處理器U2的第一通用輸入輸出口 GP8 [6]和第二通用輸入輸出口 GP8 [5]構(gòu)成數(shù)據(jù)處理芯片102的輸入端,TMS320C6748信號(hào)處理器U2的第一通用輸入輸出口 GP8[6]和第二通用輸入輸出口 GP8[5]分別與TPS3707-33D電源管理監(jiān)控芯片Ul的電壓比較輸出端/PFO 和反相復(fù)位端/RESET相連接,TMS320C6748信號(hào)處理器U2的并行口 UPP為數(shù)據(jù)處理芯片 102的數(shù)據(jù)采集端,TMS320C6748信號(hào)處理器U2的時(shí)鐘信號(hào)輸出端SPI1_CLK、數(shù)據(jù)輸出端 SPI1_SIM0、第一使能信號(hào)輸出端SPI1_SCS0及第二使能信號(hào)輸出端SPI1_SCS1構(gòu)成數(shù)據(jù)處理芯片102的輸出端,TMS320C6748信號(hào)處理器U2的數(shù)據(jù)接收端SPI1_S0MI為數(shù)據(jù)處理芯片102的數(shù)據(jù)接收端。作為本實(shí)用新型一實(shí)施例,數(shù)據(jù)存儲(chǔ)單元103包括電阻R4、第一 FM25H20鐵電存儲(chǔ)器U3、電容C3、電阻R5、電阻R6、第二 FM25H20鐵電存儲(chǔ)器U4、電容C4及電阻R7 ;電阻R4連接于第一 FM25H20鐵電存儲(chǔ)器U3的電源端VDD及寫保護(hù)端/W之間,第一 FM25H20鐵電存儲(chǔ)器U3的片選端/S、串行時(shí)鐘端C、串行數(shù)據(jù)輸入端D及第二 FM25H20 鐵電存儲(chǔ)器U4的片選端/S構(gòu)成數(shù)據(jù)存儲(chǔ)單元103的輸入端,第一 FM25H20鐵電存儲(chǔ)器U3 的片選端/S、串行時(shí)鐘端C、串行數(shù)據(jù)輸入端D及第二 FM25H20鐵電存儲(chǔ)器U4的片選端/ S分別與TMS320C6748信號(hào)處理器U2的第一使能信號(hào)輸出端SPI1_SCS0、時(shí)鐘信號(hào)輸出端 SPI1_CLK、數(shù)據(jù)輸出端SPI1_SIM0及第二使能信號(hào)輸出端SPI1_SCS1相連接,第一 FM25H20 鐵電存儲(chǔ)器U3的串行數(shù)據(jù)輸出端Q為數(shù)據(jù)存儲(chǔ)單元103的輸出端,第一 FM25H20鐵電存儲(chǔ)器U3的電源端VDD為數(shù)據(jù)存儲(chǔ)單元103的電源端,第一 FM25H20鐵電存儲(chǔ)器U3的接地端 VSS接地,電容C3連接于第一 FM25H20鐵電存儲(chǔ)器U3的電源端VDD及地之間,電阻R5連接于第一 FM25H20鐵電存儲(chǔ)器U3的電源端VDD及中斷控制端/HOLD之間,電阻R6連接于第二 FM25H20鐵電存儲(chǔ)器U4的電源端VDD及寫保護(hù)端/W之間,第二 FM25H20鐵電存儲(chǔ)器U4的電源端VDD、串行時(shí)鐘端C、串行數(shù)據(jù)輸入端D及串行數(shù)據(jù)輸出端Q分別與第一 FM25H20鐵電存儲(chǔ)器U3的電源端VDD、串行時(shí)鐘端C、串行數(shù)據(jù)輸入端D及串行數(shù)據(jù)輸出端Q相連接, 第二 FM25H20鐵電存儲(chǔ)器U4的接地端VSS接地,電容C4連接于第二 FM25H20鐵電存儲(chǔ)器 U4的電源端VDD及地之間,電阻R7連接于第二 FM25H20鐵電存儲(chǔ)器U4的電源端VDD及中斷控制端/HOLD之間。以下為故障錄波裝置數(shù)據(jù)保護(hù)電路100的工作原理當(dāng)作為故障錄波裝置電源的裝置電源200的輸出電壓跌落時(shí),TPS3707-33D電源管理監(jiān)控芯片Ul的反相復(fù)位端/RESET輸出的脈沖會(huì)從高電平往低電平跳變,并從其電壓比較輸出端/PFO輸出一個(gè)低電平,從而觸發(fā)TMS320C6748信號(hào)處理器U2開始將從數(shù)據(jù)采集電路400獲取的電網(wǎng)運(yùn)行數(shù)據(jù)通過第一 FM25H20鐵電存儲(chǔ)器U3的串行數(shù)據(jù)輸入端D和第二 FM25H20鐵電存儲(chǔ)器U4串行數(shù)據(jù)輸入端D寫入第一 FM25H20鐵電存儲(chǔ)器U3和第二 FM25H20鐵電存儲(chǔ)器U4,并寫入掉電標(biāo)記。當(dāng)故障錄波裝置重新上電時(shí),TMS320C6748信號(hào)處理器U2會(huì)先讀取第一 FM25H20 鐵電存儲(chǔ)器U3和第二 FM25H20鐵電存儲(chǔ)器U4中的掉電標(biāo)記,如果發(fā)現(xiàn)之前掉電情況發(fā)生, 則通過第一 FM25H20鐵電存儲(chǔ)器U3的串行數(shù)據(jù)輸出端Q和第二 FM25H20鐵電存儲(chǔ)器U4的串行數(shù)據(jù)輸出端Q讀取發(fā)生故障時(shí)的電網(wǎng)運(yùn)行數(shù)據(jù),以便上層設(shè)備調(diào)用數(shù)據(jù)。在本實(shí)用新型實(shí)施例中,由于采用第一 FM25H20鐵電存儲(chǔ)器U3和第二 FM25H20鐵電存儲(chǔ)器U4作為數(shù)據(jù)存儲(chǔ)介質(zhì),擴(kuò)充了數(shù)據(jù)存儲(chǔ)容量,且無擦除次數(shù)限制,可以快速對(duì)其進(jìn)行數(shù)據(jù)的寫入與讀取,大大提高了電網(wǎng)運(yùn)行數(shù)據(jù)的存取速度。此外,由于數(shù)據(jù)處理芯片 102是TMS320C6748信號(hào)處理器,可以同時(shí)提供5個(gè)片選信號(hào),所以最多能同時(shí)支持對(duì)5個(gè) FM25H20鐵電存儲(chǔ)器的數(shù)據(jù)存取,根據(jù)實(shí)際應(yīng)用的需要,可以適當(dāng)增加或減少FM25H20鐵電存儲(chǔ)器的數(shù)量,達(dá)到靈活實(shí)現(xiàn)數(shù)據(jù)存取的目的。本實(shí)用新型實(shí)施例的另一目的還在于提供一種包括上述故障錄波裝置數(shù)據(jù)保護(hù)電路100的故障錄波裝置。在本實(shí)用新型實(shí)施例中,通過采用電壓檢測(cè)單元101、數(shù)據(jù)處理芯片102及數(shù)據(jù)存儲(chǔ)單元103組成的故障錄波裝置數(shù)據(jù)保護(hù)電路100,在電網(wǎng)出現(xiàn)故障,故障錄波裝置的供電電壓出現(xiàn)跌落時(shí),通過電壓檢測(cè)單元101產(chǎn)生觸發(fā)信號(hào)促使數(shù)據(jù)處理芯片102向數(shù)據(jù)存儲(chǔ)單元103存儲(chǔ)電網(wǎng)運(yùn)行數(shù)據(jù),保證了電網(wǎng)在掉電時(shí)刻的運(yùn)行數(shù)據(jù)能夠得到及時(shí)、高效的保護(hù),解決了現(xiàn)有技術(shù)在電網(wǎng)故障時(shí),對(duì)電網(wǎng)運(yùn)行數(shù)據(jù)的保存效率低,隨機(jī)性大,且存在容易發(fā)生數(shù)據(jù)丟失的問題。以上所述僅為本實(shí)用新型的較佳實(shí)施例而已,并不用以限制本實(shí)用新型,凡在本實(shí)用新型的精神和原則之內(nèi)所作的任何修改、等同替換和改進(jìn)等,均應(yīng)包含在本實(shí)用新型的保護(hù)范圍之內(nèi)。
8
權(quán)利要求1.一種故障錄波裝置數(shù)據(jù)保護(hù)電路,與裝置電源、電壓轉(zhuǎn)換芯片及數(shù)據(jù)采集電路相連接,其特征在于,所述故障錄波裝置數(shù)據(jù)保護(hù)電路包括電壓檢測(cè)端和電源端分別與所述裝置電源的輸出端和所述電壓轉(zhuǎn)換芯片的輸出端相連接,對(duì)所述裝置電源的輸出電壓進(jìn)行檢測(cè)的電壓檢測(cè)單元;電源端接所述電壓轉(zhuǎn)換芯片的輸出端,輸入端接所述電壓檢測(cè)單元的輸出端,數(shù)據(jù)采集端接所述數(shù)據(jù)采集電路的輸出端,對(duì)電網(wǎng)運(yùn)行數(shù)據(jù)進(jìn)行采集,并根據(jù)所述電壓檢測(cè)單元輸出的控制信號(hào)進(jìn)行數(shù)據(jù)處理的數(shù)據(jù)處理芯片;電源端接所述電壓轉(zhuǎn)換芯片的輸出端,輸入端與輸出端分別與所述數(shù)據(jù)處理芯片的輸出端和數(shù)據(jù)接收端相連接,對(duì)所述數(shù)據(jù)處理芯片輸出的電網(wǎng)運(yùn)行數(shù)據(jù)進(jìn)行存儲(chǔ)的數(shù)據(jù)存儲(chǔ)單元。
2.如權(quán)利要求1所述的故障錄波裝置數(shù)據(jù)保護(hù)電路,其特征在于,所述電壓檢測(cè)單元包括電容Cl、電阻R1、電阻R2、電容C2、TPS3707-33D電源管理監(jiān)控芯片及電阻R3 ;所述電容Cl的第一端為所述電壓檢測(cè)單元的電壓檢測(cè)端,所述電阻Rl的第一端接所述電容Cl的第一端,所述電阻Rl的第二端同時(shí)與所述電阻R2的第一端及所述 TPS3707-33D電源管理監(jiān)控芯片的電壓比較輸入端相連接,所述電阻R2的第二端同時(shí)與所述電容Cl的第二端及地相連接,所述TPS3707-33D電源管理監(jiān)控芯片的電源端為所述電壓檢測(cè)單元的電源端,所述電容C2連接于所述TPS3707-33D電源管理監(jiān)控芯片的電源端和接地端之間,所述TPS3707-33D電源管理監(jiān)控芯片的反相復(fù)位端和電壓比較輸出端構(gòu)成所述電壓檢測(cè)單元的輸出端,所述TPS3707-33D電源管理監(jiān)控芯片的手動(dòng)復(fù)位端與電壓比較輸出端相連接,所述TPS3707-33D電源管理監(jiān)控芯片的復(fù)位端和空腳空接,所述電阻R3連接于所述TPS3707-33D電源管理監(jiān)控芯片的電源端和反相復(fù)位端之間。
3.如權(quán)利要求2所述的故障錄波裝置數(shù)據(jù)保護(hù)電路,其特征在于,所述數(shù)據(jù)處理芯片為一 TMS320C6748信號(hào)處理器,所述TMS320C6748信號(hào)處理器的電源端為所述數(shù)據(jù)處理芯片的電源端,所述TMS320C6748信號(hào)處理器的第一通用輸入輸出口和第二通用輸入輸出口構(gòu)成所述數(shù)據(jù)處理芯片的輸入端,所述TMS320C6748信號(hào)處理器的第一通用輸入輸出口和第二通用輸入輸出口分別與所述TPS3707-33D電源管理監(jiān)控芯片的電壓比較輸出端和反相復(fù)位端相連接,所述TMS320C6748信號(hào)處理器的并行口為所述數(shù)據(jù)處理芯片的數(shù)據(jù)采集端,所述TMS320C6748信號(hào)處理器的時(shí)鐘信號(hào)輸出端、數(shù)據(jù)輸出端、第一使能信號(hào)輸出端及第二使能信號(hào)輸出端構(gòu)成所述數(shù)據(jù)處理芯片的輸出端,所述TMS320C6748信號(hào)處理器的數(shù)據(jù)接收端為所述數(shù)據(jù)處理芯片的數(shù)據(jù)接收端。
4.如權(quán)利要求3所述的故障錄波裝置數(shù)據(jù)保護(hù)電路,其特征在于,所述數(shù)據(jù)存儲(chǔ)單元包括電阻R4、第一 FM25H20鐵電存儲(chǔ)器、電容C3、電阻R5、電阻R6、第二 FM25H20鐵電存儲(chǔ)器、電容C4及電阻R7 ;所述電阻R4連接于所述第一 FM25H20鐵電存儲(chǔ)器的電源端及寫保護(hù)端之間,所述第一 FM25H20鐵電存儲(chǔ)器的片選端、串行時(shí)鐘端、串行數(shù)據(jù)輸入端及所述第二 FM25H20鐵電存儲(chǔ)器的片選端構(gòu)成所述數(shù)據(jù)存儲(chǔ)單元的輸入端,所述第一 FM25H20鐵電存儲(chǔ)器的片選端、串行時(shí)鐘端、串行數(shù)據(jù)輸入端及所述第二 FM25H20鐵電存儲(chǔ)器的片選端分別與所述TMS320C6748信號(hào)處理器的第一使能信號(hào)輸出端、時(shí)鐘信號(hào)輸出端、數(shù)據(jù)輸出端及第二使能信號(hào)輸出端相連接,所述第一 FM25H20鐵電存儲(chǔ)器的串行數(shù)據(jù)輸出端為所述數(shù)據(jù)存儲(chǔ)單元的輸出端,所述第一 FM25H20鐵電存儲(chǔ)器的電源端為所述數(shù)據(jù)存儲(chǔ)單元的電源端,所述第一FM25H20鐵電存儲(chǔ)器的接地端接地,所述電容C3連接于所述第一 FM25H20鐵電存儲(chǔ)器的電源端及地之間,所述電阻R5連接于所述第一 FM25H20鐵電存儲(chǔ)器的電源端及中斷控制端之間,所述電阻R6連接于所述第二 FM25H20鐵電存儲(chǔ)器的電源端及寫保護(hù)端之間,所述第二FM25H20鐵電存儲(chǔ)器的電源端、串行時(shí)鐘端、串行數(shù)據(jù)輸入端及串行數(shù)據(jù)輸出端分別與所述第一 FM25H20鐵電存儲(chǔ)器的電源端、串行時(shí)鐘端、串行數(shù)據(jù)輸入端及串行數(shù)據(jù)輸出端相連接,所述第二 FM25H20鐵電存儲(chǔ)器的接地端接地,所述電容C4連接于所述第二 FM25H20 鐵電存儲(chǔ)器的電源端及地之間,所述電阻R7連接于所述第二 FM25H20鐵電存儲(chǔ)器的電源端及中斷控制端之間。
5.一種故障錄波裝置,其特征在于,所述故障錄波裝置包括故障錄波裝置數(shù)據(jù)保護(hù)電路,所述故障錄波裝置數(shù)據(jù)保護(hù)電路與裝置電源及電壓轉(zhuǎn)換芯片相連接,所述故障錄波裝置數(shù)據(jù)保護(hù)電路包括電壓檢測(cè)端和電源端分別與所述裝置電源的輸出端和所述電壓轉(zhuǎn)換芯片的輸出端相連接,對(duì)所述裝置電源的輸出電壓進(jìn)行檢測(cè)的電壓檢測(cè)單元;電源端接所述電壓轉(zhuǎn)換芯片的輸出端,輸入端接所述電壓檢測(cè)單元的輸出端,數(shù)據(jù)采集端接所述數(shù)據(jù)采集電路的輸出端,對(duì)電網(wǎng)運(yùn)行數(shù)據(jù)進(jìn)行采集,并根據(jù)所述電壓檢測(cè)單元輸出的控制信號(hào)進(jìn)行數(shù)據(jù)處理的數(shù)據(jù)處理芯片;電源端接所述電壓轉(zhuǎn)換芯片的輸出端,輸入端與輸出端分別與所述數(shù)據(jù)處理芯片的輸出端和數(shù)據(jù)接收端相連接,對(duì)所述數(shù)據(jù)處理芯片輸出的電網(wǎng)運(yùn)行數(shù)據(jù)進(jìn)行存儲(chǔ)的數(shù)據(jù)存儲(chǔ)單元。
6.如權(quán)利要求5所述的故障錄波裝置,其特征在于,所述電壓檢測(cè)單元包括電容Cl、電阻R1、電阻R2、電容C2、TPS3707-33D電源管理監(jiān)控芯片及電阻R3 ;所述電容Cl的第一端為所述電壓檢測(cè)單元的電壓檢測(cè)端,所述電阻Rl的第一端接所述電容Cl的第一端,所述電阻Rl的第二端同時(shí)與所述電阻R2的第一端及所述 TPS3707-33D電源管理監(jiān)控芯片的電壓比較輸入端相連接,所述電阻R2的第二端同時(shí)與所述電容Cl的第二端及地相連接,所述TPS3707-33D電源管理監(jiān)控芯片的電源端為所述電壓檢測(cè)單元的電源端,所述電容C2連接于所述TPS3707-33D電源管理監(jiān)控芯片的電源端和接地端之間,所述TPS3707-33D電源管理監(jiān)控芯片的反相復(fù)位端和電壓比較輸出端構(gòu)成所述電壓檢測(cè)單元的輸出端,所述TPS3707-33D電源管理監(jiān)控芯片的手動(dòng)復(fù)位端與電壓比較輸出端相連接,所述TPS3707-33D電源管理監(jiān)控芯片的復(fù)位端和空腳空接,所述電阻R3連接于所述TPS3707-33D電源管理監(jiān)控芯片的電源端和反相復(fù)位端之間。
7.如權(quán)利要求6所述的故障錄波裝置,其特征在于,所述數(shù)據(jù)處理芯片為一 TMS320C6748信號(hào)處理器,所述TMS320C6748信號(hào)處理器的電源端為所述數(shù)據(jù)處理芯片的電源端,所述TMS320C6748信號(hào)處理器的第一通用輸入輸出口和第二通用輸入輸出口構(gòu)成所述數(shù)據(jù)處理芯片的輸入端,所述TMS320C6748信號(hào)處理器的第一通用輸入輸出口和第二通用輸入輸出口分別與所述TPS3707-33D電源管理監(jiān)控芯片的電壓比較輸出端和反相復(fù)位端相連接,所述TMS320C6748信號(hào)處理器的并行口為所述數(shù)據(jù)處理芯片的數(shù)據(jù)采集端,所述TMS320C6748信號(hào)處理器的時(shí)鐘信號(hào)輸出端、數(shù)據(jù)輸出端、第一使能信號(hào)輸出端及第二使能信號(hào)輸出端構(gòu)成所述數(shù)據(jù)處理芯片的輸出端,所述TMS320C6748信號(hào)處理器的數(shù)據(jù)接收端為所述數(shù)據(jù)處理芯片的數(shù)據(jù)接收端。
8.如權(quán)利要求7所述的故障錄波裝置,其特征在于,所述數(shù)據(jù)存儲(chǔ)單元包括 電阻R4、第一 FM25H20鐵電存儲(chǔ)器、電容C3、電阻R5、電阻R6、第二 FM25H20鐵電存儲(chǔ)器、電容C4及電阻R7 ;所述電阻R4連接于所述第一 FM25H20鐵電存儲(chǔ)器的電源端及寫保護(hù)端之間,所述第一 FM25H20鐵電存儲(chǔ)器的片選端、串行時(shí)鐘端、串行數(shù)據(jù)輸入端及所述第二 FM25H20鐵電存儲(chǔ)器的片選端構(gòu)成所述數(shù)據(jù)存儲(chǔ)單元的輸入端,所述第一 FM25H20鐵電存儲(chǔ)器的片選端、串行時(shí)鐘端、串行數(shù)據(jù)輸入端及所述第二 FM25H20鐵電存儲(chǔ)器的片選端分別與所述 TMS320C6748信號(hào)處理器的第一使能信號(hào)輸出端、時(shí)鐘信號(hào)輸出端、數(shù)據(jù)輸出端及第二使能信號(hào)輸出端相連接,所述第一 FM25H20鐵電存儲(chǔ)器的串行數(shù)據(jù)輸出端為所述數(shù)據(jù)存儲(chǔ)單元的輸出端,所述第一 FM25H20鐵電存儲(chǔ)器的電源端為所述數(shù)據(jù)存儲(chǔ)單元的電源端,所述第一FM25H20鐵電存儲(chǔ)器的接地端接地,所述電容C3連接于所述第一 FM25H20鐵電存儲(chǔ)器的電源端及地之間,所述電阻R5連接于所述第一 FM25H20鐵電存儲(chǔ)器的電源端及中斷控制端之間,所述電阻R6連接于所述第二 FM25H20鐵電存儲(chǔ)器的電源端及寫保護(hù)端之間,所述第二FM25H20鐵電存儲(chǔ)器的電源端、串行時(shí)鐘端、串行數(shù)據(jù)輸入端及串行數(shù)據(jù)輸出端分別與所述第一 FM25H20鐵電存儲(chǔ)器的電源端、串行時(shí)鐘端、串行數(shù)據(jù)輸入端及串行數(shù)據(jù)輸出端相連接,所述第二 FM25H20鐵電存儲(chǔ)器的接地端接地,所述電容C4連接于所述第二 FM25H20 鐵電存儲(chǔ)器的電源端及地之間,所述電阻R7連接于所述第二 FM25H20鐵電存儲(chǔ)器的電源端及中斷控制端之間。
專利摘要本實(shí)用新型屬于數(shù)據(jù)存儲(chǔ)領(lǐng)域,提供了一種故障錄波裝置及其數(shù)據(jù)保護(hù)電路。在本實(shí)用新型中,通過采用電壓檢測(cè)單元、數(shù)據(jù)處理芯片及數(shù)據(jù)存儲(chǔ)單元組成的故障錄波裝置數(shù)據(jù)保護(hù)電路,在電網(wǎng)出現(xiàn)故障,故障錄波裝置的供電電壓出現(xiàn)跌落時(shí),通過電壓檢測(cè)單元產(chǎn)生觸發(fā)信號(hào)促使數(shù)據(jù)處理芯片向數(shù)據(jù)存儲(chǔ)單元存儲(chǔ)電網(wǎng)運(yùn)行數(shù)據(jù),保證了電網(wǎng)在掉電時(shí)刻的運(yùn)行數(shù)據(jù)能夠得到及時(shí)、高效的保護(hù),解決了現(xiàn)有技術(shù)在電網(wǎng)故障時(shí),對(duì)電網(wǎng)運(yùn)行數(shù)據(jù)的保存效率低,隨機(jī)性大,且存在容易發(fā)生數(shù)據(jù)丟失的問題。
文檔編號(hào)H02J13/00GK202282644SQ201120340028
公開日2012年6月20日 申請(qǐng)日期2011年9月9日 優(yōu)先權(quán)日2011年9月9日
發(fā)明者嚴(yán)永生, 王宏 申請(qǐng)人:南京航天銀山電氣有限公司