路1602的具體應(yīng)用和整體設(shè)計約束,總線1620可包括任何數(shù) 目的互連總線和橋接器??偩€1620將包括一個或多個處理器和/或硬件模塊(由處理器 1616、模塊或電路1604、1606和1608、可配置成通過連接器或?qū)Ь€1614通信的線接口電路 1612、以及計算機可讀存儲介質(zhì)1618表示)的各種電路鏈接在一起??偩€1620還可鏈接 各種其他電路,諸如定時源、外圍設(shè)備、穩(wěn)壓器、和功率管理電路。⑶R1624可連接至總線。
[0119] 處理器1616負(fù)責(zé)一般性處理,包括執(zhí)行存儲在計算機可讀存儲介質(zhì)1618上的軟 件。該軟件在由處理器1616執(zhí)行時使處理電路1602執(zhí)行上文針對任何特定裝置描述的各 種功能。該軟件在由處理器1616執(zhí)行時可使處理電路1602控制被適配成執(zhí)行如前文所述 的各種功能中的一者或多者的邏輯和設(shè)備。計算機可讀存儲介質(zhì)1618還可被用于存儲由 處理器1616在執(zhí)行軟件時操縱的數(shù)據(jù)。處理電路1602進(jìn)一步包括模塊1604、1606、1608 和1610中的至少一個模塊。模塊1604、1606、1608和1610可以是在處理器1616中運彳丁的 軟件模塊、駐留/存儲在計算機可讀存儲介質(zhì)1618中的軟件模塊、耦合至處理器1616的一 個或多個硬件模塊、或其某種組合。模塊1604、1606、1608和1610可包括微控制器指令、狀 態(tài)機配置參數(shù)、或其某種組合。
[0120] 在一種配置中,用于無線通信的裝置1600包括:被配置成檢測多線通信接口 1614 的三條或更多條導(dǎo)線的信令狀態(tài)的一系列轉(zhuǎn)變的模塊和/或電路1604、1614 ;被配置成從 這一系列轉(zhuǎn)變中推導(dǎo)出接收時鐘的模塊和/或電路1624 ;被配置成基于這一系列轉(zhuǎn)變來確 定轉(zhuǎn)變區(qū)的模塊和/或電路1606、1614、1624;被配置成校準(zhǔn)對應(yīng)于該轉(zhuǎn)變區(qū)的歷時的延遲 時段的模塊和/或電路1608 ;以及被配置成在前置碼終止后接收和/或解碼來自多線通信 接口 1614的數(shù)據(jù)碼元的模塊和/或電路1610、1624。
[0121] 例如,前述裝置可以使用處理器206或236、物理層驅(qū)動器210或240以及存儲介 質(zhì)208和238的某種組合來實現(xiàn)。
[0122] 應(yīng)理解,所公開的過程中各步驟的具體次序或?qū)哟问鞘纠赞k法的解說。應(yīng)理解, 基于設(shè)計偏好,可以重新編排這些過程中各步驟的具體次序或?qū)哟?。所附方法?quán)利要求以 范例次序呈現(xiàn)各種步驟的要素,且并不意味著被限定于所給出的具體次序或?qū)哟巍?br>[0123] 提供之前的描述是為了使本領(lǐng)域任何技術(shù)人員均能夠?qū)嵺`本文中所描述的各種 方面。對這些方面的各種改動將容易為本領(lǐng)域技術(shù)人員所明白,并且在本文中所定義的普 適原理可被應(yīng)用于其他方面。因此,權(quán)利要求并非旨在被限定于本文所示出的方面,而是應(yīng) 被授予與語言上的權(quán)利要求相一致的全部范圍,其中對要素的單數(shù)形式的引述除非特別聲 明,否則并非旨在表示"有且僅有一個",而是"一個或多個"。除非特別另外聲明,否則術(shù)語 "一些/某個"指的是一個或多個。本公開通篇描述的各種方面的要素為本領(lǐng)域普通技術(shù)人 員當(dāng)前或今后所知的所有結(jié)構(gòu)上和功能上的等效方案通過引述被明確納入于此,且旨在被 權(quán)利要求所涵蓋。此外,本文中所公開的任何內(nèi)容都并非旨在貢獻(xiàn)給公眾,無論這樣的公開 是否在權(quán)利要求書中被顯式地敘述。沒有任何權(quán)利要求元素應(yīng)被解釋為裝置加功能,除非 該元素是使用短語"用于…的裝置"來明確敘述的。
【主權(quán)項】
1. 一種校準(zhǔn)方法,包括: 檢測多線通信接口的三條或更多條導(dǎo)線的信令狀態(tài)的一系列轉(zhuǎn)變,其中所述一系列轉(zhuǎn) 變中的每個轉(zhuǎn)變對應(yīng)于在所述多線通信接口上傳送的前置碼中的連續(xù)碼元之間的邊界; 從所述一系列轉(zhuǎn)變中推導(dǎo)出接收時鐘; 基于所述一系列轉(zhuǎn)變來確定轉(zhuǎn)變區(qū); 校準(zhǔn)對應(yīng)于所述轉(zhuǎn)變區(qū)的歷時的延遲時段;以及 在所述前置碼終止后從所述多線通信接口接收數(shù)據(jù)碼元,其中所述數(shù)據(jù)碼元是使用基 于所述延遲時段修改的所述接收時鐘的版本來接收的。2. 如權(quán)利要求1所述的校準(zhǔn)方法,其特征在于,接收所述數(shù)據(jù)碼元包括: 檢測與第一數(shù)據(jù)碼元和第二數(shù)據(jù)碼元之間的邊界相對應(yīng)的第一檢出轉(zhuǎn)變;以及 在由所述延遲時段定義的時間段內(nèi)忽略其他轉(zhuǎn)變檢測,其中所述其他轉(zhuǎn)變檢測對應(yīng)于 所述第一數(shù)據(jù)碼元和所述第二數(shù)據(jù)碼元之間的所述邊界。3. 如權(quán)利要求1所述的校準(zhǔn)方法,其特征在于,校準(zhǔn)所述延遲時段包括: 估計所述一系列轉(zhuǎn)變中的轉(zhuǎn)變之間的定時差異;以及 基于所述定時差異中的最大定時差異來計算所述延遲時段。4. 如權(quán)利要求3所述的校準(zhǔn)方法,其特征在于,相對于所述接收時鐘來估計所述一系 列轉(zhuǎn)變中的轉(zhuǎn)變之間的定時差異。5. 如權(quán)利要求1所述的校準(zhǔn)方法,其特征在于,所述一系列轉(zhuǎn)變中的每個轉(zhuǎn)變由多個 檢測器中的單個檢測器檢測到,并且其中所述多個檢測器中的每個檢測器被配置成確定所 述多線通信接口的兩條導(dǎo)線的信令狀態(tài)之間的差異。6. 如權(quán)利要求5所述的校準(zhǔn)方法,其特征在于,所述兩條導(dǎo)線攜帶多相信號的不同版 本。7. 如權(quán)利要求5所述的校準(zhǔn)方法,其特征在于,所述多個檢測器包括差分接收機,其中 每個差分接收機被配置成從與其他差分接收機不同的導(dǎo)線對接收信號。8. 如權(quán)利要求1所述的校準(zhǔn)方法,其特征在于,所述前置碼基于格雷碼。9. 如權(quán)利要求1所述的校準(zhǔn)方法,其特征在于,所述前置碼包括在耦合至所述多線通 信接口的傳送設(shè)備與接收設(shè)備之間傳達(dá)的控制信息中所標(biāo)識的碼元序列。10. 如權(quán)利要求1所述的校準(zhǔn)方法,其特征在于,使用逐次逼近算法或線性搜索算法來 校準(zhǔn)所述延遲時段。11. 一種裝備,包括: 用于檢測多線通信接口的三條或更多條導(dǎo)線的信令狀態(tài)的一系列轉(zhuǎn)變的裝置,其中所 述一系列轉(zhuǎn)變中的每個轉(zhuǎn)變對應(yīng)于在所述多線通信接口上傳送的前置碼中的連續(xù)碼元之 間的邊界; 用于從所述一系列轉(zhuǎn)變中推導(dǎo)出接收時鐘的裝置; 用于基于所述一系列轉(zhuǎn)變來確定轉(zhuǎn)變區(qū)的裝置; 用于校準(zhǔn)對應(yīng)于所述轉(zhuǎn)變區(qū)的歷時的延遲時段的裝置;以及 用于在所述前置碼終止后從所述多線通信接口接收數(shù)據(jù)碼元的裝置,其中所述數(shù)據(jù)碼 元是使用基于所述延遲時段修改的所述接收時鐘的版本來接收的。12. 如權(quán)利要求11所述的裝備,其特征在于,所述用于接收所述數(shù)據(jù)碼元的裝置被配 置成: 檢測與第一數(shù)據(jù)碼元和第二數(shù)據(jù)碼元之間的邊界相對應(yīng)的第一檢出轉(zhuǎn)變;以及 忽略在由所述延遲時段定義的時間段內(nèi)檢測到的與所述第一數(shù)據(jù)碼元和所述第二數(shù) 據(jù)碼元之間的所述邊界相對應(yīng)的至少一個其他轉(zhuǎn)變。13. 如權(quán)利要求11所述的裝備,其特征在于,所述用于校準(zhǔn)所述延遲時段的裝置被配 置成: 估計所述一系列轉(zhuǎn)變中的轉(zhuǎn)變之間的定時差異;以及 基于所述定時差異中的最大定時差異來計算所述延遲時段。14. 如權(quán)利要求11所述的裝備,其特征在于,所述一系列轉(zhuǎn)變中的每個轉(zhuǎn)變由多個檢 測器中的單個檢測器檢測到,其中所述多個檢測器中的每個檢測器被配置成確定所述多線 通信接口的兩條導(dǎo)線的信令狀態(tài)之間的差異。15. 如權(quán)利要求14所述的裝備,其特征在于,所述多個檢測器包括差分接收機,每個差 分接收機從與其他差分接收機不同的導(dǎo)線對接收信號。16. 如權(quán)利要求11所述的裝備,其特征在于,所述用于接收數(shù)據(jù)碼元的裝置被配置成: 使用基于所述延遲時段的時鐘掩碼,其中所述時鐘掩碼通過阻止檢測第一數(shù)據(jù)碼元和 第二數(shù)據(jù)碼元之間的邊界處的多個轉(zhuǎn)變來容適所述前置碼中的碼元序列中的兩個或更多 個連續(xù)碼元之間的定時差異。17. -種裝置,包括: 處理電路,其被配置成: 檢測多線通信接口的三條或更多條導(dǎo)線的信令狀態(tài)的一系列轉(zhuǎn)變,其中所述一系列轉(zhuǎn) 變中的每個轉(zhuǎn)變對應(yīng)于在所述多線通信接口上傳送的前置碼中的連續(xù)碼元之間的邊界; 從所述一系列轉(zhuǎn)變中推導(dǎo)出接收時鐘; 基于所述一系列轉(zhuǎn)變來確定轉(zhuǎn)變區(qū); 校準(zhǔn)對應(yīng)于所述轉(zhuǎn)變區(qū)的歷時的延遲時段;以及 在所述前置碼終止后從所述多線通信接口接收數(shù)據(jù)碼元,其中所述數(shù)據(jù)碼元是使用基 于所述延遲時段修改的所述接收時鐘的版本來接收的。18. 如權(quán)利要求17所述的裝置,其特征在于,所述處理電路被配置成: 檢測與第一數(shù)據(jù)碼元和第二數(shù)據(jù)碼元之間的邊界相對應(yīng)的第一檢出轉(zhuǎn)變;以及 在由所述延遲時段定義的時間段內(nèi)忽略與所述第一數(shù)據(jù)碼元和所述第二數(shù)據(jù)碼元之 間的所述邊界相對應(yīng)的其他檢出轉(zhuǎn)變。19. 如權(quán)利要求17所述的裝置,其特征在于,所述處理電路被配置成: 估計所述一系列轉(zhuǎn)變中的轉(zhuǎn)變之間的定時差異;以及 基于所述定時差異中的最大定時差異來計算所述延遲時段。20. 如權(quán)利要求19所述的裝置,其特征在于,相對于所述接收時鐘來估計所述一系列 轉(zhuǎn)變中的轉(zhuǎn)變之間的定時差異。21. 如權(quán)利要求17所述的裝置,其特征在于,進(jìn)一步包括: 多個檢測器,其中每個檢測器被配置成確定所述多線通信接口的兩條導(dǎo)線的信令狀 態(tài)之間的差異,其中所述一系列轉(zhuǎn)變中的每個轉(zhuǎn)變由所述多個檢測器中的單個檢測器檢測 到。22. 如權(quán)利要求21所述的裝置,其特征在于,所述兩條導(dǎo)線攜帶多相信號的不同版本。23. 如權(quán)利要求21所述的裝置,其特征在于,所述多個檢測器包括差分接收機,其中每 個差分接收機被配置成從與其他差分接收機不同的導(dǎo)線對接收信號。24. -種具有一條或多條指令的處理器可讀存儲介質(zhì),所述指令在由至少一個處理電 路執(zhí)行時使所述至少一個處理電路: 檢測多線通信接口的三條或更多條導(dǎo)線的信令狀態(tài)的一系列轉(zhuǎn)變,其中所述一系列轉(zhuǎn) 變中的每個轉(zhuǎn)變對應(yīng)于在所述多線通信接口上傳送的前置碼中的連續(xù)碼元之間的邊界; 從所述一系列轉(zhuǎn)變中推導(dǎo)出接收時鐘; 基于所述一系列轉(zhuǎn)變來確定轉(zhuǎn)變區(qū); 校準(zhǔn)對應(yīng)于所述轉(zhuǎn)變區(qū)的歷時的延遲時段;以及 在所述前置碼終止后從所述多線通信接口接收數(shù)據(jù)碼元,其中所述數(shù)據(jù)碼元是使用基 于所述延遲時段修改的所述接收時鐘的版本來接收的。25. 如權(quán)利要求24所述的存儲介質(zhì),其特征在于,所述存儲介質(zhì)包括使得所述至少一 個處理電路執(zhí)行以下動作的指令: 檢測與第一數(shù)據(jù)碼元和第二數(shù)據(jù)碼元之間的邊界相對應(yīng)的第一檢出轉(zhuǎn)變;以及 針對由所述延遲時段定義的時間段,忽略與所述第一數(shù)據(jù)碼元和所述第二數(shù)據(jù)碼元之 間的所述邊界相對應(yīng)的其他檢出轉(zhuǎn)變。26. 如權(quán)利要求24所述的存儲介質(zhì),其特征在于,所述存儲介質(zhì)包括使得所述至少一 個處理電路執(zhí)行以下動作的指令: 估計所述一系列轉(zhuǎn)變中的轉(zhuǎn)變之間的定時差異;以及 基于所述定時差異中的最大定時差異來計算所述延遲時段。27. 如權(quán)利要求26所述的存儲介質(zhì),其特征在于,相對于所述接收時鐘來估計所述一 系列轉(zhuǎn)變中的轉(zhuǎn)變之間的定時差異。28. 如權(quán)利要求24所述的存儲介質(zhì),其特征在于,所述一系列轉(zhuǎn)變中的每個轉(zhuǎn)變由多 個檢測器中的單個檢測器檢測到,其中所述多個檢測器中的每個檢測器被配置成確定所述 多線通信接口的兩條導(dǎo)線的信令狀態(tài)之間的差異。29. 如權(quán)利要求28所述的存儲介質(zhì),其特征在于,所述兩條導(dǎo)線攜帶多相信號的不同 版本。30. 如權(quán)利要求28所述的存儲介質(zhì),其特征在于,所述多個檢測器包括差分接收機,每 個差分接收機從與其他差分接收機不同的導(dǎo)線對接收信號。
【專利摘要】描述了促成數(shù)據(jù)傳輸(特別是電子裝置內(nèi)的兩個設(shè)備之間的數(shù)據(jù)傳輸)的系統(tǒng)、方法和裝置。在N相極性編碼碼元中傳送信息??苫谠趦蓚€或更多個連接器上傳送的前置碼中的狀態(tài)轉(zhuǎn)變來校準(zhǔn)時鐘恢復(fù)電路。描述了校準(zhǔn)方法。該方法包括檢測多相信號的前置碼中的多個轉(zhuǎn)變并校準(zhǔn)延遲元件以提供匹配多相信號的時鐘周期的延遲。每個轉(zhuǎn)變可由多個檢測器中的僅一個檢測器檢測到??苫趯υ摱鄠€轉(zhuǎn)變中的連續(xù)轉(zhuǎn)變的檢測之間的時間區(qū)間來校準(zhǔn)延遲元件。
【IPC分類】G06F13/42, H04L25/02
【公開號】CN105393238
【申請?zhí)枴緾N201480041437
【發(fā)明人】G·A·威利, C·李
【申請人】高通股份有限公司
【公開日】2016年3月9日
【申請日】2014年7月22日
【公告號】EP3025243A1, US9137008, US20150030112, WO2015013254A1