欧美在线观看视频网站,亚洲熟妇色自偷自拍另类,啪啪伊人网,中文字幕第13亚洲另类,中文成人久久久久影院免费观看 ,精品人妻人人做人人爽,亚洲a视频

電流輸出型驅(qū)動電路和顯示設(shè)備的制作方法

文檔序號:2529463閱讀:328來源:國知局
專利名稱:電流輸出型驅(qū)動電路和顯示設(shè)備的制作方法
技術(shù)領(lǐng)域
本發(fā)明涉及利用了適用于例如有機(jī)EL(電致發(fā)光)顯示設(shè)備的基準(zhǔn)電流的時分分配系統(tǒng)的電流輸出型驅(qū)動電路,并涉及設(shè)有這種驅(qū)動電路的顯示設(shè)備。
背景技術(shù)
近年來,由于有機(jī)EL顯示板提供明顯的對比度以及較寬的視角,并且它們在其自身上發(fā)光,故而不需要用背光并適于減少厚度,因此它正引起人們的注意。
現(xiàn)在以英寸大小的有機(jī)EL顯示板已進(jìn)入到商業(yè)階段。材料、生產(chǎn)技術(shù)以及驅(qū)動電路方面的改進(jìn)已使得在近幾年里連續(xù)推出了13到17英寸大小的樣板。
有機(jī)EL元件具有類似于二極管的電流電壓特征曲線。亮度電流特征具有線性比例關(guān)系。
在這方面,有機(jī)EL元件和薄膜式晶體管(TFT)具有閾值電壓,并有較大的差別。為此,在有機(jī)EL顯示板中,建議采用具有與亮度成比例關(guān)系的電流受控的驅(qū)動電路,以減少顯示板的不均勻亮度。
在用于個人計算機(jī)、電視機(jī)以及其它應(yīng)用中的液晶面板中,要求多位高等級顯示。
由于在面板上形成有低溫多晶硅TFT電路,制造多位數(shù)字/模擬轉(zhuǎn)換器(DAC)和其它復(fù)雜電路比較困難,因此實際中已將用于驅(qū)動垂直方向數(shù)據(jù)線的電壓輸出型驅(qū)動器IC結(jié)合到面板的外圍部分,以便形成模塊。
在大尺寸顯示板的驅(qū)動電路中,實際中已采用多個驅(qū)動器來驅(qū)動所分割的屏幕。在這種情況下,如果在驅(qū)動器之間特征發(fā)生變化,便會出現(xiàn)在通過分割而驅(qū)動的屏幕的邊界線上產(chǎn)生亮度階的問題。
如果是液晶顯示裝置,則數(shù)據(jù)線驅(qū)動器是電壓輸出型。為此,可以通過公共連接驅(qū)動器集成電路(驅(qū)動器IC)之間的基準(zhǔn)電壓的互連接線的簡便方法,便可使亮度階變得非常小。
圖1是用于液晶顯示裝置的數(shù)據(jù)線驅(qū)動器等的基準(zhǔn)電壓產(chǎn)生電路的電路圖。
此基準(zhǔn)電壓產(chǎn)生電路通過串聯(lián)連接在電源電壓VDD的電源線和地線GND之間的電阻器元件R0到R7的電阻分壓,而產(chǎn)生9個基準(zhǔn)電壓,分別是V0、V8、…以及V64。隨后,通過用DAC等在這些基準(zhǔn)電壓中間進(jìn)一步精細(xì)插補(bǔ)例如均用8相除,便可獲得64級的電壓輸出。
當(dāng)在驅(qū)動器IC中設(shè)有此基準(zhǔn)電壓產(chǎn)生電路時,即使對每個驅(qū)動器而言電阻的絕對值是不同的,但基準(zhǔn)電壓輸出是由電阻比確定的,因此在驅(qū)動器IC之間幾乎沒有變化。
圖2是用于闡述在電壓輸出型數(shù)據(jù)線驅(qū)動器中的基準(zhǔn)電壓的驅(qū)動器IC間的連接系統(tǒng)的視圖。
在此情況下,顯示板PNL是通過將它用n個正極驅(qū)動器IC1到n分割來驅(qū)動的。
即使在驅(qū)動器IC之間基準(zhǔn)電壓輸出中有變化,如圖2所示,當(dāng)所有驅(qū)動器IC的基準(zhǔn)電壓端對于每個基準(zhǔn)電壓V0、V8、…以及V64而言均為連接的時,對每個基準(zhǔn)電壓平均的電壓將供給所有的驅(qū)動器IC1到n。
因此,將不會在通過分割而驅(qū)動的屏幕的邊界線上產(chǎn)生導(dǎo)致問題的電平的亮度階。
在有機(jī)EL顯示裝置中,電流輸出型適于用作數(shù)據(jù)線驅(qū)動器。
在適用于有機(jī)EL顯示裝置的電流輸出型驅(qū)動器IC中,如果將公共基準(zhǔn)電壓提供給驅(qū)動器IC,并隨后使各個驅(qū)動器IC執(zhí)行電壓電流轉(zhuǎn)換以產(chǎn)生上述的基準(zhǔn)電流,則基準(zhǔn)電流將會由于構(gòu)成電壓電流轉(zhuǎn)換電路的運算放大器和電阻器元件的偏置電壓的變化而在驅(qū)動器IC之間有所不同。而且,即使在最終輸出之前執(zhí)行電壓電流轉(zhuǎn)換,該輸出電流也將會在輸出端之間有所變化。
為減少引起電流變化的因素,已提出在電流輸出型陽極驅(qū)動器IC中采用電流連接系統(tǒng)的有機(jī)EL全色模塊驅(qū)動系統(tǒng)(參見例如非專利文獻(xiàn)1“有機(jī)EL全色模塊驅(qū)動系統(tǒng)的開發(fā)”,PioneerR&D,VOl.11,no.1,page29-36,2001,Ochi,sakamoto,Ishizuka,Tsuchida)。
圖3A是這種有機(jī)EL全色模塊驅(qū)動系統(tǒng)的視圖。在此驅(qū)動系統(tǒng)中,顯示板OPNL是通過用n個陽極驅(qū)動器IC11到1n分割而驅(qū)動的。
在本驅(qū)動系統(tǒng)中,當(dāng)在每個驅(qū)動器IC上提供基準(zhǔn)電流源以設(shè)定電流時,這些基準(zhǔn)電流將會由于IC或電流建立部分的性能的個體差異而稍微有所不同,因此有時在IC元件中會產(chǎn)生亮度階。而且,對每個IC采用可變電阻器以針對每個IC進(jìn)行調(diào)節(jié)不適用于大規(guī)模生產(chǎn),因此通過把相鄰IC的最近的電流輸出用作基準(zhǔn)電流,便可吸收設(shè)定電流的變化,同時可消除亮度階。
根據(jù)這種電流連接系統(tǒng),在驅(qū)動器之間調(diào)節(jié)亮度的階變成不必要的,而且可使面板上基準(zhǔn)電流的互連接數(shù)量相對變少。
如上所述,在圖3A所示的電流連接系統(tǒng)中,可消除對應(yīng)于水平相鄰的驅(qū)動器的邊界線的亮度階。
然而,如圖3B所示,左端上的驅(qū)動器的基準(zhǔn)電流IREF和右端上的基準(zhǔn)電流IREF(n-1)因增加了驅(qū)動器IC中的n個電流變化而變得不同。
在大尺寸顯示設(shè)備中,不僅通過在橫向上分割顯示板來驅(qū)動它,而且面板上的數(shù)據(jù)線也在垂直方向上的1/2位置處被垂直分割,以將數(shù)據(jù)線的互連接電容減半。與此同時,通過垂直排列驅(qū)動器并并聯(lián)驅(qū)動它們,以及通過將必須由每個驅(qū)動器驅(qū)動的掃描線數(shù)量減半,驅(qū)動頻率也得以降低。
在此情況下,利用這種電流連接系統(tǒng),有時會在顯示板的垂直邊界處產(chǎn)生亮度階。
如上所述,利用提供基準(zhǔn)電流的常規(guī)方法,難以實現(xiàn)大尺寸、高等級顯示型有機(jī)EL顯示裝置。
為此,在有機(jī)EL顯示板中,有待于出現(xiàn)適用于驅(qū)動有機(jī)EL元件的電流輸出型數(shù)據(jù)線驅(qū)動器(源驅(qū)動器)。

發(fā)明內(nèi)容
本發(fā)明的目的是提供一種電流輸出型驅(qū)動電路,它能夠使在用于以分割方式驅(qū)動顯示裝置或其它被驅(qū)動對象的驅(qū)動器之間的亮度階變得足夠小,能夠減少顯示板上的基準(zhǔn)電流的互連接數(shù)量,并適于驅(qū)動有機(jī)EL元件和設(shè)有有機(jī)EL元件的顯示設(shè)備。
為達(dá)上述目的,根據(jù)本發(fā)明第一方面,電流輸出型驅(qū)動電路提供了用于向通過被分割成多個區(qū)域共享的被驅(qū)動對象輸出驅(qū)動電流的電流輸出型驅(qū)動電路,它包括多個對應(yīng)于被驅(qū)動對象的每個共享區(qū)域布置的驅(qū)動器,每個驅(qū)動器包括用于將所提供的基準(zhǔn)電流和對應(yīng)于圖像數(shù)據(jù)的驅(qū)動電流輸出到被驅(qū)動對象的對應(yīng)共享區(qū)域的輸出裝置,以及用于從基準(zhǔn)電流輸入端采樣和保持基準(zhǔn)電流輸入、并隨后向所述輸出裝置提供此基準(zhǔn)電流輸入的基準(zhǔn)電流源電路。
根據(jù)本發(fā)明第二方面,電流輸出型驅(qū)動電路提供了用于將驅(qū)動電流輸出給通過被分割成多個區(qū)域共享的被驅(qū)動對象的電流輸出型驅(qū)動電路,它包括多個對應(yīng)于被驅(qū)動對象的每個共享區(qū)域布置的驅(qū)動器,每個驅(qū)動器包括用于將所提供的作為驅(qū)動電流的基準(zhǔn)電流輸出到被驅(qū)動對象的對應(yīng)共享區(qū)域的輸出裝置,以及用于從基準(zhǔn)電流輸入端采樣和保持基準(zhǔn)電流輸入、隨后將其提供給所述輸出裝置的基準(zhǔn)電流源電路。
此外,基準(zhǔn)電流輸入端通過公共電流互連接連接到另一驅(qū)動器的基準(zhǔn)電流輸入端,基準(zhǔn)電流通過時分分配到驅(qū)動器的基準(zhǔn)電流源電路中。
根據(jù)本發(fā)明第三方面,顯示設(shè)備提供了用于將驅(qū)動電流輸出給通過被分割成多個區(qū)域共享的顯示板的共享區(qū)域的顯示設(shè)備,它包括多個對應(yīng)于顯示板的每個共享區(qū)域布置的驅(qū)動器,每個驅(qū)動器包括用于將所提供的基準(zhǔn)電流輸出到被驅(qū)動對象的對應(yīng)共享區(qū)域中的輸出裝置,以及用于從基準(zhǔn)電流輸入端采樣并保持基準(zhǔn)電流輸入、隨后將其提供給輸出裝置的基準(zhǔn)電流源電路。
根據(jù)本發(fā)明第四方面,顯示設(shè)備提供了用于將驅(qū)動電流輸出給通過被分割成多個區(qū)域共享的顯示板的共享區(qū)域的顯示設(shè)備,它包括多個對應(yīng)于顯示板的每個共享區(qū)域布置的驅(qū)動器,每個驅(qū)動器包括用于將所提供的基準(zhǔn)電流輸出到被驅(qū)動對象的對應(yīng)共享區(qū)域中的輸出裝置,以及用于從基準(zhǔn)電流輸入端采樣并保持基準(zhǔn)電流輸入、隨后將其提供給輸出裝置的基準(zhǔn)電流源電路,基準(zhǔn)電流輸入端通過公共電流互連接連接到另一驅(qū)動器的基準(zhǔn)電流輸入端,基準(zhǔn)電流以時分方式分配到驅(qū)動器的基準(zhǔn)電流源電路中。
根據(jù)本發(fā)明,例如每個驅(qū)動器的基準(zhǔn)電流輸入端通過公共電流互連接連接到另一驅(qū)動器的基準(zhǔn)電流輸入端。
在每個驅(qū)動器中,當(dāng)接收到指示開始分配基準(zhǔn)電流的信號時,便將基準(zhǔn)電流從基準(zhǔn)電流輸入端取出到基準(zhǔn)電流源電路中,并將指示開始基準(zhǔn)電流分配的信號輸出到下一級驅(qū)動器電路中。
基準(zhǔn)電流源電路取基準(zhǔn)電流樣本并保持該基準(zhǔn)電流,隨后將其提供給輸出裝置。
接著,基準(zhǔn)電流源電路所提供的基準(zhǔn)電流作為驅(qū)動電流從輸出裝置輸出到被驅(qū)動對象的對應(yīng)共享區(qū)域中。
此外,例如將基準(zhǔn)電流在垂直消隱周期內(nèi)被分配到驅(qū)動器中,在此期間對圖像數(shù)據(jù)的操作被掛起。在垂直消隱周期期間傳送圖像數(shù)據(jù)的同時產(chǎn)生數(shù)字噪聲,在垂直消隱周期之后,將保持在每個驅(qū)動器的基準(zhǔn)電流源電路中的電流用作基準(zhǔn)電流。
根據(jù)本發(fā)明,通過分割驅(qū)動的驅(qū)動器之間的亮度階可大大變小,并且顯示板上互連接的數(shù)量也可得以減少。
而且,通過在垂直消隱周期期間固定圖像數(shù)據(jù)信號并將它分配到數(shù)據(jù)線驅(qū)動器中,數(shù)字信號的串?dāng)_對基準(zhǔn)電流的影響也可得以極大地減少。
而且,當(dāng)傳送圖像數(shù)據(jù)時,通過利用電流采樣電路中采樣并保持的基準(zhǔn)電流,其中所述電流采樣電路設(shè)在每個驅(qū)動器的基準(zhǔn)電流源電路中,操作期間的噪聲影響可變小。
因此,優(yōu)點在于可以實現(xiàn)大尺寸、高等級有機(jī)EL顯示裝置。


圖1是用于針對液晶顯示裝置的數(shù)據(jù)線驅(qū)動器等的基準(zhǔn)電壓產(chǎn)生電路的電路圖。
圖2是用于闡述電壓輸出型數(shù)據(jù)線驅(qū)動器中的基準(zhǔn)電壓的互連驅(qū)動器IC連接系統(tǒng)的視圖。
圖3A和圖3B是在電流輸出型陽極驅(qū)動器IC中采用電流連接方法的有機(jī)EL全色模塊驅(qū)動系統(tǒng)的視圖。
圖4是根據(jù)本發(fā)明采用電流輸出型驅(qū)動電路的有機(jī)EL顯示設(shè)備的第一實施例的配置視圖。
圖5A至圖5H是用于闡述在圖1的顯示設(shè)備中基準(zhǔn)電流的采樣和傳送操作的視圖。
圖6是根據(jù)本發(fā)明的電流輸出型驅(qū)動器IC的示范性配置的框圖。
圖7是根據(jù)本實施例的基準(zhǔn)電流源電路的第一示例配置的框圖。
圖8是圖7的恒定電流源電路的配置示例的電路圖。
圖9是圖7的電流采樣電路和電流鏡電路的配置的具體示例的電路圖。
圖10A至圖10M是用于闡述利用控制信號產(chǎn)生電路控制電流采樣電路工作的視圖。
圖11A至圖11C是說明構(gòu)成電流鏡電路的電阻器元件的布局示例的視圖。
圖12是用于闡述圖11A至圖11C的布局效果的視圖。
圖13A至圖13H是用于闡述在驅(qū)動器IC之間分配基準(zhǔn)電流的操作的視圖。
圖14是用于闡述用于將基準(zhǔn)電流分配到驅(qū)動器IC中的基準(zhǔn)電流互連接的防護(hù)和穩(wěn)定方法的視圖。
圖15是根據(jù)本實施例的基準(zhǔn)電流源電路的第二示例的配置框圖。
圖16是根據(jù)本實施例構(gòu)成電流輸出型驅(qū)動器IC的電流輸出電路的配置示例的電路圖。
圖17是用于第一和第二排電流輸出電路的電流采樣電路的配置示例的電路圖。
圖18A至圖18H是說明根據(jù)本實施例的電流輸出型驅(qū)動器IC的工作的時序圖。
圖19是構(gòu)成根據(jù)本實施例的電流輸出型驅(qū)動器IC的寄存器陣列的配置示例的電路圖。
圖20是包括構(gòu)成根據(jù)本實施例的電流輸出型驅(qū)動器IC的寄存器陣列、控制信號產(chǎn)生電路、DAC以及電流輸出電路的部分電路配置的框圖。
圖21A至圖21G是說明根據(jù)本實施例的電流輸出型驅(qū)動器IC的部分電路工作的時序圖。
圖22是采用根據(jù)本發(fā)明的電流輸出型驅(qū)動電路有機(jī)EL顯示設(shè)備的第二實施例的配置視圖。
圖23A至圖23N是用于闡述圖22的顯示設(shè)備中的基準(zhǔn)電流的采樣和傳送操作的視圖。
具體實施例方式
<第一實施例>
圖4是根據(jù)本發(fā)明采用電流輸出型驅(qū)動電路的有機(jī)EL顯示設(shè)備的第一實施例的配置視圖。
本顯示設(shè)備100具有n個構(gòu)成電流輸出型驅(qū)動電路的電流輸出型數(shù)據(jù)線驅(qū)動器(后文中簡稱為“驅(qū)動器IC”)101-1至101-n,以及作為如圖4中所示的被驅(qū)動對象的顯示板102。
本顯示設(shè)備100被分割成n個驅(qū)動區(qū)域DRVA1到DRVAn。此外,n個驅(qū)動器IC101-1至101-n在顯示板102的圖(圖中的上一級側(cè)上)中的徑向上并行排列在一側(cè),以便對應(yīng)于驅(qū)動區(qū)域DRVA1到DRVAn。通過用n個驅(qū)動器IC101-1到101-n分割的方式驅(qū)動顯示板100。
這種配置適于例如個人計算機(jī)或小尺寸電視的監(jiān)視器情況。
驅(qū)動器IC101-1至101-n基本上具有相同的配置,并如圖4所示包括基準(zhǔn)電流源電路(IREFC)200-1至200-n。
基準(zhǔn)電流源電路200(-1至-n)連接用作主(本實施例中的101-1)的一個驅(qū)動器IC的基準(zhǔn)電流產(chǎn)生電路的外部電阻器連接端TREXT與地GND之間的電阻器元件REXT,并根據(jù)電阻器元件REXT的電阻值給基準(zhǔn)電流輸出端TIREFOUT產(chǎn)生出驅(qū)動器IC101-1至101-n公用的基準(zhǔn)電流IREF,以便驅(qū)動顯示板102的所分割的驅(qū)動區(qū)域DRVA1至DRVAn。
驅(qū)動器IC101-1至101-n的基準(zhǔn)電流源電路200-1至200-n采樣并保持所提供的基準(zhǔn)電流IREF,并隨后將它提供給驅(qū)動器的內(nèi)部。
每個基準(zhǔn)電流源電路200-1至200-n具有輸入端TREFSTART、輸出端TREFNEXT、端TREXT、基準(zhǔn)電流輸出端TIREFOUT、基準(zhǔn)電流輸入端TIREFIN以及電流分配端TIREF1到TIREEm。
在本實施例中,從主驅(qū)動器IC(圖4中的101)中的基準(zhǔn)電流輸出端TIREFOUT輸出的基準(zhǔn)電流IREF通過公共電流互連接CML1連接到驅(qū)動器IC101-1至101-n的基準(zhǔn)電流輸入端TIREFIN。
接著,在圖4的配置中,為使主驅(qū)動器的基準(zhǔn)電流IREF和驅(qū)動器IC101-1至101-n接收的電流相同,驅(qū)動器IC101-1、驅(qū)動器IC101-2、…以及驅(qū)動器IC101-n采用電流分配方法,以便以時分方式接收基準(zhǔn)電流IREF,這將在下文進(jìn)行詳細(xì)闡述。
注意,在圖4中,基準(zhǔn)電流IREF是在驅(qū)動器IC101-1上產(chǎn)生的,但也可以將該系統(tǒng)配置成設(shè)置另一電流輸出型DAC來提供。
此外,按照驅(qū)動器IC101-1、驅(qū)動器IC101-2、…和驅(qū)動器IC101-n的順序來取基準(zhǔn)電流,因此,為了用輸入端TREFSTART和輸出端TREFNEXT來移動用于取基準(zhǔn)電流的標(biāo)志,這些輸入/輸出端最好按順序連接。
具體地說,初始級的主電路IC101-1的基準(zhǔn)電流源電路200-1的輸入端TREFSTART連接到信號REFSTART的輸入端,而輸出端TREFNEXT連接到下一級的驅(qū)動器IC101-2的基準(zhǔn)電流源電路200-2的輸入端TREFSTART。
驅(qū)動器IC101-2的輸出端TREFNEXT連接到未示出的下一級的驅(qū)動器IC101-3的輸入端TREFSTART。
下面,按與上述相同的方式,將驅(qū)動器IC101-(n-1)的輸出端TREFNEXT連接到最后級的驅(qū)動器IC101-n的輸入端TREFSTART。
注意,也可以不采用這種方法,而是提供指示采樣周期的控制端,并通過設(shè)于面板上的控制用IC以集中方式來控制它。
而且,本顯示板100還按序列將圖像數(shù)據(jù)寫入多個驅(qū)動器IC,以便可由如上所述的多個驅(qū)動器IC101-1至101-n以分割方式驅(qū)動顯示板102。
為此,提供了用于傳送指示驅(qū)動器IC之間寫位置的標(biāo)志的輸入/輸出端TSTART/NEXT和TNEXT/START。
然后,初始級的主驅(qū)動器IC101-1的輸入/輸出端TSTART/NEXT連接到指示圖像數(shù)據(jù)傳送開始的脈沖信號START的輸入端,而輸入/輸出端TNEXT/START連接到下一級的驅(qū)動器IC101-2的輸入/輸出端TSTART/NEXT。驅(qū)動器IC101-2的輸入/輸出端TNEXT/START連接到未示出的下一級的驅(qū)動器IC101-3的輸入/輸出端TSTART/NEXT。
下面,按與上述相同的方式,將驅(qū)動器IC101-(n-1)的輸入/輸出端TNEXT/START連接到最后級的驅(qū)動器IC101-n的輸入/輸出端TSTART/NEXT。
在這種配置中,當(dāng)通過例如未示出的寫方向控制信號DIR使DIR=H(邏輯高電平)時,輸入/輸出端TSTART/NEXT用作START輸入。TNEXT/START端用作NEXT輸出,標(biāo)志從圖中的驅(qū)動器IC左邊移動到右邊,并寫入圖像數(shù)據(jù)。
此外,當(dāng)DIR=L(邏輯低電平)時,輸入/輸出端TSTART/NEXT用作START輸入。輸入/輸出端TSTART/NEXT用作NEXT輸出,驅(qū)動器IC101-n的輸入/輸出端TNEXT/START連接到指示開始圖像數(shù)據(jù)傳送的脈沖信號START的輸入端,標(biāo)志從圖中的驅(qū)動器IC的右邊移動到左邊,從而寫入圖像數(shù)據(jù)。
換句話說,當(dāng)驅(qū)動器IC設(shè)置在顯示板的上側(cè)時,便使寫方向控制信號DIR等于H,而當(dāng)驅(qū)動器IC設(shè)置在顯示板的下側(cè)時,便使寫方向控制信號DIR等于L,由此,這可通過用相同的半導(dǎo)體芯片處理。
這里,將會參考圖5A到圖5H的時序圖闡述圖4的顯示設(shè)備100中的基準(zhǔn)電流的采樣和傳送操作。注意以下對操作的闡述僅為示范性的。也可以將該系統(tǒng)配置成使得設(shè)在面板上的控制用IC可集中控制該系統(tǒng)。
在此情況下,使未示出的寫方向控制信號DIR處于DIR=H(邏輯高電平)的狀態(tài)。輸入/輸出端TSTART/NEXT用作START輸入,而輸入/輸出端TNEXT/START用作NEXT輸出。
這里,如圖5A所示,在水平同步信號HSYNC的(向下)脈沖輸入以后,如圖5B所示,指示圖像數(shù)據(jù)的傳送開始的第一信號的脈沖信號START=START(1)輸入到驅(qū)動器IC101-1的輸入/輸出端TSTART(/NEXT)。
當(dāng)標(biāo)志在驅(qū)動器IC101-1中移動,并且在存儲器中對于驅(qū)動器IC101-1的圖像數(shù)據(jù)的寫操作結(jié)束時,指示驅(qū)動器IC101-2的寫開始的脈沖信號START(2)從驅(qū)動器IC101-1的輸入/輸出端TNEXT(/START)輸出到驅(qū)動器IC101-2的輸入/輸出端TSTART(/NEXT)。由此,標(biāo)志移動到驅(qū)動器IC101-2,同時將圖像數(shù)據(jù)寫入到對于驅(qū)動器IC101-2的圖像數(shù)據(jù)的存儲器中。
按上述相同的方式,連續(xù)輸出脈沖信號START(3)到START(n),同時將圖像數(shù)據(jù)寫入到對于驅(qū)動器IC101-3至101-n的圖像數(shù)據(jù)的存儲器中。
此外,如圖5E所示,指示基準(zhǔn)電流IREF的分配開始的第二信號的脈沖信號REFSTART輸入到驅(qū)動器IC101-1的輸入端TREFSTART。
如圖5B和圖5E所示,輸入脈沖信號REFSTART,以便交疊脈沖START(1)。驅(qū)動器IC101-1用脈沖信號START(1)作為驅(qū)動時鐘來鎖存脈沖信號REFSTART,并在1個循環(huán)之后的脈沖信號START(1)的后沿上從輸出端TREFNEXT輸出1個循環(huán)寬度的信號REFNEXT(1)脈沖。驅(qū)動器IC101-1在產(chǎn)生脈沖信號REFNEXT(1)的同時從基準(zhǔn)電流輸入端TIREFIN取得基準(zhǔn)電流IREF。
脈沖信號REFNEXT輸入到驅(qū)動器IC101-2的輸入端TREFSTART。如圖5c和圖5F所示,脈沖信號REFNEXT(1)交疊脈沖信號START(2)。驅(qū)動器IC101-2利用脈沖信號START(2)作為驅(qū)動時鐘來鎖存脈沖信號REFNEXT(1),并在1個循環(huán)之后的脈沖信號START(2)的后沿上從輸出端TREFNEXT輸出1個循環(huán)寬度的脈沖信號REFNEXT(2)。驅(qū)動器IC101-2在產(chǎn)生脈沖信號REFNEXT(2)時從基準(zhǔn)電流輸入端TIREFIN取得基準(zhǔn)電流IREF。
以上述同樣方式,脈沖REFNEXT(3)到REFNEXT(n)依次從驅(qū)動器IC101-3至101-(n-1)輸出,并且按順序?qū)⒒鶞?zhǔn)電流IREF取進(jìn)驅(qū)動器IC101-3至101-n。
下面,將參考附圖順序闡述具有以上功能和每個部分的功能的驅(qū)動器IC101(-1至-n)的具體配置。
圖6是根據(jù)本發(fā)明的電流輸出型驅(qū)動器IC的配置示例的框圖。
如圖6所示,本驅(qū)動器IC101具有基準(zhǔn)電流源電路(IREFC)200、控制電路(CTL)300、寫電路(WRT)400、標(biāo)志用雙向移位寄存器(FSFT)500、圖像數(shù)據(jù)用寄存器陣列(REGARY)600、控制信號產(chǎn)生電路(GEN)700-1和700-(m/2)、電流輸出型DAC(數(shù)字/模擬轉(zhuǎn)換器)800-1、800-2、…、800-(m-1)和800-m、電流輸出電路(TOUT)900-1、900-2、…/900-(m-1)和900-m以及測試電路(TST)1000。
每個驅(qū)動器IC101-1至101-n的基準(zhǔn)電流源電路200在輸入信號REFNEXT的控制下通過基準(zhǔn)電流輸入端TIREFIN將基準(zhǔn)電流IREF取入驅(qū)動器IC,按DAC的數(shù)量拷貝所取的基準(zhǔn)電流IREF或按時分方式分配它們,同時將它們輸出到DAC800-1至800-m中。
基準(zhǔn)電流源電路200連接用作主的一個驅(qū)動器IC(本實施例中的101-1)的基準(zhǔn)電流產(chǎn)生電路的外部電阻器連接端REXT和地GND之間的電阻器元件REXT,并根據(jù)電阻器元件REXT的電阻值向基準(zhǔn)電流輸出端TIREFOUT產(chǎn)生用于驅(qū)動顯示板102的所分割的驅(qū)動區(qū)域DRVA1到DRVAn的驅(qū)動器IC公用的公共基準(zhǔn)電流IREF。
或者,本系統(tǒng)配置成從例如分開設(shè)于顯示板102上的恒定電流產(chǎn)生電路或電流輸出型DAC的電流源向用作主的一個驅(qū)動器IC(本實施例中的101-1)提供基準(zhǔn)電流IREF。
圖7是根據(jù)本實施例的基準(zhǔn)電流源電路的第一示例的配置框圖。
如圖7所示,本基準(zhǔn)電流源電路200A具有用作基準(zhǔn)電流產(chǎn)生電路的恒定電流源電路(ISRC)201、用于以時分方式取基準(zhǔn)電流的電流采樣電路(CSMPL)202、電流鏡電路(CURMR)203和用于產(chǎn)生控制信號CTL201和CTL202以控制電流采樣電路202的工作的控制信號產(chǎn)生電路(CLTGEN)204。
在用于用作主的一個驅(qū)動器IC(本實施例中的101-1)時,恒定電流源電路201連接外部電阻器連接端TREXT和地GND之間的電阻器元件REXT,根據(jù)其電阻值產(chǎn)生基準(zhǔn)電流IREF,并將其從基準(zhǔn)電流輸出端TIREFOUT輸出。
基準(zhǔn)電流輸出端TIREFOUT連接到該電流源電路的電流采樣電路202的基準(zhǔn)電流輸入端TIREFIN,以及通過公共互連接CML1連接到其他基準(zhǔn)電流源電路(圖7中未示出)。
在驅(qū)動器IC內(nèi)提供恒定電流源電路201,以便減少顯示板102上的部件數(shù)量。
圖8是圖7的恒定電流源電路的配置示例的電路圖。
如圖8所示,恒定電流源電路201具有帶隙恒定電壓產(chǎn)生電路(BGVGEN)、采用運算放大器的反饋電路2012、用電阻器元件R201和pnp型晶體管Q201配置的第一電流源2013、用電阻器元件R202和pnp型晶體管Q202配置的電流源2014、pnp型晶體管Q203和Q204以及外部電阻器元件REXT。
電阻器元件R201的一端連接到電源電壓VDD的電源線上,而另一端連接到晶體管Q201的發(fā)射極。晶體管Q201的集電極連接到晶體管Q203的發(fā)射極,晶體管Q203的集電極連接到端TREXT和反饋電路2012的同向輸入端(+)。
電阻器元件R202的一端連接到電源電壓VDD的電源線上,而另一端連接到晶體管Q202的發(fā)射極。晶體管Q202的集電極連接到晶體管Q204的發(fā)射極,而晶體管Q204的集電極連接到基準(zhǔn)電流輸出端TIREFOUT。
晶體管Q201和Q202的基極連接到反饋電路2012的輸出,而晶體管Q203和Q204的基極連接到未示出的偏置電路的基本電壓VKP1的電源線。
此外,反饋電路2012的反向輸入端(-)連接到帶隙恒定電壓產(chǎn)生電路2011的電壓電源線。帶隙恒定電壓產(chǎn)生電路2011產(chǎn)生通過使電源電壓相關(guān)性和溫度相關(guān)性變得很小來獲得的電壓VBG。
反饋電路2012通過輸出電壓AMPO控制流過第一電流源2013和第二電流源2014的電流值,以使端TREXT的電壓與VBG一致。
由此,恒定電流源電路201給晶體管Q204的集電極側(cè)產(chǎn)生由下面等式給出的基準(zhǔn)電流IREF,并從基準(zhǔn)電流輸出端TIREFOUT將它輸出。
IREF(VBG/KREXT)×(KR201/KR202)(1)這里,KREXT表示外部電阻器元件REXT的電阻值,KR201表示第一電流源2013的電阻器元件R201的電阻值,而KR202表示第二電流源2014的電阻器元件R202的電阻值。
電流采樣電路202具有例如第一電流存儲器和第二電流存儲器,并響應(yīng)于控制信號產(chǎn)生電路204的第一控制信號CTL201和第二控制信號CTL202,把從基準(zhǔn)電流輸入端TIREFIN提供的基準(zhǔn)電流IREF寫入到第一電流存儲器或第二電流存儲器。隨后,它與第一電流存儲器或第二電流存儲器的寫操作并行地將已寫入到第二電流存儲器或第一電流存儲器的基準(zhǔn)電流IREF從輸出端TIRCSO輸出(讀取)到電流鏡電路203。
電流鏡電路203在接收到電流采樣電路202的第一或第二電流存儲器中已采樣的(已寫入的)基準(zhǔn)電流IPEF時,按對應(yīng)于DAC800-1至800-m的數(shù)量拷貝基準(zhǔn)電流IREF1至IREFm,并將它們提供給DAC800-1至800-m。
圖9是圖7的電流采樣電路202和電流鏡電路203的具體配置示例的電路圖。
如圖9所示,電流采樣電路202具有第一電流存儲器2021和第二電流存儲器2022。對于基準(zhǔn)電流輸入端TIREFIN而言,這些第一電流存儲器2021和第二電流存儲器2022是并行連接的。
在圖9中,在第一電流存儲器2021從基準(zhǔn)電流輸入端IREFIN取基準(zhǔn)電流的狀態(tài)中,它將先前通過第二電流存儲器2022所取的電流從輸出端TIRCSO輸出到電流鏡電路203。
第一電流存儲器2021是一種絕緣柵型場效應(yīng)晶體管,具有例如n溝道MOS(NMOS)晶體管M211和M212、開關(guān)元件SW211至SW216以及電容器C211和C212。
NMOS晶體管M211的源極連接到地GND,電容器C211的第一電極和電容器C212的第一電極連接到地GND,而漏極連接到NMOS晶體管M212的源極以及開關(guān)元件SW211的a端。柵極連接電容器C211的第二電極、開關(guān)元件SW211的b端以及開關(guān)元件SW215的a和b端。
NMOS晶體管M212的漏極連接到開關(guān)元件SW212的a端、開關(guān)元件SW213的a端以及開關(guān)元件SW214的a端。柵極連接到電容器C212的第二電極、開關(guān)元件SW212的b端以及開關(guān)元件SW216的a和b端。
然后,開關(guān)元件SW213的b端連接到基準(zhǔn)電流輸入端TIREFIN,而開關(guān)元件SW214的b端連接到輸出端TIRCSO。
第二電流存儲器2022具有NMOS晶體管M221和M222、開關(guān)元件SW221至SW226以及電容器C221和C222。
NMOS晶體管M221的源極連接地GND,電容器C221的第一電極和電容器C222的第一電極連接到地GND。漏極連接到NMOS晶體管M222的源極和開關(guān)元件SW221的a端,而柵極連接到電容器C221的第二電極、開關(guān)元件SW221的b端以及開關(guān)元件SW225的a和b端。
NMOS晶體管M222的漏極連接到開關(guān)元件SW222的a端、開關(guān)元件SW223的a端以及開關(guān)元件SW224的a端。柵極連接到電容器C222的第二電極、開關(guān)元件SW222的b端以及開關(guān)元件SW226的a和b端。
然后,開關(guān)元件SW223的b端連接到基準(zhǔn)電流輸入端TIREFIN,開關(guān)元件SW224的b端連接到輸出端TIRCSO。
通過基于由控制信號產(chǎn)生電路204產(chǎn)生的控制信號CTL201和CTL202的開關(guān)元件SW211至216和SW221至SW226的開關(guān)(閉合/斷開)控制,具有上述配置的電流采樣電路202執(zhí)行把由基準(zhǔn)電流輸入端TIERFIN提供的基準(zhǔn)電流IREF寫入到第一電流存儲器2021或第二電流存儲器2022的操作,并將已寫入第二電流存儲器2022或第一電流存儲器2021的基準(zhǔn)電流IREF輸出(讀取)到輸出端TIRCSO。
具體的控制稍后將會介紹。
電流鏡電路203例如由以下部分構(gòu)成Wilson恒定電流源2031,它包括電阻器元件R211和R212以及pnp型晶體管Q211、Q212、0213和Q214;輸出電流負(fù)載2032,它接收Wilson恒定電流源的輸出電流,包括npn型晶體管Q215和Q216;基極電流宿2033,它用于消除晶體管Q214的基極電流,包括npn晶體管Q217、Q218、Q219和Q220;電流源2034-1,它包括電阻器元件R221和pnp型晶體管Q221和Q231(電流源2034-包括電阻器元件R222和pnp型晶體管Q222和Q223)…;以及電流源2034-m,它包括電阻器元件R22m和pnp型晶體管Q22m和23m。
基準(zhǔn)電流IREF的輸入端TIRCSI連接到電流采樣電路202的輸出端TIRCSO。而且,晶體管Q213的集電極、晶體管Q214的基極以及晶體管Q217的集電極連接到輸入端TIRCSI。
電阻器元件R211的一端連接到電源電壓VDD的電源線上,而另一端連接到晶體管Q211的發(fā)射極,晶體管Q211的集電極連接到晶體管Q213的發(fā)射極。電阻器元件R212的一端連接到供電電壓VDD的電源線上,而另一端連接到晶體管Q212的發(fā)射極,晶體管Q212的集電極連接到晶體管Q214的發(fā)射極和晶體管Q211和Q212的基極以及晶體管Q221至Q22m的基極。
晶體管Q214的集電極連接到晶體管Q215的發(fā)射極,晶體管Q215的集電極連接到晶體管Q216的集電極和基極,而晶體管Q216的集電極連接到地GND。
晶體管Q215的基極連接到晶體管Q218的集電極和晶體管Q217和Q218的基極。晶體管Q217的發(fā)射極連接到晶體管Q219的集電極和晶體管Q219和Q220的基極。晶體管Q218的發(fā)射極連接到晶體管Q220的集電極,而晶體管Q219和Q220的發(fā)射極連接到地GND。
此外,電阻器元件R221的一端連接到電源電壓VDD的電源線上,而另一端連接到晶體管Q221的發(fā)射極。晶體管Q221的集電極連接到晶體管Q231的發(fā)射極,晶體管Q231的集電極連接到基準(zhǔn)電流輸出端TIERF1。
按上述相同的方式,電阻器元件R22n的一端連接到電源電壓VDD的電源線上,而另一端連接到晶體管Q22n的發(fā)射極。晶體管Q22n的集電極連接到晶體管Q23n的發(fā)射極,而晶體管Q23n的集電極連接到基準(zhǔn)電流輸出端TIERFn。
此外,晶體管Q213和Q231至Q23m的基極連接到未示出的偏置電壓產(chǎn)生電路的基極電壓VKP2的電源線上。
在具有這種配置的電流鏡電路203中,由電流采樣電路202所提供的基準(zhǔn)電流IREF被傳送到電流源2034-1至2034-m,并被拷貝。這些拷貝的基準(zhǔn)電流IREF1至IREFm從基準(zhǔn)電流輸出端TIREF1至TIRERm提供給DAC800-1至800-m。
控制信號產(chǎn)生電路204通過控制信號CTL201執(zhí)行電流采樣電路202第一電流存儲器2021的開關(guān)元件SW211至216的開關(guān)(閉合/關(guān)斷)控制,通過控制信號CTL202執(zhí)行第二電流存儲器2022的開關(guān)元件SW221至SW226的開關(guān)(閉合/關(guān)斷)控制,使第一電流存儲器2021或第二電流存儲器2022寫入由基準(zhǔn)電流輸入端TIERFIN提供的基準(zhǔn)電流IREF,以及使第二電流存儲器2022或第一電流存儲器2021將已寫入的基準(zhǔn)電流IREF輸出到輸出端TIRCSO。
控制信號產(chǎn)生電路204在驅(qū)動器IC正產(chǎn)生脈沖信號REFNEXT時,使第一電流存儲器2021或第二電流存儲器2022執(zhí)行基準(zhǔn)電流IREF的寫操作。
此外,無論何時輸入脈沖信號REFNEXT,控制信號產(chǎn)生電路204均使第一電流存儲器2021和第二電流存儲器2022交替執(zhí)行寫。
換句話說,控制信號產(chǎn)生電路204控制電流采樣電路202,使得即使在一個電流存儲器中實施了寫操作,輸出電流仍然可由另一個電流存儲器可靠地來提供。
由控制信號產(chǎn)生電路204產(chǎn)生的控制信號CTL201包括用于電流采樣電路202的第一電流存儲器2021的開關(guān)元件SW211的閉合/關(guān)斷控制的信號CSW211、用于開關(guān)元件SW212的閉合/關(guān)斷控制的信號CSW212、用于開關(guān)元件SW213的閉合/關(guān)斷控制的信號CSW213、用于開關(guān)元件SW214的閉合/關(guān)斷控制的信號CSW214、用于開關(guān)元件SW215的閉合/關(guān)斷控制的信號CSW215以及用于開關(guān)元件SW216的閉合/關(guān)斷控制的信號CSW216。
以上述同樣的方式,由控制信號產(chǎn)生電路204產(chǎn)生的控制信號CTL202包括用于電流采樣電路202的第二電流存儲器2022的開關(guān)元件SW221的閉合/關(guān)斷控制的信號CSW221、用于開關(guān)元件SW222的閉合/關(guān)斷控制的信號CSW222、用于開關(guān)元件SW223的閉合/關(guān)斷控制的信號CSW223、用于開關(guān)元件SW224的閉合/關(guān)斷控制的信號CSW224、用于開關(guān)元件SW225的閉合/關(guān)斷控制的信號CSW225以及用于開關(guān)元件SW226的閉合/關(guān)斷控制的信號CSW226。
接下來,將參考圖10A到圖10M闡述利用控制信號產(chǎn)生電路204的電流采樣電路202的控制操作。
注意,這里將針對第一電流存儲器2021來闡述控制操作。針對第二電流存儲器2022的控制操作是按相同的方式實施的,因此這里省略了對其的說明。
在電流寫的時候,如圖10B到圖10G所示,由控制信號產(chǎn)生電路204提供給電流采樣電路202控制信號CSW214和CSW211至CSW213,使得開關(guān)元件SW211和SW212和SW213變?yōu)镺N(閉合),在這種狀態(tài)下,開關(guān)元件SW214是OFF(關(guān)斷)。
與此同時,開關(guān)元件SW211和SW212以及SW213變?yōu)镺N,NMOS晶體管M211和M212進(jìn)入二極管連接狀態(tài)。由此,輸入電流流過每個MOS晶體管,每個漏極電壓輸入到電容器C211的電極和電容器C212的電極上。此時,漏極電壓=柵極電壓,因此輸入柵極電壓,使輸入電流剛好變?yōu)轱柡碗娏鳌?br> 當(dāng)操作模式從電流寫變?yōu)殡娏髯x取時,通過控制信號產(chǎn)生電路204把控制信號CSW214和CSW211至CSW213提供給電流采樣電路202,使得開關(guān)元件SW211、SW212和SW213依次變?yōu)镺FF,在這種狀態(tài)下,開關(guān)元件SW214為OFF。
與此同時,NMOS晶體管M211的柵極電壓和NMOS晶體管M212的柵極電壓相繼在電容器C211的電極和電容器C212的電極中保持。
最后,由控制信號產(chǎn)生電路204向電流采樣電路202提供控制信號CSW214,使得開關(guān)元件SW214變?yōu)镺N。
此外,由控制信號產(chǎn)生電路204向電流采樣電路202提供控制信號CSW215和CSW216,使得在開關(guān)元件SW211和SW212變?yōu)镺FF時,開關(guān)元件SW215和SW216相反地變?yōu)镺N。
通過閉合開關(guān)元件SW215和SW216,并關(guān)斷開關(guān)元件SW211和SW212,便消除了由開關(guān)元件SW211和SW212的開關(guān)操作產(chǎn)生的電荷。
在電流讀取的時候,由控制信號產(chǎn)生電路204向電流采樣電路202提供控制信號CSW214和CSW211至CSW213,使得開關(guān)元件SW211和SW212以及SW213關(guān)斷,而開關(guān)元件SW214閉合。
與此同時,在開關(guān)元件SW211和SW211以及SW213是OFF以及開關(guān)元件SW214是ON的狀態(tài)下,由保持在電容器C211中的柵極電壓確定的NMOS晶體管M211的飽和電流輸出到輸出端TIRCSO。在電流讀取的時候,NMOS晶體管M212用作共射-共基放大器(cascode)晶體管。
通過提供具有共射-共基放大器配置的MOS晶體管和提供開關(guān)元件以消除由開關(guān)操作產(chǎn)生的電荷,在電流寫時以及電流讀取時電流值均符合足夠的精度。為此,可以很高的精度將主的基準(zhǔn)電流分配到驅(qū)動器中。
通過增加具有共射-共基放大器配置的MOS晶體管,在電流寫和電流讀取時的電流精度可得到提高,但缺點是,由于采用這種共射-共基放大器配置,確定保持在電容器中的電壓VGS之間的電流值IREF的有效電壓Veff=VGS-Vth變小。
電流采樣電路的操作所必需的電壓Vmax由以下等式2到等式6給出。首先,這里當(dāng)VGS1=Veff1+Vth和VGS2=Veff2+Vth時,以下等式代表第一MOS晶體管M211。
Imax=(1/2)β(W1/L)*(VGS1-Vth)2=(1/2)β(W1/L)*Veff12(2)以上述同樣的方式,以下等式是針對第二MOS晶體管M212獲得的。
Imax=(1/2)β(W2/L)*(VGS2-Vth)2=(1/2)β(W2/L)*Veff22(3)在等式2和等式3中,W1和W2表示晶體管M211和M212的溝道寬度,L表示晶體管M211和M212的溝道長度。Imax是電流輸出型驅(qū)動電路的輸出電流的最大值。
等式2和等式3中的Veff1和Veff2可以是用于使電流通過MOS晶體管M211和M212所必要的有效電壓。當(dāng)有效電壓低時,它容易受漏極和柵極之間的耦合電容以及開關(guān)元件SW211和SW212的閉合/關(guān)斷操作的影響。
通過以下等式給出提供給采用共射-共基放大器配置的MOS晶體管M211和M212的最大電壓VmaxVmax=VGS1+VGS2+α=Veff1+Veff2+2Vth+α (4)在等式4中,常數(shù)α是構(gòu)成開關(guān)元件SW213和SW214的MOS晶體管的漏極和源極之間的電壓,α=約VDS0.2V。當(dāng)考慮與DAC輸出相連時,以下等式給出了最大電壓VmaxVmax<=(1/2)VDD (5)這里,當(dāng)Vth=0.75V且VDD=4.75V時,得到以下結(jié)果Veff1+Veff2=0.675V(6)根據(jù)等式6,發(fā)現(xiàn)Veff1和Veff2取相當(dāng)小的電壓,比如幾百毫伏。在采樣和保持期間產(chǎn)生的幾毫伏誤差將成為問題,因此需要足夠的關(guān)注,使數(shù)字信號串?dāng)_將不會依賴于在驅(qū)動器IC之間分配基準(zhǔn)電流的基準(zhǔn)電流互連接。
下面,將參考附圖闡述構(gòu)成電流鏡電路203的電阻器元件的布局、驅(qū)動器IC之間的基準(zhǔn)電流的分配操作,和用于在驅(qū)動器IC之間分配基準(zhǔn)電流的基準(zhǔn)電流互連接的防護(hù)以及穩(wěn)定方法。
圖11A到圖11C是說明構(gòu)成電流鏡電路203的電阻器元件的布局示例的視圖。
這里,將闡述設(shè)于驅(qū)動器IC中的DAC的數(shù)量為m=8的情況。如上所述,電阻器元件R211和R212是構(gòu)成Wilson恒定電流源2031的電阻器元件。而且,電阻器R221、R222、…和R228是構(gòu)成電流源2034-1、電流源2034-2、…和電流源2034-8的電阻器元件。
而且,電流鏡電路203向在圖中從左至右布置在驅(qū)動器IC中的DAC800-1、DAC800-2、…和DAC800-8提供基準(zhǔn)電流IREF1、IREF2、…和IREF8,。
圖11A顯示了最優(yōu)布局的示例。
在圖11A的示例中,這樣布局使得驅(qū)動器IC芯片左端處的DAC800-1的基準(zhǔn)電流源2034-1的電阻器元件R221和芯片右端處的DAC800-8的基準(zhǔn)電流源2034-8的電阻器元件R228接近Wilson恒定電流源2031的電阻器元件R211和R212。
而且,向DAC提供基準(zhǔn)電流源的電阻器元件從左至右被輪流指配給DAC,并且還指配成使得從右至左輪流返回基準(zhǔn)電流。
通過以這種方式實現(xiàn)該布局,對應(yīng)于驅(qū)動器IC左端和驅(qū)動器IC右端的部分的亮度差異可以變小,同時使驅(qū)動器IC中相鄰DAC之間的亮度差異實際上變小。因此,例如如圖12所示,通過將顯示板102在徑向上(圖4中的橫向上)分割,可使用于驅(qū)動顯示板的驅(qū)動器之間的亮度階變小。
圖11B也顯示了最佳布局的示例。
圖11B與圖11A的布局差異在于,每個電阻器元件實際是由各具有例如1/2值的兩個電阻器元件配置的,并按交叉連接(cross-lacing)方式布局。
通過用折起(tuck up)的方式實現(xiàn)Wilson恒定電流源2031的電阻器元件R211和R212的布局,可使Wilson恒定電流源2031的變化小。
按上述相同的方式,通過用交叉連接方式來完成驅(qū)動器IC左端的DAC800-1的基準(zhǔn)電流源的電阻器R21和驅(qū)動器IC右端的DAC800-8的基準(zhǔn)電流源的電阻器R28的布局,可使對應(yīng)于驅(qū)動器IC左端和驅(qū)動器IC右端的部分的亮度差異變小。而且,其它電阻器元件按與它們匹配的交叉連接方式進(jìn)行布局。
此外,晶體管最好是按與如圖11A或圖11B所示的電阻器元件的布局相同的順序布局。圖11C顯示了一個較差的示例以作比較。
在圖11C中,驅(qū)動器IC芯片左端的DAC800-1的基準(zhǔn)電流源2034-1的電阻器元件R221接近Wilson恒定電流源2031的電阻器元件R211和R212,但遠(yuǎn)離芯片右端的DAC800-8的基準(zhǔn)電流源2034-8的電阻器元件R228,因此,即使驅(qū)動器IC中相鄰DAC之間的亮度差異小,但對應(yīng)于驅(qū)動器左端和驅(qū)動器右端部分的亮度差異變大。為此,當(dāng)要布置多個驅(qū)動器時,便容易在驅(qū)動器之間產(chǎn)生亮度階。
圖13A到圖13H是用于闡述分配驅(qū)動器IC之間的基準(zhǔn)電流IREF的操作的視圖。
如圖13A到圖13H所示,本顯示設(shè)備100在垂直消隱周期TBLK期間將基準(zhǔn)電流IREF分配到驅(qū)動器IC(數(shù)據(jù)線驅(qū)動器),并且驅(qū)動器IC101-1至101-n將在電流采樣電路202中采樣和保持的電流用作實質(zhì)的基準(zhǔn)電流。
在例如大尺寸顯示板的情況下,主基準(zhǔn)電流的互連接將會沿顯示板長延伸。為此,由于數(shù)字信號的串?dāng)_和電源系統(tǒng)存在阻抗,數(shù)字噪聲容易被疊加。例如,當(dāng)傳送圖像數(shù)據(jù)的同時產(chǎn)生的數(shù)字噪聲疊加在主基準(zhǔn)電流上時,存在這樣的問題,即在顯示裝置產(chǎn)生大數(shù)字噪聲的特定圖案時,出現(xiàn)由于噪聲的亮度變化。
通常,在垂直消隱周期內(nèi),不在屏幕上顯示圖像,因此可通過固定圖像數(shù)據(jù)的值來抑致數(shù)字噪聲的產(chǎn)生。
在此周期內(nèi),通過將基準(zhǔn)電流分配到數(shù)據(jù)線驅(qū)動器中,可分配具有相同值的未疊加噪聲的基準(zhǔn)電流。
在垂直消隱周期之后,不直接使用面板上流過的基準(zhǔn)電流,而是將在驅(qū)動器IC101-1至101-n的基準(zhǔn)電流源電路200-1至200-n的電流采樣電路202中采樣并保持的電流用作每個驅(qū)動器IC的基準(zhǔn)電流。利用這種方法,便可解決噪聲問題。
此外,在垂直消隱周期之后,驅(qū)動器IC的所有的采樣并保持基準(zhǔn)電流的電路均變?yōu)镺FF(斷開),并且公共基準(zhǔn)電流互連接的電位產(chǎn)生波動。為此,最好提供電流采樣電路202的虛設(shè)電路,便可理想地抑致公共基準(zhǔn)電流互連接的電位波動。
圖14是闡述用于在驅(qū)動器IC之間分配基準(zhǔn)電流的基準(zhǔn)電流互連接的防護(hù)和穩(wěn)定方法的視圖。
在本顯示板100中,主基準(zhǔn)電流IREF的互連接在防護(hù)用電源互連接之間通過。
此外,在多層基底情況下,它被放于(互連接在)用于防護(hù)的電源層上。作為用于防護(hù)的電源,在例如如上所述設(shè)在基準(zhǔn)電流源電路200中構(gòu)成電流采樣電路202的第一電流存儲器2021中,當(dāng)二極管連接的晶體管M211和M212是n溝道MOS(NMOS)時,它們連接到模擬系統(tǒng)的地電壓源端GNDa。
當(dāng)二極管連接的晶體管M211和M212是p溝道MOS(PMOS)時,它們連接到模擬系統(tǒng)的供電電壓源端VDDa。
許多數(shù)字信號輸入到數(shù)據(jù)線驅(qū)動器IC。當(dāng)在主基準(zhǔn)電流IREF的互連接和這些數(shù)字信號互連接之間存在串?dāng)_時,流進(jìn)電流采樣電路202的電流會在數(shù)字信號改變之后波動幾百納秒到幾微秒的時間。當(dāng)電流在它波動時結(jié)束由電流存儲器保持時,對于通過分割方式驅(qū)動顯示板的每個數(shù)據(jù)線驅(qū)動器,便會終止亮度階的產(chǎn)生。
為此,主基準(zhǔn)電流的互連接經(jīng)過防護(hù)用電源互連接之間,以盡可能地防止耦合電容Ccross附加到數(shù)字信號互連接上。
此外,在多層基底的情況下,通過將主基準(zhǔn)電流IREF的互連接放在用于防護(hù)的電源層上,可使互連接電容Cs的值大,并使由于串?dāng)_引起的波動ΔVcross變小。
ΔVcross=(VIH-VIL)×(Ccross/Cs)×NdigΔI/I2ΔVcross/Veff (7)這里,Veff是在電流存儲器的電容器中保持的有效電壓Veff=Vgs-vth。
此外,在本顯示板100中,如上所述,圖像數(shù)據(jù)的值在垂直消隱周期內(nèi)被固定,以減少分配基準(zhǔn)電流過程中的串?dāng)_量。對于傳送數(shù)字?jǐn)?shù)據(jù)而言,最好采用小幅度傳送技術(shù)或小幅度差分傳送技術(shù)(LVDS)。
例如,在第一電流存儲器2021中,當(dāng)二極管連接的晶體管M211和M212是上述的NMOS時,采用模擬系統(tǒng)的地GNDa作為標(biāo)準(zhǔn)確定IDS,因此電容器C211和C212的接地端連接到地電壓源GNDa。
當(dāng)二極管連接的晶體管M211和M212是PMOS時,采用模擬系統(tǒng)的電源電壓源VDDa作為標(biāo)準(zhǔn)確定IDS,因此電容器C211和C212的接地端連接到電源電壓源VDDa。
為此,以與電容器C211和C212的接地端相同的方式,防護(hù)用電源互連接在NNOS電流存儲器的情況下采用模擬系統(tǒng)的地電壓源GNDa,而在PMOS電流存儲器的情況下采用模擬系統(tǒng)的電源電壓源VDDa。
當(dāng)具有相反極性的電源用于防護(hù)時,甚至模擬系統(tǒng)的地電壓源GNDa和電源電壓源VDDa有幾十毫伏或更多的噪聲,因此在電流存儲器執(zhí)行采樣和保持時對其精度造成影響。
在傳送圖像數(shù)據(jù)的周期期間,顯示板102上的每個驅(qū)動器工作于高頻率。為此,由于電源系統(tǒng)中存在的阻抗,使IC的電源電平不同地波動。
如上所述的示例,假定主基準(zhǔn)電流從驅(qū)動器IC101-1輸出,并在驅(qū)動器IC101-n上接收,對于驅(qū)動器IC101-n而言,驅(qū)動器IC101-1的GNDa和驅(qū)動器IC101-n的GNDa之間的電平差異看上去交疊到基準(zhǔn)電流中,成為噪聲。
通過提供電流采樣電路202,即使地電源電壓GNDa的電平波動,柵極電壓也會通過電流存儲器的電容器C211和C212而一起波動。最后,晶體管M211和M212的柵極-源極電壓不會波動,因此可向驅(qū)動器提供穩(wěn)定的基準(zhǔn)電流。
圖15是根據(jù)本實施例基準(zhǔn)電流源電路的配置的第二示例的框圖。
本基準(zhǔn)電流源電路200B與圖7的基準(zhǔn)電流源電路200A之間的差異在于,對于每個驅(qū)動器IC(本實施例中的101-1到n)而言,不提供恒定電流源電路,而是從電流源(如分別設(shè)于顯示板102上的恒定電流產(chǎn)生電路或電流輸出型DAC)提供基準(zhǔn)電流IREF。
其余配置和功能與圖7中的電路中的那些相同。
注意,還可以這樣配置系統(tǒng),使它們連接到多個電流采樣電路而不是電流鏡電路上。
以上給出了基準(zhǔn)電流源電路200的具體配置和功能的詳細(xì)說明。下面,將闡述驅(qū)動器IC101其余部件的功能。
測試電路1000響應(yīng)于輸入信號TMODE和TCLK測試整個電路的工作,并將對應(yīng)電路的測試輸出輸出到TOUT。
控制電路300響應(yīng)于方向控制信號DIR、復(fù)位信號RESET、負(fù)載脈沖LOAD、鎖存脈沖LATCH和時鐘信號MCLK而向?qū)戨娐?00、標(biāo)志用雙向移位寄存器500和控制信號產(chǎn)生電路700-1至700-(m/2)輸出驅(qū)動時鐘信號和控制信號。
寫電路400基于控制電路300的驅(qū)動時鐘信號和控制信號鎖存輸入m位的圖像數(shù)據(jù)Din[m-1,0],最好用串/并轉(zhuǎn)換降低工作頻率,并將結(jié)果輸出到圖像數(shù)據(jù)用寄存器陣列600。
標(biāo)志用雙向移位寄存器500根據(jù)從控制電路300輸入的方向控制信號DIR和驅(qū)動時鐘信號和控制信號將標(biāo)志信號(脈沖信號)START/NEXT和NEXT/START輸入從移位寄存器的兩端移向左或右方向的任何一個方向。將移位的標(biāo)志信號提供給圖像數(shù)據(jù)用寄存器陣列600,并選擇用于寫入從寫電路400輸入的圖像數(shù)據(jù)的寄存器陣列的位置(地址)。
圖像數(shù)據(jù)用寄存器陣列(圖像用存儲器)600通過例如雙緩沖型寄存器配置,并在前級的寄存器中保持從寫電路400輸入的圖像數(shù)據(jù)。它響應(yīng)于鎖存脈沖LATCH的輸入將保持的圖像數(shù)據(jù)傳送到后級寄存器中,并響應(yīng)于從控制信號產(chǎn)生電路700-1和700-(m/2)輸入的通道選擇信號而順序地將其輸出到數(shù)字/模擬轉(zhuǎn)換電路DAC800-1至800-m中。
DAC800-1至800-m是電流輸出型數(shù)字/模擬轉(zhuǎn)換電路。也就是說,這些轉(zhuǎn)換電路產(chǎn)生對應(yīng)于從圖像數(shù)據(jù)用寄存器陣列600依次輸入的圖像數(shù)據(jù)的電流信號,并以時分方式將其輸出到構(gòu)成電流輸出電路900-1至900-m的電流采樣電路中。
電流輸出電路900-1、900-2、…、和900-m由根據(jù)上述本發(fā)明的電流采樣電路和根據(jù)上述本發(fā)明的高耐壓或中度耐壓的電流輸出晶體管來配置。這些電流輸出電路采樣并保持對應(yīng)于從數(shù)字/模擬轉(zhuǎn)換電路DAC800-1、800-2、…、和800-m輸入的圖像數(shù)據(jù)的轉(zhuǎn)換電流,并響應(yīng)于LOAD信號輸入將所保持的電流輸出到多個輸出端。
本實施例的電流輸出型驅(qū)動器IC101基于從外部提供的控制信號保持輸入圖像數(shù)據(jù)Din[m-1,0]。它根據(jù)通道選擇信號將所保持的圖像數(shù)據(jù)輸出到DAC800-2至800-m中。
數(shù)字/模擬轉(zhuǎn)換電路DAC800-1至800-m產(chǎn)生并向電流輸出電路900-1至900-m提供從基準(zhǔn)電流源電路200提供的基準(zhǔn)電流IREF和根據(jù)輸入圖像數(shù)據(jù)的電流。隨后,電流輸出電路900-1至900-m保持從數(shù)字/模擬轉(zhuǎn)換電路DAC800-1至800-m提供的電流,響應(yīng)于LOAD信號輸入向多個輸出端輸出所保持的電流,并將它們提供給顯示板上未示出的多個數(shù)據(jù)線。
圖16是本實施例的電流輸出電路的配置示例的電路圖。
電流輸出電路900具有如圖16所示的第一排901和第二排902,每排包括多個電流采樣電路,電流輸出晶體管陣列903包括多個具有滿足驅(qū)動顯示板102所需要的電壓的中度耐壓或高耐壓的預(yù)定耐壓的晶體管。
如圖16所示,在第一排901和第二排902中布置了具有確切數(shù)量的輸出電流通道的多個電流采樣電路901-1至901-n和902-1至902-n。
第一排901的通道的電流采樣電路901-1至901-n對應(yīng)于第二排902的通道的電流采樣電路902-1至902-n布置。
此外,第一排901和第二排902的通道的電流采樣電路901-1至901-n和902-1至902-n對應(yīng)于電流輸出晶體管陣列903的通道的具有預(yù)定耐壓的晶體管903-1至903-n進(jìn)行布置。
例如,在第一排901中,它們對應(yīng)于第一通道的電流采樣電路901-1、第二排902的第一通道的電流采樣電路902-1,以及電流輸出晶體管陣列903中的第一通道的具有預(yù)定耐壓的晶體管903-1進(jìn)行布置。
電流采樣電路901-1的電流輸出端IOUT和電流采樣電路902-1的電流輸出端IOUT共同連接到具有預(yù)定耐壓的晶體管903-1的源極。
按以上同樣的方式,它們對應(yīng)于第一排901的第n通道的電流采樣電路901-n、第二排902的第n通道的電流采樣電路902-n,以及電流輸出晶體管陣列903中第n通道的具有預(yù)定耐壓的晶體管903-n進(jìn)行布置。
電流采樣電路901-n的電流輸出端IOUT和電流采樣電路902-n的電流輸出端IOUT共同連接到具有預(yù)定耐壓的晶體管903-n的源極。
在電流輸出晶體管陣列903中,具有預(yù)定耐壓的晶體管903-1,903-2、…、和903-n的漏極連接到輸出焊盤904-1、904-2、…、和904-n。
第一排901和第二排902的所有電流采樣電路901-1至901-n和902-1至902-n的電流輸入端IIN連接到未在圖16中顯示的電流輸出型DAC的電流輸出端。第一排901的電流采樣電路901-1至901-n和第二排902的電流采樣電路902-1至902-n響應(yīng)于控制信號OE0和OE1被交替控制為寫模式和讀取模式。
通過這些電流采樣電路901-1至901-n和902-1至902-n,根據(jù)DAC的輸出電流的驅(qū)動電流經(jīng)由電流輸出晶體管903-1、903-2、…、和903-n連接到在負(fù)載側(cè)上未示出的數(shù)據(jù)線上。
本實施例的電流輸出電路900在驅(qū)動有機(jī)EL元件時必須根據(jù)DAC的輸出電流用約為10V至20V的電壓向有機(jī)EL元件提供驅(qū)動電流。
為此,通過為每個輸出通道提供具有中度耐壓或高耐壓的預(yù)定耐壓的晶體管903-1至903-n的其中之一,并經(jīng)由焊盤904-1至904-n將電流采樣電路的輸出電流輸出給通道的有機(jī)EL元件,便可控制高電壓。
圖17是用于電流輸出電路900的第一和第二排901和902的電流采樣電路901-1至901-n和902-1至902-n的配置的具體示例的電路圖。
本電流輸出電路900的電流采樣電路具有如圖17所示的PMOS晶體管M901和M902、開關(guān)元件SW901至SW906、電容器C901和C902、2輸入“NAND”門電路NG901至NG903,以及反相器INV901至905。
如圖17所示,在電流輸出電路900的電流采樣電路中,開關(guān)元件SW901和SW905的閉合/關(guān)斷控制是通過“NAND”門電路NG901和反相器INV901的輸出信號來進(jìn)行,而開關(guān)元件SW902和SW906的閉合/關(guān)斷控制是通過“NAND”門電路NG902和反相器INV902的輸出信號來進(jìn)行的。
此外,開關(guān)元件SW903的閉合/關(guān)斷狀態(tài)受反相器INV903的輸出信號控制,而開關(guān)元件SW904的閉合/關(guān)斷狀態(tài)受反相器INV905的輸出信號控制。
注意,如圖17所示,開關(guān)元件SW901、SW902、SW905和SW906由PMOS晶體管構(gòu)成,而開關(guān)元件SW903和SW904由NMOS晶體管構(gòu)成。
時鐘信號CK1和反相器INV903的輸出信號輸入到“NAND”門電路NG901的輸入端,時鐘信號CK2和反相器INV903的輸出信號輸入到“NAND”門電路NG902的輸入端。
選擇信號SEL和寫使能信號WE提供給“NAND”門電路NG903的輸入端。
反相器INV901的輸入端連接到“NAND”門電路NG901的輸出端,而反相器INV902的輸入端連接到“NAND”門電路NG902的輸出端。反相器INV903的輸入端連接到“NAND”門電路NG903的輸出端。
此外,輸出使能信號OE提供給反相器INV904的輸入端。反相器INV905的輸入端連接到反相器INV904的輸出端。
在本電流采樣電路中,當(dāng)選擇信號SEL和寫使能信號WE在電流寫(采樣)時保持在高電平時,反相器INV903的輸出變?yōu)楦唠娖?,開關(guān)元件SW903閉合“ON”。此時,時鐘信號CK1和CK2保持在高電平,因此“NAND”門電路NG901和NG902的輸出保持在高電平,而反相器INV901和INV902的輸出保持在低電平。此時,開關(guān)元件SW901、SW902和SW903變?yōu)椤癘N”,而其它開關(guān)元件SW904、SW905和SW906變?yōu)镺FF。由此,晶體管M901和M902的柵極電壓輸入到電容器C901的電極和C902的電極。
在電流寫結(jié)束之后,時鐘信號CK1和CK2依次變?yōu)榈碗娖?。響?yīng)于此,開關(guān)元件SW901和SW902依次變?yōu)镺FF狀態(tài)。另一方面,與開關(guān)元件SW901的關(guān)斷一道,開關(guān)元件SW905閉合,并且與開關(guān)元件SW902的關(guān)斷一道,開關(guān)元件SW906閉合。
隨后,當(dāng)寫使能信號WE切換到低電平時,開關(guān)元件SW903關(guān)斷。此時,電容器C901和C902保持晶體管M901和M902的柵極電壓。
在電流讀取(電流輸出)的時候,輸出使能信號OE保持在高電平。響應(yīng)于此,開關(guān)元件SW904閉合,因此,利用保持在電容器C901和C902上的電壓,晶體管M901和M902傳送由它們的柵極電壓確定的飽和電流。這些電流從輸出端Tout輸出到負(fù)載側(cè)。
本電流采樣電路的PMOS晶體管M902用作共射-共基放大器晶體管,因此可提高輸出電流精度,并減小由于負(fù)載側(cè)的變化而產(chǎn)生的影響。
在本電流采樣電路中,構(gòu)成開關(guān)元件SW905的MOS晶體管的溝道寬度最好形成為約構(gòu)成開關(guān)元件SW901的MOS晶體管的溝道寬度的1/2?;蛘撸齻€門電路中的一個用作開關(guān)元件SW905,而其中兩個用作開關(guān)元件SW901。注意,對于構(gòu)成開關(guān)元件SW902和SW906的MOS晶體管,情況也如此。
當(dāng)操作模式從電流寫轉(zhuǎn)變?yōu)楸3譅顟B(tài)時,為保持正確的電流寫,重要的是要消除在關(guān)斷開關(guān)元件SW901和SW902時產(chǎn)生的電荷。當(dāng)開關(guān)元件SW905和SW906在開關(guān)元件SW901和SW902關(guān)斷之前閉合時,消除效果變得非常小。為此,開關(guān)元件SW905和SW906在用于驅(qū)動開關(guān)元件SW901和SW902的“NAND”輸出之后由反相器的輸出驅(qū)動。
根據(jù)本電流采樣電路,減少了在形成半導(dǎo)體集成電路時成為問題的開關(guān)操作的影響。電流寫和電流讀取時的電流值符合足夠的精度,并且由輸出負(fù)載側(cè)上的電路變化而產(chǎn)生的影響得到抑致。
如上所述,在每個電流采樣電路中,當(dāng)選擇信號SEL和寫使能信號WE處于有效狀態(tài)(例如高電平)時,柵極電壓響應(yīng)于DAC的輸出電流在由時鐘信號CK1和CK2設(shè)置的定時時被取進(jìn)電流采樣電路的電容器C901和C902中,并被保持。隨后,當(dāng)讀取使能信號OE處于有效狀態(tài)(例如高電平)時,根據(jù)保持在電容器C901和C902上的柵極電壓輸出電流。
為此,通過本實施例的電流輸出電路900,每個電流采樣電路基于DAC的輸出電流向每個通道的有機(jī)EL元件提供了高精度的驅(qū)動電流。
圖18A到圖18H是說明圖6的電流輸出型驅(qū)動器IC的工作的時序圖。下面,通過參照圖16和圖18A到圖18H將闡述圖6的電流輸出型驅(qū)動器IC的工作。
如圖16所示,在第一排901和第二排902的電流采樣電路中,寫操作和讀取操作輪流受使能信號OE0和OE1控制。也就是說,使能信號OE0作為第一排901的每個電流采樣電路的寫使能信號WE輸入,而使能信號OE1作為讀取使能信號OE輸入。相反,在第二排902的每個電流采樣電路中,使能信號OE1作為寫使能信號WE輸入,而使能信號OE0作為讀取使能信號OE輸入。
為此,當(dāng)?shù)谝慌?01的電流采樣電路正在寫時,第二排902的電流采樣電路輸出電流,相反,在第二排902的電流采樣電路正在寫時,第一排901的電流采樣電路輸出電流。也就是說,第一排901的電流采樣電路和第二排902的電流采樣電路被輪流控制為寫模式和讀取(電流輸出)模式。
如圖18A到圖18F所示,時鐘信號CK1和CK2及使能信號OE0和OE1與鎖存脈沖LATCH同步產(chǎn)生。注意鎖存脈沖LATCH由系統(tǒng)產(chǎn)生,并提供給控制信號產(chǎn)生電路700-1和700-(m/2)。這些控制信號產(chǎn)生電路700-1和700-(m/2)產(chǎn)生時鐘信號CK1和CK2和使能信號OE0和OE1,并將它們提供給電流輸出電路900。
如圖18A到圖18F所示,與鎖存脈沖LATCH同步,產(chǎn)生時鐘信號CK1和CK2以及使能信號OE0和OE1。對于鎖存脈沖LATCH的每個循環(huán),使能信號OE0和使能信號OE1交替保持在高電平和低電平上。
當(dāng)使能信號OE0處于高電平時,第一排901的電流采樣電路執(zhí)行寫。此時,在由時鐘信號CK1和CK2設(shè)定的定時上,第一排901的電流采樣電路901-1、901-2、…、901-n向電容器C901和C902提供晶體管M901和M902的柵極電壓,并保持它們。
在下一鎖存脈沖LATCH循環(huán)中,使能信號OE0切換到低電平,而使能信號OE1切換到高電平。因此,第二排902的電流采樣電路執(zhí)行寫,而第一排901的電流采樣電路執(zhí)行讀取,也就是電流輸出。
如圖18G和圖18H所示,此時,例如電流從第一排901的電流采樣電路901-1的電流輸出端IOUT輸出。
如上所述,在本實施例的電流輸出電路900中,響應(yīng)于使能信號OE0和OE1,第一排901的電流采樣電路和第二排902的電流采樣電路被交替控制為寫模式和讀取模式,電流采樣電路在寫模式中響應(yīng)于DAC的輸出電流執(zhí)行寫,并在讀取模式中輸出在寫模式操作時所保持的電流,因此可響應(yīng)于DAC的輸出電流向負(fù)載側(cè)提供具有高精度的電流。
圖19是圖6的電流輸出型驅(qū)動器IC101中的寄存器陣列600(圖像存儲器)的配置示例的電路圖。
注意,圖19所示的示范電路是對應(yīng)于圖6中的一個DAC的寄存器陣列的部分電路。在以下說明中,為簡便起見,將這部分電路作為指配了標(biāo)號600的寄存器陣列來說明。
如圖19所示,構(gòu)成寄存器陣列600的單位單元例如為雙緩沖型鎖存電路602-11、602-12、…、602-1n至602-m1、602-m2、…和602-mn,其中連接了兩級具有傳輸門的D型鎖存電路。
鎖存電路602-11至602-mn配置n×m陣列,其中連接到一個DAC的輸出的電流采樣電路的通道數(shù)n是字?jǐn)?shù),而圖像數(shù)據(jù)的位寬度m是位寬度。
在鎖存電路602-11至602-mn中,前一級鎖的存電路的傳輸門由標(biāo)志寄存器500-1、500-2、…、和500-i的輸出WD1,WD2、…、WDi來接通/斷開。
在這種配置中,例如,開始脈沖信號START輸入至標(biāo)志寄存器500-1。此外,圖像數(shù)據(jù)經(jīng)由寫電路輸出到驅(qū)動器IC內(nèi)部的數(shù)據(jù)總線DX0至DXm-1、DY0至DYm-1以及DZ0至DZm-1上。
通過由標(biāo)志寄存器500-1、500-2、…和500-i例如在兩個級連接的雙緩沖型鎖存電路之間順序移位開始脈沖信號START,將圖像數(shù)據(jù)以各三個通道的量寫入前一級鎖存電路中。
當(dāng)寫圖像數(shù)據(jù)由于鎖存脈沖LATCH的輸入而結(jié)束時,在每個雙緩沖型鎖存電路中,前一級鎖存電路中保持的圖像數(shù)據(jù)輸出至后一級鎖存電路中。后一級鎖存電路的輸出部分變?yōu)檫x擇電路,并且每個選擇電路的輸出連接到公共數(shù)據(jù)總線600[m-1,0]的對應(yīng)位線上。數(shù)據(jù)總線606[m-1,0]連接到緩沖器604的輸入側(cè)。緩沖器604的輸出端連接到DAC的譯碼器的輸入端。即,雙緩沖型鎖存電路的輸出經(jīng)由緩沖器604輸入至DAC的譯碼器。
將雙緩沖型鎖存電路602-11、602-12、…和602-1n中哪一個鎖存電路的輸出輸出至緩沖器604是由輸入到后一級雙緩沖型鎖存電路的選擇電路的選擇信號SEL1、SEL2、…、和SELn來控制的。
如圖16所示,選擇信號SEL1、5EL2、…、和SELn輸入至緩沖器605,緩沖器605緩沖的選擇信號輸出至雙緩沖型鎖存電路602-11、602-12、…、602-1n至602-m1,602-m2、…和602-mn。
此外,圖20是包括圖6的寄存器陣列600、控制信號產(chǎn)生電路700、DAC800以及電流輸出電路900的部分電路的配置的框圖。
在圖20的配置中,相繼以時分方式執(zhí)行從寄存器陣列600讀取數(shù)字圖像數(shù)據(jù)、根據(jù)圖像數(shù)據(jù)由DAC800輸出電流以及將其寫到電流輸出電路900中的操作序列??刂菩盘柈a(chǎn)生電路700產(chǎn)生用于控制這系列操作的控制信號,并將其輸出到電流輸出型驅(qū)動電路的部件中。
例如,DAC800的譯碼器的輸入側(cè)經(jīng)由選擇電路和輸出緩沖器604連接到n個通道worth的寄存器陣列603-1、603-2、…、和603-n。DAC800的輸出側(cè)連接到電流輸出電路900,以便輸出n個通道worth的電流I01、I02、…和I0n。從寄存器陣列600選擇哪一通道的圖像數(shù)據(jù)并輸出至DAC800是由控制信號產(chǎn)生電路700產(chǎn)生的選擇信號SEL1、SEL2、…、和SELn來控制的。所選通道的圖像數(shù)據(jù)從寄存器陣列600輸入到DAC800的譯碼器中,由DAC800轉(zhuǎn)換為電流輸出,并被寫入電流輸出電路900。
如圖20所示,在電流輸出電路900中,第一排901的電流采樣電路和第二排902的電流采樣電路響應(yīng)于使能信號OE0和OE1在控制信號產(chǎn)生電路700輸入的高電平和低電平之間的交替切換,而重復(fù)寫模式和讀取模式,取從DAC800輸出的電流,并進(jìn)一步將其經(jīng)由電流輸出晶體管輸出到未示出的圖像顯示元件中,例如有機(jī)EL元件。
圖21A至圖21G是顯示了元件工作的時序圖。下面,通過參照圖20和圖21A至圖21G將說明此電路組的基本工作。
在每個工作循環(huán)中,輸入鎖存脈沖LATCH使控制信號產(chǎn)生電路700清零,并開始工作。
如圖21A至圖21G所示,在鎖存脈沖LATCH之后,選擇信號SEL1、SEL2、…、和SELn依次從控制信號產(chǎn)生電路700產(chǎn)生。此外,與選擇信號一道,提供給通道的時鐘信號CK11、CK12、CK21、CK22、…、CK1n和CK2n也依次產(chǎn)生。
選擇信號SEL1,SEL2、…、和SELn提供給寄存器陣列600,保持在寄存器陣列600中的通道的圖像數(shù)據(jù)依次被讀取出,并輸入至數(shù)字/模擬轉(zhuǎn)換電路DAC800的譯碼器中。
通過DAC800,輸入圖像數(shù)據(jù)被相繼轉(zhuǎn)換成電流輸出,并輸出到電流輸出電路900中。在電流輸出電路900中,在第一排901和第二排902之間,由使能信號OE0和OE1將其中一個控制為寫模式,而將另一個控制為讀取模式。從DAC800輸出的電流響應(yīng)于通道選擇信號SEL1、SEL2、…、和SELn依次寫入存在于寫模式側(cè)上的排中的電流采樣電路中。
注意,同時給電流采樣電路提供通道選擇信號;第一時鐘信號組CK11、CK12、…和CK1n,以便先關(guān)斷第一開關(guān)電路;以及第二時鐘信號組CK21、CK22、…和CK2n,以便以滯后于第一開關(guān)電路某一時間關(guān)斷第二開關(guān)電路。也可以在這些選擇信號對于每個通道不一致的情況下,以組合一些類型的選擇信號的形式減少互連接數(shù)量,或者在時鐘信號對于每個通道不一致的情況下,只公共使用兩或三組信號。
如圖21A至圖21G所示,當(dāng)從外部輸入負(fù)載脈沖LOAD時,用于控制寫模式和讀取模式之間切換的OE0和OE1信號反向,并在低電平和高電平之間交替切換。當(dāng)使能信號OE0處于低電平且使能信號OE1處于高電平時,第一排901的電流采樣電路工作于電流讀取模式,并輸出電流,而第二排902的電流采樣電路工作于寫模式,并取DAC的輸出電流。另一方面,當(dāng)使能信號OE0處于高電平而使能信號OE1處于低電平時,第二排902的電流采樣電路工作于讀取模式,所保持的電流從每個電流采樣電路輸出,而第一排901的電流采樣電路工作于寫模式,并取DAC的輸出電流。
如上所述,通過在采用具有足夠電流輸出精度的電流采樣電路在電流采樣電路中提供用于以時分方式控制電流寫的控制信號產(chǎn)生電路,以及還通過采用以時分方式將電流輸出型D/A轉(zhuǎn)換電路的輸出電流寫到多個電流采樣電路中的方法,可以減少D/A轉(zhuǎn)換電路的數(shù)量,并可以布置多位DAC。
如上所述,根據(jù)第一實施例,通過利用電流采樣電路,可公共使用主基準(zhǔn)電流,因此,可使以分割方式驅(qū)動顯示的驅(qū)動器之間的亮度階變得足夠小,并且也可減少顯示板上的基準(zhǔn)電流的互連接數(shù)量。
而且,通過在垂直消隱周期內(nèi)固定圖像數(shù)據(jù)信號,并將其分配到數(shù)據(jù)線驅(qū)動器中,可大大減少數(shù)字信號串?dāng)_對基準(zhǔn)電流的影響。此外,當(dāng)傳送圖像數(shù)據(jù)時,通過利用保持在設(shè)于每個驅(qū)動器的基準(zhǔn)電流源電路的電流采樣電路中的基準(zhǔn)電流,可使操作期間的噪聲影響變小。
根據(jù)上述說明,可利用根據(jù)本實施例的顯示設(shè)備實現(xiàn)大尺寸、高等級的有機(jī)EL顯示裝置。
<第二實施例>
圖22是說明根據(jù)本發(fā)明的有機(jī)EL顯示設(shè)備的第二實施例的配置視圖。
第二實施例與第一實施例的差別在于,在圖中顯示板1 02A被按徑向(橫向)分割,并又進(jìn)行垂直分割,由頂部和底部的驅(qū)動器IC101-1至101-n和101-(n+1)至101-(2n)來驅(qū)動。
在第二實施例中,驅(qū)動顯示板102A使得圖中的上半部分由n個驅(qū)動器IC101-1至101-n分割驅(qū)動,而下半部分由n個驅(qū)動器IC101-(n+1)至101-(2n)以相同方式分割驅(qū)動。
在大尺寸顯示裝置情況下,優(yōu)選采用這種配置。
在第二實施例中,基準(zhǔn)電流按驅(qū)動器IC101-1至101-(2n)順序被取出,因此,對于取基準(zhǔn)電流的標(biāo)志最好是由輸入端TREFSTART和輸出端TREFNEXT移動,以便這些輸入/輸出端依次連接。
也可以不采用此方法,而是這樣配置系統(tǒng),使得它提供指示采樣周期的控制端,并中央控制設(shè)于面板上的控制用IC的工作。
此外,以與第一實施例相同的方式,本顯示設(shè)備100A通過將顯示板102用多個驅(qū)動器IC101-1至101-n、101-(n+1)至101-(2n)分割來驅(qū)動它,從而依次將圖像數(shù)據(jù)寫入多個驅(qū)動器IC。
為此,提供輸入/輸出端TSTART/NEXT和TNEXT/START,以便用于傳送指示驅(qū)動器IC之間的寫位置的標(biāo)志。
隨后,初始級的主驅(qū)動器IC101-1的輸入/輸出端TSTART/NEXT連接到指示開始圖像數(shù)據(jù)傳送的脈沖信號START的輸入端,而輸入/輸出端TNEXT/START連接到下一級的驅(qū)動器IC101-2的輸入/輸出端TSTART/NEXT。驅(qū)動器IC101-2的輸入/輸出端TNEXT/START連接到下一級的未示出的驅(qū)動器IC101-3的輸入/輸出端TSTART/NEXT。
下面,按與上述相同的方式,將驅(qū)動器IC101-(2n-1)的輸入/輸出端TNEXT/START連接到最后級的驅(qū)動器IC101-(2n)的輸入/輸出端TSTART/NEXT。
在這種配置中,在通過例如未示出的寫方向控制信號DIR,在DIR=H(邏輯高電平)時,輸入/輸出端TSTART/NEXT用作START輸入,TNEXT/START端用作NEXT輸出,在圖中標(biāo)志從驅(qū)動器IC左邊移動至右邊,同時圖像數(shù)據(jù)被寫入(顯示板上側(cè)的驅(qū)動器IC101-1至101-n)。
此外,在DIR=L(邏輯低電平)時,輸入/輸出端TNEXT/START用作START輸入,輸入/輸出端TSTART/NEXT用作NEXT輸出,標(biāo)志從在圖中的驅(qū)動器IC右邊移動至左邊(顯示板中從左至右),并且圖像數(shù)據(jù)被寫入(顯示板下側(cè)的驅(qū)動器101-(n+1)至101-(2n))。
在此,參照圖23A至圖23N的時序圖將說明圖22的顯示板100A中的基準(zhǔn)電流的采樣和傳送操作。注意,以下對操作的說明僅作為示例。也可以配置本系統(tǒng),使得它由設(shè)于面板上的控制用IC中央控制該操作。
在此情況下,給顯示板上側(cè)的驅(qū)動器IC101-1至101-n提供有未示出的寫方向控制信號DIR=H(邏輯高電平),則輸入/輸出端TSTART/NEXT用作START輸入,而輸入/輸出端TNEXT/START用作NEXT輸出。
與此相反,給顯示板下側(cè)的驅(qū)動器101-(n+1)至101-(2n)提供未示出的寫方向控制信號DIR=L(邏輯低電平),則輸入/輸出端TSTART/NEXT用作NEXT輸入,而輸入/輸出端TNEXT/START用作START輸出。
這里,如圖23A所示,在輸入水平同步信號HSYNC(向下)脈沖之后,如圖23B和圖23E所示,指示傳送圖像數(shù)據(jù)開始的脈沖信號START脈沖=START(1)脈沖=START(n+1)輸入至驅(qū)動器IC101-1的輸入/輸出端TSTART(/NEXT)和驅(qū)動器IC101-(n+1)的輸入/輸出端T(NEXT/)START。
當(dāng)標(biāo)志在驅(qū)動器IC101-1中移動,并且結(jié)束了寫入驅(qū)動器IC101-1的圖像數(shù)據(jù)用存儲器時,指示驅(qū)動器IC101-2寫開始的脈沖信號START(2)從驅(qū)動器IC101-1的輸入/輸出端TNEXT(/START)輸出至驅(qū)動器IC101-2的輸入/輸出端TSTART(/NEXT)。由此,標(biāo)志移動到驅(qū)動器IC101-2,并且圖像數(shù)據(jù)被寫入驅(qū)動器IC101-2的圖像數(shù)據(jù)用存儲器。
按與上述相同的方式,當(dāng)標(biāo)志在驅(qū)動器IC101-(n+1)中移動,并且結(jié)束了寫入驅(qū)動器IC101-(n+1)的圖像數(shù)據(jù)用存儲器時,指示驅(qū)動器IC101-(n+2)寫開始的脈沖信號START(n+2)從驅(qū)動器IC101-(n+1)的輸入/輸出端TSTART(/NEXT)輸出至驅(qū)動器IC101-(n+2)的輸入/輸出端TNEXT(/START)。由此,標(biāo)志移動到驅(qū)動器IC101-(n+2),并且圖像數(shù)據(jù)被寫入驅(qū)動器IC101-(n+2)的圖像數(shù)據(jù)用存儲器。
按與上述相同的方式,脈沖信號START(3)至START(n)和START(n+3)至START(2n)相繼輸出,并且圖像數(shù)據(jù)被寫入驅(qū)動器IC101-3至101-n以及101-(n+3)至101-(2n)的圖像數(shù)據(jù)用存儲器。
此外,如圖23H所示,指示基準(zhǔn)電流IREF分配開始的脈沖信號REFSTART輸入至驅(qū)動器IC101-1的輸入端TREFSTART。
輸入脈沖信號REFSTART,以便交疊脈沖START(1),如圖23B和圖23H所示。驅(qū)動器IC101-1用脈沖信號START(1)作為驅(qū)動時鐘來鎖存脈沖信號REFSTART,并從輸出端TREFNEXT端在1個循環(huán)之后的脈沖信號START(1)的后沿輸出1個循環(huán)寬度的信號REFNEXT(1)脈沖。驅(qū)動器IC101-1在產(chǎn)生脈沖信號REFNEXT(1)脈沖的時候從基準(zhǔn)電流輸入端IREFIN取基準(zhǔn)電流IREF。
脈沖信號REFNEXT(1)輸入至驅(qū)動器IC101-2的輸入端TREFSTART。脈沖信號REFNEXT(1)交疊脈沖信號START(2),如圖23C和圖23I所示。驅(qū)動器IC101-2用脈沖信號START(2)作為驅(qū)動時鐘來鎖存脈沖信號REFNEXT(1),并從輸出端TREFNEXT端在1個循環(huán)之后的脈沖信號START(2)的后沿輸出1個循環(huán)寬度的脈沖信號REFNEXT(2)。驅(qū)動器IC101-2在產(chǎn)生脈沖信號REFNEXT(2)的時候從基準(zhǔn)電流輸入端IREFIN取基準(zhǔn)電流TIREF。
以上述相同的方式,REFNEXT(3)至REFNEXT(2n)的脈沖相繼從驅(qū)動器IC101-3至101-(2n-1)輸出,并且基準(zhǔn)電流IREF相繼取入驅(qū)動器IC101-3至101-(2n)。
在第二實施例中,其余配置和功能與第一實施例中的那些相同。
根據(jù)第二實施例,優(yōu)點在于,不僅可以獲得與第一實施例的效果相同的效果,而且本實施例可最佳地應(yīng)用于大尺寸顯示裝置。
工業(yè)實用性本發(fā)明的電流輸出型驅(qū)動電路使以分割方式驅(qū)動面板的驅(qū)動器之間的亮度階變得足夠小,可減少顯示板上的基準(zhǔn)電流的互連接數(shù)量,可使數(shù)字信號串?dāng)_對基準(zhǔn)電流的影響變小,并且可減少操作期間噪聲的影響,因此可應(yīng)用于大尺寸、高等級有機(jī)EL顯示裝置。
權(quán)利要求
1.一種電流輸出型驅(qū)動電路,用于向通過被分割成多個區(qū)域共享的被驅(qū)動對象輸出驅(qū)動電流,包括對應(yīng)于所述被驅(qū)動對象的每個共享區(qū)域布置的多個驅(qū)動器,每個驅(qū)動器包括輸出裝置,用于將提供的基準(zhǔn)電流和對應(yīng)于圖像數(shù)據(jù)的驅(qū)動電流輸出到所述被驅(qū)動對象的對應(yīng)共享區(qū)域,以及基準(zhǔn)電流源電路,用于采樣和保持來自基準(zhǔn)電流輸入端的基準(zhǔn)電流輸入,隨后將其提供給所述輸出裝置。
2.如權(quán)利要求1所述的電流輸出型驅(qū)動電路,其特征在于,所述基準(zhǔn)電流源電路至少包括電流采樣電流,包括用于根據(jù)控制信號采樣并保持所述基準(zhǔn)電流的電流存儲器,及控制電路,用于向所述電流采樣電流輸出控制信號,以控制所述電流采樣電路的電流存儲器中的所述基準(zhǔn)電流的寫和讀取操作。
3.如權(quán)利要求2所述的電流輸出型驅(qū)動電路,其特征在于,所述電流采樣電路包括第一電流存儲器和第二電流存儲器,以及所述控制電路向所述電流采樣電路輸出所述控制信號,以便在所述第一電流存儲器和第二電流存儲器上交替執(zhí)行來自所述基準(zhǔn)電流輸入端的基準(zhǔn)電流輸入的寫操作和寫入基準(zhǔn)電流的讀取操作。
4.如權(quán)利要求2所述的電流輸出型驅(qū)動電路,其特征在于,所述輸出裝置包括多個電流輸出型數(shù)字/模擬轉(zhuǎn)換電路,以及所述電路包括用于通過進(jìn)一步拷貝或用時分方式進(jìn)行分配而將從所述基準(zhǔn)電流源電路的電流采樣電路的電流存儲器中讀取的基準(zhǔn)電流增加為多個基準(zhǔn)電流的裝置,以及將所述多個基準(zhǔn)電流提供給所述多個數(shù)字/模擬轉(zhuǎn)換電路。
5.如權(quán)利要求4所述的電流輸出型驅(qū)動電路,其特征在于,每個驅(qū)動器是根據(jù)輸入數(shù)據(jù)輸出多個通道的電流的驅(qū)動器,還包括用于保持所述輸入數(shù)據(jù)的寄存器陣列,及還包括用于通過進(jìn)一步拷貝或用時分方式進(jìn)行分配而將由所述基準(zhǔn)電流源電路采樣和保持基準(zhǔn)電流增加為多個基準(zhǔn)電流的裝置,以及所述輸出裝置包括多個轉(zhuǎn)換電路,用于接收所述多個基準(zhǔn)電流,并根據(jù)由所述寄存器陣列保持的數(shù)據(jù)輸出電流,以及電流輸出電路,包括根據(jù)所述轉(zhuǎn)換電路的輸出電流交替工作于電流寫模式和電流讀取模式的第一組電流采樣電路和第二組電流采樣電路。
6.如權(quán)利要求5所述的電流輸出型驅(qū)動電路,其特征在于,所述輸入數(shù)據(jù)是數(shù)字圖像數(shù)據(jù),所述電流包括用于在垂直消隱周期內(nèi)將所述基準(zhǔn)電流分配到所述驅(qū)動器中的裝置,其中在所述垂直消隱周期期間掛起對所述圖像數(shù)據(jù)的操作,以及每個驅(qū)動器在所述垂直消隱周期之后采用保持在所述驅(qū)動器的所述基準(zhǔn)電流源電路的電流作為基準(zhǔn)電流,其中與傳送所述圖像數(shù)據(jù)一道產(chǎn)生數(shù)字噪聲。
7.一種電流輸出型驅(qū)動電路,用于向通過被分割成多個區(qū)域共享的被驅(qū)動對象輸出驅(qū)動電流,包括對應(yīng)于所述被驅(qū)動對象的每個共享區(qū)域布置的多個驅(qū)動器,每個驅(qū)動器包括輸出裝置,用于將提供的基準(zhǔn)電流作為驅(qū)動電流輸出到所述被驅(qū)動對象的對應(yīng)共享區(qū)域,以及基準(zhǔn)電流源電路,用于采樣和保持來自基準(zhǔn)電流輸入端的基準(zhǔn)電流輸入,隨后將其提供給所述輸出裝置,所述基準(zhǔn)電流輸入端通過公共電流互連接連接到另一驅(qū)動器的基準(zhǔn)電流輸入端,以及所述基準(zhǔn)電流通過時分方式被分配到所述驅(qū)動器的基準(zhǔn)電流源電路。
8.如權(quán)利要求7所述的電流輸出型驅(qū)動電路,其特征在于每個驅(qū)動器在接收到指示所述基準(zhǔn)電流分配開始的信號時,將所述基準(zhǔn)電流從所述基準(zhǔn)電流輸入端取到所述基準(zhǔn)電流源電路中,并向下一級的驅(qū)動器電路輸出指示開始分配基準(zhǔn)電流的信號。
9.如權(quán)利要求8所述的電流輸出型驅(qū)動電路,其特征在于,每個驅(qū)動器包括數(shù)據(jù)存儲器,在接收到指示開始寫數(shù)據(jù)的第一信號時將輸入數(shù)據(jù)寫入所述數(shù)據(jù)存儲器中,并向下一級的驅(qū)動器輸出指示開始寫數(shù)據(jù)的所述第一信號,以及在接收到指示基準(zhǔn)電流分配開始的第二信號時,與所述第一信號同步地將所述基準(zhǔn)電流從所述基準(zhǔn)電流輸入端取到所述基準(zhǔn)電流源電路中,并向下一級的驅(qū)動器電路輸出指示基準(zhǔn)電流分配開始的所述第二信號。
10.如權(quán)利要求7所述的電流輸出型驅(qū)動電路,其特征在于所述基準(zhǔn)電流源電路至少包括電流采樣電流,包括用于根據(jù)控制信號采樣并保持所述基準(zhǔn)電流的電流存儲器,及控制電路,用于向所述電流采樣電路輸出控制信號,以控制所述電流采樣電路的電流存儲器中的所述基準(zhǔn)電流的寫和讀取操作。
11.如權(quán)利要求10所述的電流輸出型驅(qū)動電路,其特征在于所述電流采樣電路包括第一電流存儲器和第二電流存儲器,以及所述控制電路向所述電流采樣電路輸出所述控制信號,以便在所述第一電流存儲器和第二電流存儲器上交替執(zhí)行來自所述基準(zhǔn)電流輸入端的基準(zhǔn)電流輸入的寫操作和寫入基準(zhǔn)電流的讀取操作。
12.如權(quán)利要求10所述的電流輸出型驅(qū)動電路,其特征在于,所述輸出裝置包括多個電流輸出型數(shù)字/模擬轉(zhuǎn)換電路,以及所述電路包括用于通過進(jìn)一步拷貝或用時分方式進(jìn)行分配而將從所述基準(zhǔn)電流源電路的電流采樣電路的電流存儲器中讀取的基準(zhǔn)電流增加為多個基準(zhǔn)電流的裝置,以及將所述多個基準(zhǔn)電流提供給所述多個數(shù)字/模擬轉(zhuǎn)換電路。
13.如權(quán)利要求7所述的電流輸出型驅(qū)動電路,其特征在于,至少用作主的驅(qū)動器的基準(zhǔn)電流源電路包括產(chǎn)生基準(zhǔn)電流并將它提供給所述公共電流互連接的基準(zhǔn)電流源電路。
14.如權(quán)利要求10所述的電流輸出型驅(qū)動電路,其特征在于,至少用作主的驅(qū)動器的基準(zhǔn)電流源電路包括產(chǎn)生基準(zhǔn)電流并將它提供給所述公共電流互連接的基準(zhǔn)電流源電路。
15.如權(quán)利要求7所述的電流輸出型驅(qū)動電路,其特征在于,每個驅(qū)動器是根據(jù)輸入數(shù)據(jù)輸出多個通道的電流的驅(qū)動器,還包括用于保持所述輸入數(shù)據(jù)的寄存器陣列,及還包括用于通過進(jìn)一步拷貝或用時分方式進(jìn)行分配而將由所述基準(zhǔn)電流源電路采樣和保持的基準(zhǔn)電流增加為多個基準(zhǔn)電流的裝置,以及所述輸出裝置包括多個轉(zhuǎn)換電路,用于接收所述多個基準(zhǔn)電流,并根據(jù)由所述寄存器陣列保持的數(shù)據(jù)輸出電流,以及電流輸出電路,具有根據(jù)所述轉(zhuǎn)換電路的輸出電流交替工作于電流寫模式和電流讀取模式的第一組電流采樣電路和第二組電流采樣電路。
16.如權(quán)利要求15所述的電流輸出型驅(qū)動電路,其特征在于,所述輸入數(shù)據(jù)是數(shù)字圖像數(shù)據(jù),所述電路包括用于在垂直消隱周期內(nèi)將所述基準(zhǔn)電流分配到所述驅(qū)動器中的裝置,其中在所述垂直消隱周期期間掛起對所述圖像數(shù)據(jù)的操作,以及每個驅(qū)動器在所述垂直消隱周期之后采用保持在所述驅(qū)動器的基準(zhǔn)電流源電路中的電流作為基準(zhǔn)電流,在此期間與傳送所述圖像數(shù)據(jù)一道產(chǎn)生數(shù)字噪聲。
17.如權(quán)利要求7所述的電流輸出型驅(qū)動電路,其特征在于,所述基準(zhǔn)電流的互連接布置在用于防護(hù)的電源互連接之間。
18.如權(quán)利要求7所述的電流輸出型驅(qū)動電路,其特征在于,所述基準(zhǔn)電流的互連接在多層互連接包括用于防護(hù)的電源層時布置在用于防護(hù)的所述電源層的頂層。
19.如權(quán)利要求7所述的電流輸出型驅(qū)動電路,其特征在于還包括用于在采樣并保持所述驅(qū)動器的基準(zhǔn)電流的電路均斷開時抑致所述公共基準(zhǔn)電流互連接的電位大波動的裝置。
20.如權(quán)利要求12所述的電流輸出型驅(qū)動電路,其特征在于將所述基準(zhǔn)電流增加到多個基準(zhǔn)電流的所述裝置包括由恒定電流源和多個基準(zhǔn)電流源配置的電流鏡像電路,所述恒定電流源包括布置在輸入級的電阻器元件,所述多個基準(zhǔn)電流源包括并行布置在輸出級的電阻器元件,以便對應(yīng)于所述輸出裝置的輸出部分,以及在所述多個基準(zhǔn)電流源中的兩端布置的基準(zhǔn)電流源的電阻器元件布置在靠近所述恒定電流源的電阻器元件。
21.如權(quán)利要求20所述的電流輸出型驅(qū)動電路,其特征在于構(gòu)成所述基準(zhǔn)電流源的電阻器元件分開布置并交叉連接。
22.一種顯示設(shè)備,其用于向通過被分割成多個區(qū)域共享的顯示板的共享區(qū)域輸出驅(qū)動電流,包括對應(yīng)于所述顯示板的每個共享區(qū)域布置的多個驅(qū)動器,每個驅(qū)動器包括輸出裝置,用于將提供的基準(zhǔn)電流輸出到所述被驅(qū)動對象的對應(yīng)共享區(qū)域,以及基準(zhǔn)電流源電路,用于采樣和保持來自基準(zhǔn)電流輸入端的基準(zhǔn)電流輸入,隨后將其提供給所述輸出裝置。
23.一種顯示設(shè)備,其用于向通過被分割成多個區(qū)域共享的顯示板的共享區(qū)域輸出驅(qū)動電流,包括對應(yīng)于所述顯示板的每個共享區(qū)域布置的多個驅(qū)動器,每個驅(qū)動器包括輸出裝置,用于將提供的基準(zhǔn)電流輸出到所述被驅(qū)動對象的對應(yīng)共享區(qū)域,以及基準(zhǔn)電流源電路,用于采樣和保持來自基準(zhǔn)電流輸入端的基準(zhǔn)電流輸入,隨后將其提供給所述輸出裝置,所述基準(zhǔn)電流輸入端通過公共電流互連接連接到另一驅(qū)動器的基準(zhǔn)電流輸入端,以及所述基準(zhǔn)電流通過時分方式被分配到所述驅(qū)動器的基準(zhǔn)電流源電路。
24.如權(quán)利要求23所述的顯示設(shè)備,其特征在于,每個驅(qū)動器在接收到指示基準(zhǔn)電流分配開始的信號時,將所述基準(zhǔn)電流從所述基準(zhǔn)電流輸入端取到所述基準(zhǔn)電流源電路中,并向下一級的驅(qū)動器電路輸出指示開始分配基準(zhǔn)電流的信號。
25.如權(quán)利要求23所述的顯示設(shè)備,其特征在于,每個驅(qū)動器包括數(shù)據(jù)存儲器,在接收到指示開始寫數(shù)據(jù)的第一信號時將輸入數(shù)據(jù)寫入到所述數(shù)據(jù)存儲器中,并向下一級的驅(qū)動器輸出指示開始寫數(shù)據(jù)的所述第一信號,以及在接收到指示基準(zhǔn)電流分配開始的第二信號時,與所述第一信號同步地將所述基準(zhǔn)電流從所述基準(zhǔn)電流輸入端取到所述基準(zhǔn)電流源電路中,并向下一級的驅(qū)動器電路輸出指示基準(zhǔn)電流分配開始的所述第二信號。
26.如權(quán)利要求23所述的顯示設(shè)備,其特征在于,所述基準(zhǔn)電流的互連接布置在用于防護(hù)的電源互連接之間。
27.如權(quán)利要求23所述的顯示設(shè)備,其特征在于,所述基準(zhǔn)電流的互連接在多層互連接包括用于防護(hù)的電源層時布置在用于防護(hù)的所述電源層的頂層。
28.如權(quán)利要求23所述的顯示設(shè)備,其特征在于還包括用于在采樣并保持所述驅(qū)動器的基準(zhǔn)電流的電路均斷開時抑致所述公共基準(zhǔn)電流互連接的電位大波動的裝置。
全文摘要
一種具有多個對應(yīng)于顯示板(1 02)的分割區(qū)域而設(shè)置的驅(qū)動器(IC101-1至101-n)的電路,每個驅(qū)動器包括用于將所提供的基準(zhǔn)電流IREF作為驅(qū)動電流輸出給顯示板(102)的對應(yīng)的被驅(qū)動區(qū)域(DRVA1到DRVAn)的輸出電路,以及用于從基準(zhǔn)電流輸入端采樣和保持基準(zhǔn)電流輸入并隨后向輸出電路提供此基準(zhǔn)電流的基準(zhǔn)電流源電路(200-1至200-n)。所述基準(zhǔn)電流輸入端通過公共電流互連接(CML1)連接到另一驅(qū)動器的基準(zhǔn)電流輸入端,并且所述基準(zhǔn)電流按時分的方式被分配到驅(qū)動器的基準(zhǔn)電流源電路中。根據(jù)本發(fā)明,可將用分割方式驅(qū)動顯示裝置(被驅(qū)動對象)的驅(qū)動器之間的亮度階變得很小,并且可以實現(xiàn)用常規(guī)方法無法實現(xiàn)的大尺寸、高動態(tài)范圍顯示的有機(jī)EL顯示裝置。
文檔編號G09G3/30GK1682264SQ0382160
公開日2005年10月12日 申請日期2003年9月3日 優(yōu)先權(quán)日2002年9月13日
發(fā)明者高木祐一, 大賀玄一郎, 日月央 申請人:索尼株式會社
網(wǎng)友詢問留言 已有0條留言
  • 還沒有人留言評論。精彩留言會獲得點贊!
1
芦溪县| 宁河县| 营口市| 呈贡县| 崇仁县| 疏勒县| 辉县市| 商河县| 夹江县| 永德县| 会东县| 京山县| 上犹县| 闵行区| 轮台县| 德惠市| 三原县| 谷城县| 松桃| 北碚区| 开鲁县| 临湘市| 石河子市| 格尔木市| 海阳市| 镇原县| 涿州市| 辉县市| 晴隆县| 黄大仙区| 潜江市| 长寿区| 通城县| 星子县| 温州市| 抚宁县| 西华县| 册亨县| 岗巴县| 历史| 新乡县|