專利名稱:低輻射信號(hào)發(fā)生器與分布系統(tǒng)的制作方法
技術(shù)領(lǐng)域:
本發(fā)明涉及一種時(shí)鐘發(fā)生器,尤其涉及一種低輻射信號(hào)發(fā)生器及 分布系統(tǒng),用于減少所給定信號(hào)的輻射。通過(guò)修正原始信號(hào)、且從 所修正信號(hào)恢復(fù)為原始信號(hào)來(lái)實(shí)現(xiàn)。
背景技術(shù):
時(shí)鐘發(fā)生器已經(jīng)使用了許多年。典型地,時(shí)鐘發(fā)生器是由來(lái)自使 用擴(kuò)頻技術(shù)的半導(dǎo)體廠商的芯片所構(gòu)成。使用該技術(shù)以減少電磁干
擾(EMI)。
這種傳統(tǒng)式時(shí)鐘發(fā)生器的主要問(wèn)題為時(shí)鐘信號(hào)的高頻率時(shí)會(huì)造 成電磁干擾的增加。當(dāng)使用擴(kuò)頻技術(shù)以減少電磁干擾時(shí),會(huì)將抖動(dòng) (jitter)導(dǎo)入時(shí)鐘信號(hào),而影響電路運(yùn)行。使用擴(kuò)頻技術(shù)的傳統(tǒng)式時(shí)鐘 發(fā)生器的另 一 個(gè)問(wèn)題為其輻射減少僅可以達(dá)到大約-10 dB 。使用擴(kuò)頻 技術(shù)的這種傳統(tǒng)式時(shí)鐘發(fā)生器的另 一個(gè)問(wèn)題為,與并未使用擴(kuò)頻技 術(shù)的這種時(shí)鐘發(fā)生器相比,其電路復(fù)雜性增加。
雖然這種裝置可以適用于其所處理的特殊目的,但其并不適用于 減少任何給定信號(hào)的輻射。輻射的減少可以藉由對(duì)該信號(hào)進(jìn)行操作 且恢復(fù)原始信號(hào)來(lái)實(shí)現(xiàn)。
美國(guó)專利US 6292507 Bl公開(kāi)了 一種擴(kuò)頻時(shí)鐘發(fā)生器電路,其 自動(dòng)補(bǔ)償在被動(dòng)組件值、系統(tǒng)增益、以及在鎖相回路中的充電泵電 流中的變化。該時(shí)鐘發(fā)生器為單芯片發(fā)生器。經(jīng)修正的時(shí)鐘具有抖 動(dòng),且其電磁干擾的減少受到限制。
美國(guó)專利US 6647052公開(kāi)了一種擴(kuò)頻主(master)時(shí)鐘、以及復(fù)數(shù) 個(gè)相位偏移擴(kuò)頻/人(slave)時(shí)鐘。4吏用相位延遲以產(chǎn)生不同的相位偏移。這些相位延遲為預(yù)先確定或動(dòng)態(tài)地計(jì)算。這種時(shí)鐘發(fā)生器可以 有限的減少電磁干擾。
美國(guó)專利US 6975148公開(kāi)了 一種擴(kuò)頻時(shí)鐘發(fā)生器。該設(shè)計(jì)使用 電流控制振蕩器。該時(shí)鐘發(fā)生器可以有限的減少電磁干擾。其會(huì)將 抖動(dòng)導(dǎo)入于所修正的時(shí)鐘信號(hào)中。
美國(guó)專利US 7095260 B2公開(kāi)了 一種擴(kuò)頻時(shí)鐘發(fā)生器,其使用 單個(gè)芯片以產(chǎn)生擴(kuò)頻時(shí)鐘。
上述這些專利分別使用單個(gè)芯片以產(chǎn)生具有抖動(dòng)的擴(kuò)頻時(shí)鐘。
在這些方面^艮據(jù)本發(fā)明的低輻射信號(hào)運(yùn)行電路與傳統(tǒng)觀念以及 現(xiàn)有技術(shù)的設(shè)計(jì)在實(shí)質(zhì)上不同,且在這種實(shí)施中提供一種裝置,其 主要發(fā)展用于通過(guò)使用 一個(gè)發(fā)射器與多個(gè)接收器以減少給定信號(hào)輻 射的目的。該發(fā)射器修正該信號(hào)以降低電磁輻射,以及這種接收器 所恢復(fù)的原始信號(hào)。
發(fā)明內(nèi)容
由于在現(xiàn)有技術(shù)中,目前所存在已知類型的時(shí)鐘發(fā)生器存在上述 的缺點(diǎn),本發(fā)明提供一種新式低輻射信號(hào)運(yùn)行電路結(jié)構(gòu),其中可以 使用該電路以減少任何給定信號(hào)的輻射。這可以通過(guò)修正原始信號(hào) 且從經(jīng)修正信號(hào)恢復(fù)為原始信號(hào)而實(shí)現(xiàn)。
本發(fā)明將更詳細(xì)說(shuō)明發(fā)明目的是提供一種新式的低輻射信號(hào)運(yùn) 行電路,其具有上述時(shí)鐘發(fā)生器的許多優(yōu)點(diǎn),且具有許多新穎性而 形成一種新式低輻射信號(hào)運(yùn)行電路,其由任何現(xiàn)有技術(shù)時(shí)鐘發(fā)生器 不論以單獨(dú)或任何組合方式所無(wú)法預(yù)期、使得明顯、建議、或甚至 暗示。
為達(dá)成此目的,本發(fā)明通常包括:發(fā)射器,其修正給定信號(hào);分 頻器,其存在于此發(fā)射器中,且將輸入信號(hào)分頻;脈沖成形電路, 其產(chǎn)生兩個(gè)脈沖, 一個(gè)在輸入信號(hào)的前緣且一個(gè)在輸入信號(hào)的后緣; 接收器,其由經(jīng)修正信號(hào)恢復(fù)為原始信號(hào);緩存器,其根據(jù)進(jìn)入脈 沖而產(chǎn)生一信號(hào);以及鎖相回路電路,其在輸出產(chǎn)生一信號(hào)。此發(fā)射器具有一分頻電路,其將輸入信號(hào)分頻。該發(fā)射器也具有脈沖成 形電路,以產(chǎn)生脈沖。分頻器具有觸發(fā)器,其以預(yù)定數(shù)量對(duì)輸入信 號(hào)分頻。脈沖成形電路具有積分器與邏輯門(mén)。接收器具有緩存器電 路與鎖相回路。緩存器具有觸發(fā)器。鎖相回路具有相位比較器、充 電泵、電壓控制振蕩器與分頻器。
經(jīng)由如此大致廣泛描述本發(fā)明的更重要特性,以便更好地了解其 詳細(xì)說(shuō)明,且以便更好地了解其對(duì)于本技術(shù)的貢獻(xiàn)。以下將說(shuō)明本 發(fā)明額外的特性。
在詳細(xì)說(shuō)明本發(fā)明的至少 一個(gè)實(shí)施例之前,應(yīng)了解本發(fā)明的應(yīng)用
并不限于在以下描述或附圖中說(shuō)明所揭示的結(jié)構(gòu)的細(xì)節(jié)與組件的 配置。本發(fā)明可以成為其它實(shí)施例,且以各種方式實(shí)施與執(zhí)行。而 且,應(yīng)了解在此所使用的詞組與術(shù)語(yǔ),是用于說(shuō)明目的,而不應(yīng)被 認(rèn)為是限制。
本發(fā)明的主要目的為提供一種低輻射信號(hào)運(yùn)行電路,其可以克服 現(xiàn)有技術(shù)裝置的缺點(diǎn)。
本發(fā)明的另 一 個(gè)目的為提供 一 種用于減少給定信號(hào)的輻射的低 輻射信號(hào)運(yùn)行電路。這可以通過(guò)修正此信號(hào)、且從經(jīng)修正信號(hào)恢復(fù) 為原始信號(hào)而實(shí)現(xiàn)。
本發(fā)明的另一個(gè)目的為提供一種低輻射信號(hào)運(yùn)行電路,其可以將 輻射降低達(dá)-30dB。
本發(fā)明的另一個(gè)目的為提供一種低輻射信號(hào)運(yùn)行電路,其可以降 低輻射而不會(huì)導(dǎo)入任何抖動(dòng)。目前技術(shù)并無(wú)法實(shí)現(xiàn)輻射減少而不將 抖動(dòng)導(dǎo)入于信號(hào)中。
本發(fā)明的另 一 個(gè)目的為提供 一 種低輻射信號(hào)運(yùn)行電路,其可以非 常簡(jiǎn)單地設(shè)計(jì)與制造,但可以提供具有非常低抖動(dòng)的輻射大幅減少。
本發(fā)明的其它目的與優(yōu)點(diǎn)將對(duì)于讀者成為明顯,且其用意為此等 目的與優(yōu)點(diǎn)是在本發(fā)明的范圍中。
為達(dá)成以上與之相關(guān)的目的,本發(fā)明可以由附圖中所說(shuō)明的形式 實(shí)現(xiàn)。然而,必須注意的事實(shí)為這些附圖僅用于說(shuō)明,且可以在所說(shuō)明特定結(jié)構(gòu)中作出改變。
本發(fā)明的各種其它目的、特性、以及附帶優(yōu)點(diǎn)將由于參考附圖而 獲得更好的了解。其中,在多個(gè)附圖中相同的組件符號(hào)代表相同或 類似的零件。
圖1為發(fā)射器與接收器的方塊圖; 圖2為發(fā)射器的結(jié)構(gòu)圖; 圖3為接收器的結(jié)構(gòu)圖; 圖4為脈沖的波形圖;以及 圖5為脈沖成形單元的方塊圖。
具體實(shí)施例方式
現(xiàn)在參考附圖進(jìn)行描述,其中在多個(gè)附圖中,類似的參考符號(hào)代 表類似組件,
了一種低輻射信號(hào)運(yùn)行電路,其包括:發(fā)射器, 其修正給定信號(hào);分頻器,其設(shè)置于所述發(fā)射器中,且對(duì)輸入信號(hào) 進(jìn)行分頻;脈沖成形電路,其在輸入信號(hào)的前緣產(chǎn)生一個(gè)脈沖且在 其后緣產(chǎn)生一個(gè)脈沖;接收器,其從經(jīng)修正信號(hào)恢復(fù)為原始信號(hào); 緩存器,其根據(jù)進(jìn)入脈沖而產(chǎn)生信號(hào);以及鎖相回路電路,其在輸 出產(chǎn)生信號(hào)。發(fā)射器具有分頻電路,其對(duì)輸入信號(hào)進(jìn)行分頻。發(fā)射 器亦具有脈沖成形電路,以產(chǎn)生這種脈沖。分頻器具有觸發(fā)器,其 以預(yù)定量對(duì)輸入信號(hào)分頻。脈沖成形電路具有積分器與邏輯門(mén)。接 收器具有緩存器電路與鎖相回路。緩存器具有觸發(fā)器。鎖相回路具 有相位比較器、充電泵、電壓控制振蕩器與分頻器。
發(fā)射器具有對(duì)輸入信號(hào)進(jìn)行分頻的分頻器電路。發(fā)射器亦具有脈 沖成形電路,以產(chǎn)生兩個(gè)脈沖。發(fā)射器2在其輸入處接收信號(hào)4,且 以預(yù)定數(shù)目對(duì)此信號(hào)進(jìn)行分頻。由分頻單元5實(shí)施分頻,且信號(hào)頻 率降低。在分頻之后,將所產(chǎn)生的信號(hào)6施加于脈沖成形單元27。 該脈沖成形單元27具有兩個(gè)積分器7與21,以及邏輯門(mén)9、 22、23。該電路產(chǎn)生脈沖10。 一脈沖產(chǎn)生于經(jīng)分割信號(hào)的前緣。另一脈 沖產(chǎn)生于經(jīng)分割信號(hào)的后緣。發(fā)射器2可以為一獨(dú)立電路,也可以 并入于較大的芯片例如時(shí)鐘發(fā)生器、時(shí)鐘分配器、或微處理器中, 也可以并入于橋式電路中且支持微處理器系統(tǒng)的芯片。分頻器5可 以為固定式或可編程式。當(dāng)其為可編程式時(shí),可以由外部電路將分 頻數(shù)輸入該電路。積分器電路7與21可以使用簡(jiǎn)單的電阻器-電容器 網(wǎng)絡(luò)、或使用運(yùn)算放大器來(lái)建立,或可以使用數(shù)字信號(hào)處理技術(shù)來(lái) 建立。積分器電-各7與21可以由任何其它電^各取代,以在所分頻信 號(hào)的前緣與后緣產(chǎn)生脈沖。如果需要的話,該脈沖產(chǎn)生電路也可以 被程序化,以調(diào)整所產(chǎn)生信號(hào)之脈沖寬度。發(fā)射器電路2可以包括 但并不限于在5V、 3.3V、 2.5V以及1.8V的不同電壓位準(zhǔn)下工作。 可以將發(fā)射器輸出10使能或禁止以產(chǎn)生脈沖。如果將發(fā)射器2使能, 則輸出信號(hào)IO為在經(jīng)分頻輸入信號(hào)的前緣與后緣的窄脈沖。如果將 發(fā)射器2禁止,則此輸出10與輸入信號(hào)4相同。發(fā)射器2亦可以由 軟件或固件執(zhí)行。如果輸入信號(hào)4被數(shù)字化,則可以使用數(shù)字處理 技術(shù)以軟件對(duì)此信號(hào)分頻。該相同的軟件或固件亦可以產(chǎn)生對(duì)應(yīng)于 經(jīng)分頻信號(hào)的前緣與后緣的脈沖25、 26以及10。此外,軟件或固件 可以運(yùn)行輸入信號(hào)4而在輸出處產(chǎn)生信號(hào),其頻譜接近于輸出信號(hào) IO的頻語(yǔ)。發(fā)射器電路2當(dāng)以硬件執(zhí)行時(shí)可以為芯片本身、較大芯 片的一部份、或者可以建立為使用離散模擬與數(shù)字組件的離散電路。 分頻器5具有觸發(fā)器,而以預(yù)定量對(duì)此輸入信號(hào)分頻。分頻器5 接收輸入信號(hào)4為其輸入,且以預(yù)定數(shù)對(duì)該信號(hào)分頻時(shí)鐘。該數(shù)目 可以為固定的或可以由使用者與設(shè)計(jì)者編程??梢詫⒎诸l器5建立 為發(fā)射器芯片2的一部份、或?yàn)殡x散硬件電路的一部份。分頻器5 亦可以軟件或固件程序執(zhí)行以作為數(shù)字信號(hào)處理區(qū)塊。該分頻器可 以為固定式或可編程式。當(dāng)以硬件執(zhí)行時(shí),其可以為才莫擬或數(shù)字電 路。
脈沖成形電路具有兩個(gè)積分器與邏輯門(mén)。脈沖成形電路27接收 經(jīng)分頻信號(hào)以作為其輸入6,以及產(chǎn)生對(duì)應(yīng)于經(jīng)分頻輸入信號(hào)的前緣與后緣的信號(hào)10。通過(guò)產(chǎn)生信號(hào)10,原始信號(hào)的脈沖寬度減少,在
頻率域中的信號(hào)的幅值因此減小。事實(shí)上,這會(huì)將能量擴(kuò)散至其它
頻率。該電路包括兩個(gè)積分器7與21,其由兩個(gè)電阻器與兩個(gè)電容 器所構(gòu)成。當(dāng)將此輸入信號(hào)6提供給第一積分器時(shí),電容器經(jīng)由輸 入電阻器對(duì)輸入信號(hào)充電。電容器的充電時(shí)間由該電阻器與電容器 的值所決定。該充電時(shí)間隨后決定所產(chǎn)生信號(hào)的脈沖寬度。積分器7 與21的輸出與異或(OR)門(mén)連接。該異或(XOR)門(mén)接收兩個(gè)輸入6、 8、 24。其一為原始經(jīng)分頻信號(hào)6,且另一為積分器25的輸出。該XOR 門(mén)27的輸出29為一脈沖,其寬度是由積分器的時(shí)間常數(shù)所決定。 脈沖成形電路27可以硬件、軟件、或固件來(lái)建立。當(dāng)以軟件或固件 執(zhí)行時(shí),可以使用數(shù)字信號(hào)處理技術(shù)以獲得脈沖。當(dāng)以硬件執(zhí)行時(shí), 積分器7與21可以使用模擬或數(shù)字組件來(lái)建立。輸出信號(hào)的脈沖寬 度可以為固定的或可程序化。發(fā)生器電路可以使用數(shù)字或模擬組件。 該設(shè)計(jì)使用XOR門(mén),然而可以使用任何其它門(mén)或模擬電路用于執(zhí)行。 此發(fā)生器功能亦可以軟件或固件實(shí)施。
接收器具有一緩存器電路與鎖相環(huán)路。接收器3接收輸入信號(hào) 10且從其產(chǎn)生信號(hào)18。信號(hào)18與施加于發(fā)射器電路2的信號(hào)4相 同。該目的為將此原始信號(hào)4轉(zhuǎn)換成脈沖10,從而可以降低頻域中 的幅值。接收器電路3接收由發(fā)射器2所產(chǎn)生的脈沖10,且由輸入 脈沖IO恢復(fù)為原始信號(hào)18。接收器電路3由緩存器11與鎖相回路 電路28所構(gòu)成。緩存器11由輸入脈沖IO產(chǎn)生經(jīng)分頻信號(hào)12。將該 信號(hào)12提供給鎖相回路(PLL)電路28,以產(chǎn)生信號(hào)18。鎖相回路28 可以為固定式或可編程式。接收器3可以建立于芯片本身、或例如 微處理器、微處理器支持芯片、橋芯片、或任何其它特殊應(yīng)用集成 電路(ASIC)的較大芯片的 一部份。以此方式各ASIC可以對(duì)輸入脈沖 進(jìn)行譯碼,以及從該脈沖產(chǎn)生原始信號(hào)。接收器電路3可以由硬件、 軟件、或固件實(shí)施。如果以軟件或固件實(shí)施,則可以使用數(shù)字信號(hào) 處理技術(shù)。當(dāng)在硬件中執(zhí)行時(shí),其可以為模擬、數(shù)字或混合電路。 接收器電路3可以設(shè)計(jì)于一芯片中、或可以為一離散電路。該接收器電i 各可以為可編程式或固定式。
緩存器具有一觸發(fā)器。緩存器ll接收輸入脈沖IO且從這些脈沖 產(chǎn)生一信號(hào)12。緩存器11的主要功能為延伸該輸入脈沖10。在此 設(shè)計(jì)中使用一觸發(fā)器。將輸入信號(hào)IO施加于觸發(fā)器的時(shí)鐘信號(hào)。因 此,觸發(fā)器的輸出隨各脈沖改變。緩存器11可以使用例如觸發(fā)器與 邏輯門(mén)的數(shù)字電路組件而建立。其亦可以使用模擬電路組件。緩存 器11的功能可以藉由軟件或固件實(shí)施。當(dāng)以軟件或固件實(shí)施時(shí),則 可以使用數(shù)字信號(hào)處理技術(shù)。緩存器11亦可以例如微處器或特殊應(yīng) 用集成電路的較大電路來(lái)執(zhí)行。
鎖相回路具有一相位比較器、充電泵、電壓控制振蕩器、以及分 頻器。鎖相回路28接收緩存器11的輸出12且產(chǎn)生信號(hào)18,該信號(hào) 的頻率為輸入信號(hào)12的倍數(shù)。該鎖相回路由相位比較器13、充電泵 15、電壓控制振蕩器17、以及分頻器20所構(gòu)成。相位比較器13檢 測(cè)輸入信號(hào)12與反饋信號(hào)19間的相位差。該相位比較器具有兩個(gè) 輸出脈沖,其一稱為UP且其另一稱為DOWN。如果輸入信號(hào)12的 相位大于反^t赍信號(hào)19的相位,則UP輸出為高,否則DOWN輸出為 高。將這些輸出施加于產(chǎn)生充電電流16的充電泵15。使用這些充電 電流16在輸出處對(duì)濾波器電容器充電。電容器輸出16連接至電壓 控制振蕩器(VCO)17。 VCO 17接收輸入電壓16,且輸出18的頻率 是由該輸入電壓決定。將VC0 17的輸出18提供給分頻器20。該分 頻器電路20接收來(lái)自VCO 17的輸入18,且以預(yù)定數(shù)目對(duì)信號(hào)18 分頻。將分頻器的輸出19施加至相位比較器13,以作為反饋信號(hào) 19。因此,PLL電i 各28將輸入信號(hào)12的頻率乘以一預(yù)定數(shù)目。鎖 相回路28可以建立于接收器芯片3中,或可以建立于特殊應(yīng)用集成 芯片中。其可以建立為模擬的、數(shù)字的或其組合。此鎖相回路可以 在軟件或固件中實(shí)施。此分頻因子可以為固定式或可編程式。
發(fā)射器單元2的輸入4為一經(jīng)處理的信號(hào)。發(fā)射器單元2之內(nèi), 將輸入信號(hào)4施加于分頻器5,其以預(yù)定值對(duì)輸入信號(hào)4分頻。將分 頻器5的輸出6施加于脈沖成形電路27。脈沖成形電路27產(chǎn)生窄脈沖10,其一在輸入信號(hào)的前緣,且另一在輸入信號(hào)的后緣。脈沖成 形電路27的輸出IO連接至發(fā)射器2的輸出端。信號(hào)IO在媒體中傳 送且抵達(dá)接收器電路3。接收器3接收此信號(hào)IO作為輸入信號(hào),且 將其施加至緩存器電路11。緩存器電路ll的輸出12連接至鎖相回 路的輸入12。鎖相回路的輸出18與送至發(fā)射器電路2的輸入信號(hào)4 相同。該發(fā)射器可以為獨(dú)立電路。其亦可以并入較大ASIC的內(nèi)部。 接收器亦可以為獨(dú)立電路。其亦可以并入較大的特殊應(yīng)用集成電路 中。如果這些電路并入于特殊應(yīng)用集成電i 各中,則將原始信號(hào)施加 于設(shè)置有發(fā)射器電路的特殊應(yīng)用集成電路。將其中設(shè)置有發(fā)射器的 特殊應(yīng)用集成電路的輸出施加于其中設(shè)置有接收器的特殊應(yīng)用電 路。其中設(shè)置有接收器電路的特殊應(yīng)用電路的輸出為原始信號(hào)。鎖 相回路電3各可以隨著不同電路而改變,以產(chǎn)生相同或類似的結(jié)果, 該結(jié)果為輸出信號(hào),其頻率為輸入信號(hào)頻率的倍數(shù)。可以使用不同 方法例如數(shù)字、模擬或其組合以設(shè)計(jì)緩存器電路。
本發(fā)明修正任何給定信號(hào)的頻譜,從而可以降低頻譜的幅值,且 將能量擴(kuò)散至不同頻率。該電路是由發(fā)射器2與接收器3所構(gòu)成。 圖1示出了這些組件。板1在其它電路中具有發(fā)射器單元2與接收 器單元3。板1在其上具有許多其它電路,且所有這些電路使用共同 的時(shí)鐘以同步操作。時(shí)鐘信號(hào)的高頻率造成在頻域中的高幅值信號(hào)。 這些信號(hào)會(huì)在基波頻率以及諧波頻率中產(chǎn)生。為了去除這些噪聲, 可以將發(fā)射器單元2添加至該板。以此方式將時(shí)鐘信號(hào)修正,以改 變其頻譜以降低噪聲。將降低噪聲的信號(hào)傳輸至該板上的其它電路。 在電路板1的另一側(cè)上,使用接收器3而從經(jīng)發(fā)射信號(hào)恢復(fù)為原始 時(shí)鐘信號(hào)。在該板上可以有復(fù)數(shù)個(gè)接收器。在圖2中示出了發(fā)射器 電路2的細(xì)節(jié)。將時(shí)鐘信號(hào)4施加于分頻器電路5。由分頻器電路5 對(duì)輸入信號(hào)4分頻。分頻器電路5的輸出6施加于脈沖成形電路27。 在圖2與圖5中示出了脈沖成形單元。參考圖5,將輸入6施加于積 分器單元7與積分器單元21。這些單元將輸入信號(hào)整合。將輸出8 與24以及輸入信號(hào)6 —起施加于邏輯電路9與22。來(lái)自邏輯電路9與22的輸出26與25施加于另一邏輯電路23。來(lái)自邏輯電路23的 輸出10為發(fā)射器單元的輸出。圖3示出了接收器電路的細(xì)節(jié)。輸入 信號(hào)10為由發(fā)射器單元2所發(fā)出的經(jīng)修正的時(shí)鐘信號(hào)。將信號(hào)10 施加于緩存器11,其將輸入脈沖轉(zhuǎn)換成具有較低頻率的脈沖。緩存 器電路ll的輸出12施加于PLL28。在圖3中示出了 PLL28的細(xì)節(jié)。 PLL的第一組件為相位比較器13,其由緩存器11接收輸入12、且 由分頻器20接收其它輸入19。在將這兩個(gè)輸入信號(hào)12與19間的相 位比較后,將相位比較器的輸出14施加于充電泵電路15。此電路產(chǎn) 生用于電壓控制振蕩器(VC0)17所需的電流16。 VCO 17的輸出18 為PLL 28的輸出。亦將該輸出18施加于對(duì)信號(hào)18分頻的分頻器20。 將分頻器20的輸出19施加于相位比較器13,作為以上所討論的其 它輸入。接收器3的輸出18為原始時(shí)鐘信號(hào)。圖4示出了在此系統(tǒng) 不同級(jí)的不同信號(hào)。信號(hào)4為施加于發(fā)射器2的原始時(shí)鐘信號(hào)。此 信號(hào)由分頻器5分頻以獲得信號(hào)6。脈沖成形電路27在其輸入接收 信號(hào)6,且產(chǎn)生在頻譜中具有較低幅值的信號(hào)10。將信號(hào)10施加于 接收器3的輸入。在接收器3中的緩存器11將信號(hào)10轉(zhuǎn)換成具有 較低頻率的信號(hào)12。 PLL28的輸出為與原始時(shí)鐘信號(hào)4相同的信號(hào) 18。
關(guān)于本發(fā)明使用與操作方式的進(jìn)一步討論,可以從以上的說(shuō)明中 明顯得到。因此,在此并不提供有關(guān)于使用與操作方式的進(jìn)一步討 論。
由于以上說(shuō)明而可以實(shí)現(xiàn)用于本發(fā)明零件的最佳尺寸關(guān)系,此包 括:在尺寸、材料、形狀、形式、操作功能與方式、組裝、以及使用, 而被認(rèn)為對(duì)于本領(lǐng)域的技術(shù)人員為明顯的,且在附圖中所描述與在 說(shuō)明書(shū)中說(shuō)明所有等同關(guān)系,其用意為包括于本發(fā)明中。
因此,以上描述僅為對(duì)于本發(fā)明原理的說(shuō)明。此外,由于對(duì)于本 領(lǐng)域的技術(shù)人員可以容易地產(chǎn)生各種修正與改變,其用意并不在于 將本發(fā)明限制于所顯示與說(shuō)明的確實(shí)的結(jié)構(gòu)與操作,以及因此所有 適當(dāng)?shù)男拚c等同對(duì)象落入本發(fā)明之范圍中。
權(quán)利要求
1.一種用于減少來(lái)自電路板或系統(tǒng)的電磁輻射的系統(tǒng),包括發(fā)射器電路,用于接收信號(hào),且將其轉(zhuǎn)換成具有低于原始信號(hào)的電磁輻射的信號(hào);以及一個(gè)或多個(gè)接收器,用于從所發(fā)射信號(hào)恢復(fù)為原始信號(hào)。
2. 如權(quán)利要求l所述的系統(tǒng),其特征在于,所述發(fā)射器包括分 頻器與脈沖成形電路。
3. 如權(quán)利要求l所述的系統(tǒng),其特征在于,所述發(fā)射器為獨(dú)立 的集成電路。
4. 如權(quán)利要求l所述的系統(tǒng),其特征在于,所述發(fā)射器為較大 集成電if各的一部4分。
5. 如權(quán)利要求2所述的系統(tǒng),其特征在于,所述分頻器為固定 式或可編,呈式。
6. 如權(quán)利要求5所述的系統(tǒng),其特征在于,所述分頻器為可編 程式,且可向其提供分頻數(shù)目以控制分頻因子。
7. 如權(quán)利要求5所述的系統(tǒng),其特征在于,所述分頻器在軟件 中實(shí)施。
8. 如權(quán)利要求5所述的系統(tǒng),其特征在于,所述分頻器在使用 不同硬件組件的硬件中實(shí)施。
9. 如權(quán)利要求2所述的系統(tǒng),其特征在于,所述用于改變所述 信號(hào)形狀的裝置包括積分器。
10. 如權(quán)利要求7所述的系統(tǒng),其特征在于,所述積分器使用模 擬組件或數(shù)字信號(hào)處理設(shè)計(jì)。
11. 如權(quán)利要求7所述的系統(tǒng),其特征在于,所述積分器為可編 程式,以調(diào)整經(jīng)修正信號(hào)的脈沖寬度。
12. 如權(quán)利要求l所述的系統(tǒng),其特征在于,所述發(fā)射器在例如 5伏特、3.3伏特、2.5伏特、以及1.8伏特的不同電壓工作。
13. 如權(quán)利要求l所述的系統(tǒng),其特征在于,所述發(fā)射器由軟件實(shí)施。
14. 一種系統(tǒng),包括發(fā)射器,其通過(guò)將輸入信號(hào)分頻且因此降低其信號(hào)頻率,而將一 給定信號(hào)轉(zhuǎn)換成另 一信號(hào),其具有低于原始信號(hào)的電磁輻射;脈沖成形電路,其在經(jīng)分頻信號(hào)的前緣與后緣產(chǎn)生窄脈沖;以及 接收器,用于通過(guò)使用鎖相回路電路,而從所接收信號(hào)恢復(fù)為原 始信號(hào)。
15. 如權(quán)利要求14所述的系統(tǒng),其特征在于,所述脈沖成形電 路為硬件電路。
16. 如權(quán)利要求14所述的系統(tǒng),其特征在于,所述脈沖成形電 路由軟件實(shí)施。
17. 如權(quán)利要求14所述的系統(tǒng),其特征在于,所述接收器包括 前置放大器與鎖相回路電路。
18. 如片又利要求15所述的系統(tǒng),其特4正在于,所述鎖相回路電 路為可編程式。
19. 如權(quán)利要求14所述的系統(tǒng),其特征在于,所述接收器為獨(dú) 立的集成電路。
20. 如權(quán)利要求14所述的系統(tǒng),其特征在于,所述接收器在另 一個(gè)特殊應(yīng)用集成電3各中實(shí)施。
21. 如權(quán)利要求14所述的系統(tǒng),其特征在于,所述脈沖成形電 路產(chǎn)生窄脈沖。
22. 如權(quán)利要求14所述的系統(tǒng),其特征在于,所述脈沖寬度為 可編程式。
全文摘要
一種用于降低給定信號(hào)的輻射的低輻射信號(hào)發(fā)生器與分布系統(tǒng)。通過(guò)修正該信號(hào)且恢復(fù)原始信號(hào)來(lái)實(shí)現(xiàn)。本發(fā)明的裝置包括發(fā)射器,其修正給定信號(hào);分頻器,其設(shè)置于發(fā)射器中,且將輸入信號(hào)分頻;脈沖成形電路,其產(chǎn)生兩個(gè)脈沖,一個(gè)在輸入信號(hào)的前緣且另一個(gè)在輸入信號(hào)的后緣;接收器,其從經(jīng)修正信號(hào)恢復(fù)為原始信號(hào);緩存器,其根據(jù)輸入脈沖而產(chǎn)生一信號(hào);以及鎖相回路電路,其在輸出產(chǎn)生一信號(hào)。該發(fā)射器具有將輸入信號(hào)分頻之分頻電路。該發(fā)射器亦具有脈沖電路,以產(chǎn)生兩個(gè)脈沖。分頻器具有5個(gè)觸發(fā)器,其以預(yù)先確定數(shù)量對(duì)輸入信號(hào)分頻。脈沖成形電路具有兩個(gè)積分器與邏輯門(mén)。接收器具有緩存器電路與鎖相回路。緩存器具有觸發(fā)器。鎖相回路具有相位比較器、充電泵、電壓控制振蕩器以及分頻器。
文檔編號(hào)H04B1/00GK101601189SQ200680046908
公開(kāi)日2009年12月9日 申請(qǐng)日期2006年11月22日 優(yōu)先權(quán)日2005年12月13日
發(fā)明者戈卡爾普·貝拉默戈魯 申請(qǐng)人:Awq顧問(wèn)公司