專利名稱:相位同步方法及電路的制作方法
技術(shù)領(lǐng)域:
本發(fā)明涉及適于使圖像信號的相位同步時的相位同步方法及電路,特別是涉及用數(shù)字信號形成與輸入信號的相位同步的所希望的信號時使用的相位同步方法及電路。
在合成多個圖像信號的情況下,有必要使被合成的多個圖像信號的同步信號的相位同步,作為這樣的使圖像信號的相位同步時所使用的相位同步方法和電路,以往在日本公開專利文件昭64-11477和平1-190176中所披露的技術(shù)已為公知。
即在昭64-11477公開專利文件中,所記載的技術(shù)方案是先把第1圖像信號變換為數(shù)字?jǐn)?shù)據(jù),再按順序存儲在3個存儲器中,然后與第2圖像信號同步地讀取這些存儲器,這樣就能使這些存儲器中所存儲的第1圖像信號與第2圖像信號同步,并能把這些第1和第2圖像信號合成起來。
但是,按照昭64-11477所公開的技術(shù),由于第1和第2圖像信號是按同步信號的電平大小來同步的,沒有考慮更高頻率的彩色副載波信號的同步問題,因此,彩色信號不能合成,只能合成例如第1圖像信號僅是亮度信號(黑白信號)的情況。
為此,在平1-190176專利公開文件中,是從第1和第2圖像信號中分別把RGB信號解碼,再按照各自的同步信號存儲在第1和第2幀存儲器內(nèi),并與某一方的圖像信號同步地讀取這些幀存儲器,同時按RGB信號的形態(tài)合成被讀出的第1和第2圖像信號,然后再從合成的RGB信號對復(fù)合圖像信號編碼。
按照這種方案,因?yàn)橛肦GB信號進(jìn)行合成,所以不會發(fā)彩色副載波信號的同步問題,但是,其結(jié)構(gòu)在從A/D變換器61c、62c到D/A變換器72之間的電路中必須分別有RGB的3個系統(tǒng),所以電路結(jié)構(gòu)變得極為龐大。
可是,在進(jìn)行如復(fù)合圖像信號的合成時,必須進(jìn)行彩色副載波信號的相位同步,在這種情況下,原來一直采用模擬處理的所謂PLL等,所以必須用振蕩器等復(fù)雜的電路元件,而且會發(fā)生模擬處理的特性零散及不穩(wěn)定性等問題。
近年來,數(shù)字電視廣播中見到的圖像信號的數(shù)字化正在發(fā)展,在這種數(shù)字信號的處理時,要實(shí)現(xiàn)用數(shù)字信號處理的相位同步。
另外,在這樣的相位同步之中,并不限于模擬信號與模擬信號、數(shù)字信號與數(shù)字信號的同類信號,即使在模似信號與數(shù)字信號混合存在的狀況下,也要實(shí)現(xiàn)相位同步。
本發(fā)明就是鑒于這一點(diǎn)而提出的,其目的是提供一種能用簡單的構(gòu)成,按數(shù)字信號處理來形成與輸入信號的相位同步的所希望的信號的相位同步方法及電路。
按照本發(fā)明的相位同步方法及電路,具有存儲了所希望的信號波形的存儲裝置,讀取存儲在上述存儲裝置中的上述所希望的信號波形的信號的同時,對任意頻率的輸入信號和由上述存儲裝置中讀取的上述所希望的信號波形的信號進(jìn)行相位比較,再根據(jù)由上述的相位比較檢測出的相位誤差信號控制進(jìn)行從上述存儲裝置中讀出的地址信號,從而使從上述存儲裝置中讀取的上述所希望的信號波形的信號的相位與上述任意頻率的輸入信號的相位同步。
附圖簡要說明
圖1是表示按照本發(fā)明的相位同步電路的第1實(shí)施例的構(gòu)成的方框圖。
圖2A至2D是說明圖1的地址形成電路中的地址信號生成的時序圖。
圖3是說明相位同步過的信號的發(fā)生中的任意信號波形的生成方法的曲線圖。
圖4是表示用相位同步的信號形成彩色副載波信號的構(gòu)成的方框圖。
圖5是表示按照本發(fā)明的相位同步電路的第2實(shí)施例的構(gòu)成的方框圖。
圖6A至6D是說明圖5的地址形成電路中的地址信號生成的時序圖。
圖7是按照本發(fā)明的相位同步電路的第3實(shí)施例的構(gòu)成方框圖。
圖8A至8D是說明圖7中的地址形成電路中的地址信號生成的時序圖。
以下參照附圖詳細(xì)說明按照本發(fā)明的相位同步方法及電路。
本發(fā)明是用數(shù)字信號處理來形成與輸入信號的相位同步的所希望的信號的技術(shù)方案,為此,在本發(fā)明中,讀取存儲在存儲裝置中的信號的同時,對輸入信號與從存儲裝置中讀出的信號進(jìn)行相位比較,再根據(jù)檢測出的相位誤差信號控制存儲裝置的讀出地址信號,從而使所讀出的信號的相位與輸入信號的相位同步。
本發(fā)明的第1實(shí)施例的構(gòu)成如下,即圖1是表示按照本發(fā)明的相位同步電路的第1實(shí)施例構(gòu)成的方框圖。
在圖1中,例如作為基準(zhǔn)的模擬正弦波信號Sr被輸入到輸入端1,該正弦波信號Sr被提供給檢測2個模擬信號間的相位差的方向和大小的相位檢波電路2的一個輸入端。
并且設(shè)置用數(shù)字量來存儲所希望的正弦波信號的波形的存儲器3,把來自輸入端4的模擬信號提供給該存儲器3的同時,提供來自所述的地址信號生成電路5的讀出地址信號,就這樣來讀出正弦波信號的波形,而且把讀出的這個數(shù)字正弦波信號Sd送到輸出端6。
與此同時,把從存儲器3讀出的正弦波信號Sd送到D/A變換電路7,變換成模擬信號,再把這個經(jīng)變換的模擬正弦波信號Sa提供給上述相位檢波電路2的另一方的輸入端。并且,用這個相位檢波電路2檢測上述2個模擬信號間的相位差的方向和大小,然后把該相位差信號(a)提供給上述地址信號生成電路5。
進(jìn)一步如下所述,在地址信號生成電路5中進(jìn)行上述的讀出地址信號的生成。
即把由上述的輸入端4提供的模擬信號提供給構(gòu)成地址信號生成電路5的計(jì)數(shù)器51的時鐘端,而且用上述相位檢波電路2按脈沖寬度調(diào)制(PWM)信號檢測出送來的2個模擬信號間的相位差,再把所檢測出的這個相位差信號(a)送到計(jì)數(shù)器51的使能端(EN)。
這樣,在來自相位檢波電路2的相位差信號為高電位期間,這個計(jì)數(shù)器51進(jìn)行由輸入端4送來的時鐘信號的計(jì)數(shù),并且把來自端子52的指示相位檢波電路2進(jìn)行檢測的清零(CLR)信號送到該計(jì)數(shù)器51,用該清零信號把計(jì)數(shù)器51的計(jì)數(shù)值復(fù)位。
進(jìn)一步把由計(jì)數(shù)器51計(jì)數(shù)的計(jì)數(shù)值提供到保持電路53,同時把緊接在上述清零信號之前形成的來自端子54的選通脈沖信號(STB)也送到該保持電路53,并用該選通脈沖信號把這時的計(jì)數(shù)器51的計(jì)數(shù)值保持在保持電路53內(nèi)。
再把保持在該保持電路53內(nèi)的,相當(dāng)于相位差信號的高電位期間的時鐘信號的計(jì)數(shù)值送到加法電路55,并用該加法電路55加上來自端子56的后述的規(guī)定值(-n),進(jìn)而把來自該加法電路55的加法計(jì)算值提供給加法電路57,用該加法電路57對來自存儲器3的等差地址值進(jìn)行加法運(yùn)算。
在這里,這個等差地址值是根據(jù)存儲器3中所存儲的數(shù)字正弦波信號Sd的取樣速率與時鐘信號的比按等差數(shù)列求出的值。因此,該等差地址比值是可以予先存儲在存儲器3內(nèi)的,再按順序讀出該存儲器3內(nèi)存儲的值,并提供給加法電路57。
把這個用加法電路57加法計(jì)算得到的地址值(計(jì)數(shù)值+規(guī)定值(-n)+等差地址值)送到存儲器3,并進(jìn)行上述數(shù)字正弦波信號Sd的讀出。
在這種情況下,計(jì)數(shù)值和規(guī)定值(-n)是在由輸入端1輸入的模擬正弦波信號Sr的每1個周期被更新的值。對應(yīng)于此,等差地址值是每個時鐘信號變化的值,把這些信號加在一起就形成每個時鐘信號變化的讀出地址,并把它送到存儲器3。
在上述的電路中,由相位檢波電路2把圖2的A上所示的相位差信號(a)提供到計(jì)數(shù)器51,并把圖2的B上所示的選通脈沖信號(STB)和清零(CLR)信號提供到端子52、54,再把圖2的D上所示的時鐘(CLK)信號供給輸入端4。
因此,在相位差信號(a)的高電位期間的計(jì)數(shù)器51的計(jì)數(shù)值為(n)時,就從加法電路55輸出加法運(yùn)算值“0”,這樣,把地址“0”作為始端的讀出地址信號提供給存儲器3,然后,從存儲器3中,按與時鐘信號同步的規(guī)定頻率,以基準(zhǔn)相位讀出所存儲的數(shù)字正弦波信號Sd。
進(jìn)一步把讀出的這個數(shù)字正弦波信號Sa送到輸出端6,同時,經(jīng)D/A變換電路7送到相位檢波電路2。如果這時從相位檢波器2把高電位期間的時鐘信號的計(jì)數(shù)值達(dá)到(n)的相位差信號(a)輸出的話,那么來自加法電路55的加法值仍為“0”,原樣不變,該電路就穩(wěn)定在這個狀態(tài)下。
與此相反,一旦由輸入端1輸入的正弦波信號Sr的相位滯后,相位檢波電路2的輸出就變化,而使相位差信號(a)的高電位期間的長度變長,因此,計(jì)數(shù)器51的計(jì)數(shù)值變大(n+Δ),并從加法電路55輸出“+Δ”的相加值。
因此,加法電路57輸出把地址值“+Δ”作為始端的讀出地址信號,并提供給存儲器3,所以,這個存儲器3就按照所存儲的數(shù)字正弦波信號Sd與時鐘信號同步的規(guī)定頻率讀出相位位移“+Δ”(相位滯后)數(shù)字正弦波信號Sd。
在由輸入端1輸入的正弦波信號Sr的相位變得超前的情況下,相位檢波電路2的輸出發(fā)生變化,使相位差信號(a)的高電位期間的長度變短,因此,計(jì)數(shù)器51的計(jì)數(shù)值變小(n-Δ),加法電路55輸出“-Δ”的加法值。
所以,加法電路57輸出以地址值“-Δ”為始端的讀出地址信號,并提供給存儲器3。因此,存儲器3按所存儲的數(shù)字正弦波信號Sd與時鐘信號同步的規(guī)定頻率讀出相位位移“-Δ”(超前相位)的數(shù)字正弦波信號Sd。
即該存儲器3讀出由輸入端1輸入的正弦波信號Sr的相位變化量(±Δ)相移后的數(shù)字正弦波信號Sd。這樣,與由輸入端1輸入的正弦波信號Sr相位同步的數(shù)字正弦波信號Sd就被送到輸出端6,而且,這個動作每次由相位檢波電路2進(jìn)行檢測時用清零信號把計(jì)數(shù)器51的計(jì)數(shù)值復(fù)位,重復(fù)執(zhí)行。
圖3表示實(shí)際上從存儲器3讀出數(shù)字正弦波信號Sd時的步驟。即圖3中,在存儲器3中存儲有只用實(shí)線表示的1/4周期的波形。
在讀出數(shù)字正弦波信號Sd時,1/4周期①按原樣順序讀出,逆時間軸讀出1/4周期②,把極性翻轉(zhuǎn)讀出1/4周期③,逆時間軸且翻轉(zhuǎn)極性讀出1/4周期④,這樣就把1個周期的數(shù)字正弦波信號Sd讀取出來。
根據(jù)由輸入端1輸入的正弦波信號Sr的相位變化(±Δ)移動讀出的這個信號的始端位置,從而把與輸入端所輸入的正弦波信號Sr相位同步的數(shù)字正弦波信號Sd送到輸出端6。
在上述的電路中,因?yàn)槿』鶞?zhǔn)值(n)為計(jì)數(shù)器51的最大計(jì)數(shù)值的1/2,即取計(jì)數(shù)器51的最大計(jì)數(shù)值為2n,所以能與由輸入端1輸入的正弦波信號Sr的-n~+n的相位的變化相對應(yīng),而且,由于與用計(jì)數(shù)器51所計(jì)數(shù)的最大計(jì)數(shù)值2n相當(dāng)?shù)臅r間取為所求出的正弦波信號的1周期以上,所以這就能與360度的相位變化相對應(yīng)。
另外,在上述的電路中,由于使存儲器3的讀出位置整體偏離1/4周期,所以能夠與由輸入端1輸入的正弦波信號Sr相位同步地取出數(shù)字余弦波信號,而且由于存儲器3中存儲任意波形,所以也能與輸入信號相位同步地形成上述三角函數(shù)波形以外的其他波形的信號。
這樣,按照上述的電路,在讀出存儲裝置中所存儲的信號的同時,對輸入信號與從存儲裝置中讀出的信號進(jìn)行相位比較,再根據(jù)檢測出的相位誤差信號控制存儲裝置的讀出地址信號,從而能使讀出的信號的相位同步于輸入信號的相位,并能夠以簡單的構(gòu)成,用數(shù)字信號處理來形成與輸入信號的相位同步的所希望的信號。
在圖4中表示了使用如上所述形成的數(shù)字正弦波信號Sin和數(shù)字余弦波信號Cos來進(jìn)行復(fù)合圖像信號的編碼的電路構(gòu)成。
即在圖4中,例如數(shù)字圖像信號的亮度信號Y和2軸彩色信號CB、CR通過輸入端40被送到數(shù)字矩陣電路41,并由該矩陣電路41從上述信號中取出亮度信號Y和色差信號R-Y、B-Y,再把所取出的亮度信號送到數(shù)字的NTSC編碼電路42。
把來自矩陣電路41的色差信號R-Y送到乘法電路43,與供給端子44的上述數(shù)字正弦波信號Sin相乘。把來自矩陣電路41的色差信號B-Y送到乘法電路45,與供給端子46的上述數(shù)字余弦波信號Cos相乘。把這些乘積信號用加法電路47相加,以數(shù)字形式形成彩色副載波信號Sc。
把這個彩色副載波信號Sc提供給數(shù)字的NTSC編碼電路42,與上述亮度信號Y復(fù)合在一起,以數(shù)字形式形成例如NTSC制式的復(fù)合圖像信號,再把該復(fù)合圖像信號送到D/A變換電路48,變換為模擬信號之后送到輸出端49。
就這樣,使用與上述的圖1的由輸入端1輸入的信號相位同步的數(shù)字正弦信號Sin和數(shù)字余弦信號Cos來進(jìn)行復(fù)合圖像信號的編碼。因此,由于把這個由輸入端1提供的信號作成為任意電視信號的彩色副載波,所以能形成與該電視信號的彩色副載波相位同步的復(fù)合圖像信號,并能實(shí)現(xiàn)這些圖像信號的合成。
即在該電路中,能夠使由輸入端40提供的數(shù)字圖像信號與由輸入端1提供的模擬圖像位號相位同步,并進(jìn)行編碼,所以,即使在模擬信號和數(shù)字信號混雜在一起的狀況下,也能實(shí)現(xiàn)相位同步。
另外,圖5是表示按照本發(fā)明的相位同步電路的第2實(shí)施例的構(gòu)成的方框圖。在圖5中,與上述圖1相對應(yīng)的部分標(biāo)以相同的符號,故省略了重復(fù)說明。
在第2實(shí)施例中,送到地址信號生成電路5中的輸入端4的上述模擬信號被送到構(gòu)成地址信號生成電路5的計(jì)數(shù)器61的時鐘端子,并把來自上述相位檢波電路2的相位差信號(a)(PWM信號)送到計(jì)數(shù)器61的進(jìn)退位控制端(U/D)。
這樣,在來自相位檢波電路2的相位差信號為高電位期間,該計(jì)數(shù)器61中進(jìn)行由輸入端4輸入的時鐘信號的進(jìn)位計(jì)數(shù),而在低電位期間進(jìn)行由輸入端4輸入的時鐘信號的退位計(jì)數(shù)。而且把來自端子62的指示用相位檢波電路2已進(jìn)行過檢測的清零(CLR)信號提供到這個計(jì)數(shù)器61,并用該清零信號使計(jì)數(shù)器61的計(jì)數(shù)值復(fù)位。
進(jìn)一步把由計(jì)數(shù)器61所計(jì)數(shù)的計(jì)數(shù)值送到保持電路63,并把來自端子64的形成在緊接在上述清零信號之前的選通脈沖(STB)信號供給到該保持電路63,該選通脈沖信號把這時的計(jì)數(shù)器61的計(jì)數(shù)值保持在保持電路63中。
把保持在該保持電路63內(nèi)的相當(dāng)于相位差信號的高電位期間的時鐘信號的計(jì)數(shù)值提供到加法電路65,該加法電路65對來自上述的存儲器3的等差地址值進(jìn)行相加運(yùn)算,把由該加法電路65算出的地址值(計(jì)數(shù)值+等差地址值)送到存儲器3,進(jìn)行上述數(shù)字正弦波信號Sd的讀出。
在上述的電路中,圖6的A所示的相位差信號(a)從相位檢波電路2送到計(jì)數(shù)器61,并把圖6的B、C所示的選通脈沖(STB)信號和清零(CLR)信號供給到端子62、64。進(jìn)而把圖6的D所示的時鐘(CLK)信號送到輸入端4。
因此,在相位差信號(a)的高電位期間和低電位期間的長度相等時,計(jì)數(shù)器61的計(jì)數(shù)值為“0”,因此,把地址值“0”作為始端的讀出地址信號提供給存儲器3,并從存儲器3中按與時鐘信號同步的規(guī)定頻率以基準(zhǔn)相位讀出存儲的數(shù)字正弦波信號Sd。
另外,在把該讀出的數(shù)字正弦波信號Sd送到輸出端6的同時,通過D/A變換電路7供給相位檢波電路2。這時,如果從相位檢波電路2輸出高電位期間和低電位期間的長度相等的相位差信號(a),那么計(jì)數(shù)器61的計(jì)數(shù)值仍舊為“0”,原樣不變,該電路穩(wěn)定在這種狀態(tài)。
對此,一旦輸入到輸入端1的正弦波信號Sr的相位滯后,相位檢波電路2的輸出就變化,使相位差信號(a)的高電位期間變長,所以,從計(jì)數(shù)器61輸出“+Δ”的加法值。
因此,從加法電路65輸出把地址值“+Δ”作為始端的讀出地址信號,并送到存儲器3。這樣,從該存儲器3按照同步于所存儲的數(shù)字正弦波信號Sd的規(guī)定頻率讀出相位移動“+Δ”(相位滯后)的數(shù)字正弦波信號Sd。
在由輸入端1所輸入的正弦波信號Sr的相位變得超前的情況下,相位檢波電路2的輸出就被改變,從而使相位差信號(a)的低電位期間變長,因此,從計(jì)數(shù)器61輸出“-Δ”加數(shù)值。
所以,從加法電路65輸出把地址值“-Δ”作為始端的讀出地址信號,并送到存儲器3,這樣,再從該存儲器3中按照存儲的數(shù)字正弦波信號Sd與時鐘信號同步的規(guī)定的頻率讀出相移“-Δ”(超前相位)的數(shù)字正弦波信號Sd。
也就是說,從該存儲器3中讀出由輸入端1輸入的正弦波信號Sr的相位變化了(±Δ)相移的數(shù)字正弦波信號Sd,這樣,就把與由輸入端1輸入的正弦波信號Sr相位同步的數(shù)字正弦波信號Sd送到輸出端6,而且在用相位檢波電路2進(jìn)行檢測時,用清零信號使計(jì)數(shù)器61的計(jì)數(shù)值復(fù)位,重復(fù)執(zhí)行這個動作。
這樣,即使在該第2實(shí)施例的電路中,讀出存儲器中所存儲的信號的同時,對輸入信號和從存儲器中讀出的信號進(jìn)行相位比較,再根據(jù)檢測出的相位誤差信號來控制存儲器的讀出地址信號,從而使讀出的信號的相位與輸入信號的相位同步,這樣也能用簡單的構(gòu)成,以數(shù)字信號處理來實(shí)現(xiàn)與輸入信號的相位同步的所希望的信號的形成。
圖7是表示按照本發(fā)明的相位同步電路的第3實(shí)施例的構(gòu)成的方框圖,在圖7中與圖1相對應(yīng)的部分均標(biāo)注同樣的標(biāo)號,故省略重復(fù)說明。
即在該第3實(shí)施例的電路中,改變了地址信號生成電路5內(nèi)的上述相位檢波電路2的構(gòu)成,在該例中,由相位檢波電路21按脈沖數(shù)調(diào)制(PNM)信號檢測供給的2個模擬信號間的相位差的大小的同時,檢測出表示相位差方向的U/D信號,并且把該相位差信號(a)(PNM信號)提供給構(gòu)成地址信號生成電路5的計(jì)數(shù)器71的時鐘端,同時把U/D信號送到進(jìn)位退位控制端(U/D)。
這樣,該計(jì)數(shù)器71根據(jù)由相位檢波電路21供給的2個模擬信號間的相位差的大小和方向進(jìn)行進(jìn)位/退位計(jì)數(shù),而且在來自上述相位檢波電路21的PNM信號的脈沖數(shù)達(dá)到2m時,把來自端子72的清零(CLR)信號供給該計(jì)數(shù)器71,并用該清零信號使計(jì)數(shù)器71的計(jì)數(shù)值復(fù)位。
進(jìn)而把該計(jì)數(shù)器71所計(jì)數(shù)值送到保持電路73,并把來自端子74的緊接上述清零信號之前形成的選通脈沖(STB)信號提供到該保持電路73,并且用該選通脈沖信號把這時的計(jì)數(shù)器71的計(jì)數(shù)值保持在保持電路73中。
把保持在該保持電路73內(nèi)的計(jì)數(shù)器71的計(jì)數(shù)值提供到加法電路75,用該加法電路75加上來自上述存儲器3的等差地址值,再把用該加法電路75加得的地址值(計(jì)數(shù)值+等差地址值)送到存儲器3,進(jìn)行上述數(shù)字正弦波信號Sd的讀出。
另外,在上述的電路中,從相位檢波電路21把如圖8的A、B所示的U/D信號和相位差信號(a)提供給計(jì)數(shù)器71,并把圖8的C、D所示的選通脈沖(STB)信號和清零(CLR)信號送到端子72、74。
因此,在U/D信號的高電位期間和低電位期間的相位差信號(a)的脈沖數(shù)相等時,計(jì)數(shù)器71的計(jì)數(shù)值就為“0”,這樣,就把地址值“0”作為始端的讀出地址信號提供到存儲器3,再從存儲器3中按照與時鐘信號同步的規(guī)定頻率以基準(zhǔn)相位讀出所存儲的數(shù)字正弦波信號Sd。
把讀出的這個數(shù)字正弦波信號Sd送到輸出端6的同時,通過D/A變換電路7提供給相位檢波電路21。如果這時由相位檢波電路21輸出U/D信號高電位期間和低電位期間相等的相位差信號(a),計(jì)數(shù)器71的計(jì)數(shù)值為“0”,原樣不變,該電路就穩(wěn)定在這種狀態(tài)下。
與此相對應(yīng),當(dāng)由輸入端1輸入的正弦波信號Sr的相位滯后時,相位檢波器21的輸出就發(fā)生變化,使U/D信號高電位期間的相位差信號(a)的脈沖數(shù)變多,因此,從計(jì)數(shù)器71輸出“+Δ”的加法值。
因此,加法電路75輸出把地址值“+Δ”作為始端的讀出地址信號,并送到存儲器3,這樣,從存儲器3中按照數(shù)字正弦波信號與時鐘信號同步的頻率讀出相位位移了“+Δ”(相位滯后)的數(shù)字正弦波信號Sd。
在由輸入端1輸入的正弦波信號Sr的相位超前的情況下,相位檢波電路21的輸出變化,使U/D信號低電位期間的相位差信號(a)的脈沖數(shù)變多,因此計(jì)數(shù)器71輸出“-Δ”的加法值。
加法電路75輸出把地址值“-Δ”作為始端的讀出地址信號,并送到存儲器3,這樣,從存儲器3中按照所存儲的數(shù)字正弦波信號Sd與時鐘信號同步的規(guī)定頻率讀出相位位移了“-Δ”(超前相位)的數(shù)字正弦波信號Sd。
即從該存儲器3中讀出由輸入端1輸入的正弦波信號Sr的相位變化了(±Δ)的數(shù)字正弦波信號Sd,這樣,與由輸入端1輸入的正弦波信號Sr相位同步的數(shù)字正弦波信號Sd就被送到輸出端6。通過在相位檢波電路2檢測時用清零信號使計(jì)數(shù)器71的計(jì)數(shù)值復(fù)位,來重復(fù)進(jìn)行該動作。
這樣,即使在該第3實(shí)施例的電路中,讀出存儲裝置中所存儲的信號的同時,對輸入信號和從存儲裝置中讀出的信號進(jìn)行相位比較,再根據(jù)檢測出的相位誤差信號控制存儲裝置的讀出地址信號,從而使被讀出的信號的相位與輸入信號的相位同步,這樣也能用簡單的構(gòu)成,以數(shù)字信號處理來進(jìn)行與輸入信號的相位同步的所希望的信號的形成。
因此,使用本發(fā)明的這種相位同步方法及電路能夠以簡單的構(gòu)成,用數(shù)字信號處理來進(jìn)行與輸入信號的相位同步的所希望的信號的形成。
在上述的實(shí)施例中,以進(jìn)行復(fù)合圖像信號的合成的情況為例說明了本發(fā)明的實(shí)用例,但是本發(fā)明也能適用于在其他電路裝置中得到相位同步的數(shù)字信號的情況。表明在不背離本發(fā)明的綜旨的范圍內(nèi)可以實(shí)現(xiàn)各種變形方案。
權(quán)利要求
1.一種相位同步方法,其特征在于具有存儲了所希望的信號波形的存儲裝置;在讀取上述存儲裝置中存儲的上述所希望的信號波形的信號的同時,對任意頻率的輸入信號和上述存儲裝置中讀出的上述所希望的信號波形的信號進(jìn)行相位比較;根據(jù)由上述的相位比較所檢測出的相位誤差信號控制進(jìn)行上述存儲裝置的讀出的地址信號;從而使從上述存儲裝置中讀出的上述所希望的信號波形的信號的相位與上述任意頻率的輸入信號的相位同步。
2.一種相位同步電路,其特征在于具有輸入任意頻率信號的輸入裝置、存儲所希望的信號波形的存儲裝置、用來從上述存儲裝置中讀出上述所希望的信號波形的生成地址信號的地址信號生成裝置以及比較由上述存儲裝置中讀出的上述所希望的信號波形的信號和由上述輸入裝置輸入的上述任意頻率信號的相位的相位比較裝置;根據(jù)由上述相位比較裝置所得到的相位誤差信號控制由上述地址信號生成裝置所生成的上述地址信號;從上述存儲裝置中讀出與上述輸入裝置輸入的上述任意頻率信號相位同步的上述所希望的信號波形的信號。
3.根據(jù)權(quán)利要求2的相位同步電路,其特征在于上述地址信號生成裝置對基準(zhǔn)地址信號和由上述相位誤差信號形成的誤差地址信號進(jìn)行運(yùn)算,從而生成上述地址信號。
4.根據(jù)權(quán)利要求3的相位同步電路,其特征在于上述誤差信號是脈沖寬度調(diào)制信號;上述地址信號生成電路具有用上述脈沖寬度調(diào)制信號對時鐘信號進(jìn)行計(jì)數(shù)的計(jì)數(shù)電路、保持該計(jì)數(shù)電路計(jì)數(shù)值的保持電路以及對上述基準(zhǔn)地址信號和上述保持電路中所保持的上述計(jì)數(shù)值進(jìn)行運(yùn)算的運(yùn)算電路。
5.根據(jù)權(quán)利要求4的相位同步電路,其特征在于在上述脈沖寬度調(diào)制信號為一個極性時,上述計(jì)數(shù)電路對上述時鐘信號進(jìn)行進(jìn)位計(jì)數(shù),而在另一個極性時進(jìn)行退位計(jì)數(shù)。
6.根據(jù)權(quán)利要求3的相位同步電路,其特征在于上述相位誤差信號由表示相位誤差大小的脈沖數(shù)調(diào)制信號和表示相位誤差方向的進(jìn)退位信號構(gòu)成;該相位同步電路具有在上述進(jìn)退位信號為一個極性時對上述脈沖數(shù)調(diào)制信號進(jìn)位計(jì)數(shù),而為另一極性時退位計(jì)數(shù)的計(jì)數(shù)電路、保持該計(jì)數(shù)電路的計(jì)數(shù)值的保持電路、對上述基準(zhǔn)地址信號和上述保持電路中所保持的上述計(jì)數(shù)值進(jìn)行運(yùn)算的運(yùn)算電路。
7.根據(jù)權(quán)利要求2的相位同步電路,其特征在于從上述存儲裝置中讀出的上述所希望的信號波形的信號是數(shù)字信號;該相位同步電路具有數(shù)字/模擬變換器;該數(shù)字/模擬變換器把上述數(shù)字信號變換為模擬信號,再提供給上述相位比較裝置。
8.根據(jù)權(quán)利要求7的相位同步電路,其特征在于從上述存儲裝置中讀出的上述所希望的信號波形的信號是數(shù)字正弦信號或數(shù)字余弦信號。
9.根據(jù)權(quán)利要求8的相位同步電路,其特征在于由上述輸入裝置輸入的上述任意頻率信號是電視信號的彩色副載波信號。
10.根據(jù)權(quán)利要求2的相位同步電路,其特征在于上述所希望的信號波形的1/4周期波形存儲在上述存儲裝置中,任意翻轉(zhuǎn)該波形的極性和時間軸來讀出1周期的信號波形。
全文摘要
讀出存儲在存儲裝置3中的信號(數(shù)字正弦波信號)Sd的同時,把由輸入端1輸入的輸入信號(模擬正弦波信號)Sr和從存儲裝置3中讀出的信號Sd進(jìn)行D/A變換后的信號Sa進(jìn)行相位比較(比較電路2);根據(jù)檢測到的相位誤差信號(a)控制存儲裝置的讀出地址信號(地址形成電路5),從而使從輸出端6讀出的數(shù)字正弦波信號Sd的相位與由輸入端1提供的模擬正弦波信號Sr的相位同步。這樣,就能以簡單的構(gòu)成,用數(shù)字信號處理來進(jìn)行與輸入信號的相位同步的所希望的數(shù)字信號的形成。
文檔編號H03L7/08GK1150870SQ96190370
公開日1997年5月28日 申請日期1996年4月19日 優(yōu)先權(quán)日1995年4月21日
發(fā)明者茂木康秀, 山內(nèi)悅朗 申請人:索尼公司