驅(qū)動電路以及控制驅(qū)動電路的方法
【專利摘要】一種驅(qū)動電路及控制驅(qū)動電路的方法,其中該驅(qū)動電路接收數(shù)據(jù)輸入并至少依據(jù)數(shù)據(jù)輸入來產(chǎn)生輸出信號。驅(qū)動電路包含一對差動輸出端、電流式驅(qū)動單元以及電壓式驅(qū)動單元。差動輸出端具有第一輸出端以及第二輸出端。電流式驅(qū)動單元用以依據(jù)數(shù)據(jù)輸入來將第一參考電流自該第一、第二輸出端的其中之一輸出,以及依據(jù)數(shù)據(jù)輸入來從第一、第二輸出端的其中之另一接收第一參考電流。電壓式驅(qū)動單元用以依據(jù)數(shù)據(jù)輸入來將第一參考電壓耦接于第一、第二輸出端的其中之一,以及依據(jù)數(shù)據(jù)輸入來將第二參考電壓耦接于第一、第二輸出端的其中之另一。本發(fā)明所提供的驅(qū)動電路及控制驅(qū)動電路的方法能夠同時(shí)滿足低功耗與高度設(shè)計(jì)彈性的需求。
【專利說明】驅(qū)動電路以及控制驅(qū)動電路的方法
【技術(shù)領(lǐng)域】
[0001]本發(fā)明有關(guān)于信號驅(qū)動機(jī)制,尤指一種用于信號傳輸?shù)尿?qū)動電路及其控制方法。
【背景技術(shù)】
[0002]傳統(tǒng)的串行/解串行(serializer/deserializer, SerDes)架構(gòu)所采用的驅(qū)動電路包含電流式邏輯(current mode logic,CML)驅(qū)動器、電壓式(voltage mode)驅(qū)動器,以及H橋(H-bridge)電流式驅(qū)動器(以下稱作H橋驅(qū)動器),其包含耦接于差動輸出端之間的一個(gè)電阻。然而,電流式邏輯驅(qū)動器的能量損耗較大。而電壓式驅(qū)動器則是缺乏設(shè)計(jì)彈性,故不適合用于傳輸端均衡器(transmitter equalizer, TX equalizer)設(shè)計(jì)。H橋驅(qū)動器雖具有高于電流式邏輯驅(qū)動器的功率效率,但仍低于電壓式驅(qū)動器的功率效率。
[0003]因此,需要一種可同時(shí)滿足低功耗與高度設(shè)計(jì)彈性的需求的驅(qū)動電路。
【發(fā)明內(nèi)容】
[0004]為了解決上面的技術(shù)問題,本發(fā)明特提供一種可參照數(shù)據(jù)邏輯以將參考電壓與參考電流耦接于阻抗組件的驅(qū)動電路及其控制方法。
[0005]依據(jù)本發(fā)明的一個(gè)實(shí)施例,其揭示一種驅(qū)動電路。驅(qū)動電路接收第一數(shù)據(jù)輸入以及至少依據(jù)第一數(shù)據(jù)輸入來將輸出信號產(chǎn)生至終端組件。驅(qū)動電路包含一對差動輸出端、第一電流式驅(qū)動單元以及電壓式驅(qū)動單元。該對差動輸出端,用以輸出輸出信號,其中該對差動輸出端具有第一輸出端以及第二輸出端。第一電流式驅(qū)動單兀I禹接于該對差動輸出端。第一電流式驅(qū)動單兀用以產(chǎn)生第一參考電流、依據(jù)第一數(shù)據(jù)輸入來將第一參考電流自第一輸出端與第二輸出端的其中之一輸出,以及依據(jù)第一數(shù)據(jù)輸入來從第一輸出端與第二輸出端的其中之另一接收第一參考電流。電壓式驅(qū)動單元耦接于該對差動輸出端。電壓式驅(qū)動單元用以提供第一參考電壓以及不同于第一參考電壓的第二參考電壓、依據(jù)第一數(shù)據(jù)輸入來將第一參考電壓I禹接于第一輸出端與第二輸出端的其中之一,以及依據(jù)第一數(shù)據(jù)輸入來將第二參考電壓耦接于第一輸出端與第二輸出端的其中之另一。
[0006]依據(jù)本發(fā)明的一個(gè)實(shí)施例,其揭示一種控制驅(qū)動電路的方法。驅(qū)動電路接收第一數(shù)據(jù)輸入以及至少依據(jù)第一數(shù)據(jù)輸入來將輸出信號產(chǎn)生至終端組件。驅(qū)動電路包含用來輸出輸出信號的一對差動輸出端,該對差動輸出端具有第一輸出端以及第二輸出端。該方法包含下列步驟:產(chǎn)生第一參考電流;依據(jù)第一數(shù)據(jù)輸入來將第一參考電流自第一輸出端與第二輸出端的其中之一輸出,以及依據(jù)第一數(shù)據(jù)輸入來從第一輸出端與第二輸出端的其中之另一接收第一參考電流;提供第一參考電壓以及不同于第一參考電壓的第二參考電壓;以及依據(jù)第一數(shù)據(jù)輸入來將第一參考電壓I禹接于第一輸出端與第二輸出端的其中之一,以及依據(jù)第一數(shù)據(jù)輸入來將第二參考電壓耦接于第一輸出端與第二輸出端的其中之另一。
[0007]本發(fā)明所提供的驅(qū)動電路及控制驅(qū)動電路的方法能夠同時(shí)滿足低功耗與高度設(shè)計(jì)彈性的需求。
【專利附圖】
【附圖說明】
[0008]圖1為本發(fā)明驅(qū)動電路的一個(gè)實(shí)施例的功能方塊示意圖。
[0009]圖2為圖1所示的驅(qū)動電路的第一實(shí)作范例的示意圖。
[0010]圖3顯示了圖2所示的驅(qū)動電路的輸出操作的示意圖。
[0011]圖4顯示了圖2所示的驅(qū)動電路的另一輸出操作的示意圖。
[0012]圖5為圖1所示的驅(qū)動電路的第二實(shí)作范例的示意圖。
[0013]圖6顯示了圖5所示的驅(qū)動電路的輸出操作的示意圖。
[0014]圖7顯示了圖5所示的驅(qū)動電路的另一輸出操作的示意圖。
[0015]圖8為圖5所示的驅(qū)動電路的第一設(shè)計(jì)變化的示意圖。
[0016]圖9為圖5所示的驅(qū)動電路的第二設(shè)計(jì)變化的示意圖。
[0017]圖10為圖5所示的驅(qū)動電路的第三設(shè)計(jì)變化的示意圖。
[0018]圖11為圖5所示的驅(qū)動電路的第四設(shè)計(jì)變化的示意圖。
[0019]圖12為本發(fā)明驅(qū)動電路的一個(gè)實(shí)施例的示意圖。
【具體實(shí)施方式】
[0020]在說明書及權(quán)利要求書當(dāng)中使用了某些詞匯來稱呼特定的組件。本領(lǐng)域的技術(shù)人員應(yīng)可理解,硬件制造商可能會用不同的名詞來稱呼同一個(gè)組件。本說明書及權(quán)利要求書并不以名稱的差異來作為區(qū)分組件的方式,而是以組件在功能上的差異來作為區(qū)分的準(zhǔn)貝U。在通篇說明書及權(quán)利要求書當(dāng)中所提及的“包含”是開放式的用語,故應(yīng)解釋成“包含但不限定于”。此外,“耦接”一詞在此是包含任何直接及間接的電氣連接手段。因此,若文中描述第一裝置耦接于第二裝置,則代表第一裝置可直接電氣連接于第二裝置,或通過其它裝置或連接手段間接地電氣連接到第二裝置。
[0021]為了同時(shí)滿足低功耗與高設(shè)計(jì)彈性的需求,本發(fā)明所提供的驅(qū)動電路可同時(shí)提供參考電流與多個(gè)參考電壓,其中當(dāng)參考電流依據(jù)數(shù)據(jù)邏輯(data logic)而自一對差動輸出端(a pair of differential output terminals)之中的一個(gè)輸出端輸出時(shí),多個(gè)參考電壓可據(jù)以耦接至該對差動輸出端之中不同的輸出端,以實(shí)現(xiàn)低功耗的驅(qū)動電路架構(gòu)。本發(fā)明所提供的驅(qū)動電路架構(gòu)的功率消耗甚至可低于純電壓式驅(qū)動電路的功率消耗。另外,本發(fā)明所提供的驅(qū)動電路可具有高度的設(shè)計(jì)彈性,故可應(yīng)用于均衡器架構(gòu)之中。為了便于理解本發(fā)明的技術(shù)特征,以下以位于一個(gè)串行/解串行傳輸器(SerDes transmitter)之中的一個(gè)驅(qū)動電路的實(shí)作范例來說明,然而,本領(lǐng)域的技術(shù)人員應(yīng)可了解這并非用來作為本發(fā)明的限制。
[0022]請參閱圖1,其為本發(fā)明驅(qū)動電路的一個(gè)實(shí)施例的功能方塊示意圖。在此實(shí)施例中(但本發(fā)明不限于此),驅(qū)動電路100可實(shí)作于一個(gè)串行/解串行傳輸器(未顯示于圖1)之中。具體來說,驅(qū)動電路100可接收數(shù)據(jù)輸入DIN0,以及依據(jù)數(shù)據(jù)輸入DINO來產(chǎn)生輸出信號SOUT至終端組件(terminat1n element)(在此實(shí)施例中,以終端電阻RT來實(shí)作),其中終端電阻RT可位于一個(gè)串行/解串行接收器中(SerDes receiver)(未顯示于圖1)。驅(qū)動電路100可包含一對差動輸出端102 (具有輸出端Tl與輸出端T2)、電流式驅(qū)動單元110以及電壓式驅(qū)動單元120,其中輸出信號SOUT可視為輸出端Tl與輸出端T2之間的電壓差,并可對應(yīng)于輸出數(shù)據(jù)邏輯(例如,對應(yīng)于正電壓的邏輯“ I ”,或?qū)?yīng)于負(fù)電壓的邏輯“O”)。
[0023]電流式驅(qū)動單元110耦接于該對差動輸出端102,并可用來產(chǎn)生參考電流IR,其中電流式驅(qū)動單元I1可依據(jù)數(shù)據(jù)輸入DINO來將參考電流IR自輸出端Tl與輸出端T2的其中之一的輸出,以及依據(jù)數(shù)據(jù)輸入DINO來從輸出端Tl與輸出端T2的其中之另一接收參考電流IR。更具體地說,在參考電流IR自輸出端Tl與輸出端T2的其中之一輸出的情形下,參考電流IR可先流經(jīng)終端電阻RT,接著再經(jīng)由輸出端TI與輸出端T2的其中之另一流入電流式驅(qū)動單元110,換言之,電流式驅(qū)動單元110可改變參考電流IR流經(jīng)終端電阻RT的方向,進(jìn)而改變輸出端Tl的電平與輸出端T2的電平。
[0024]另外,在電流式驅(qū)動單元110將參考電流IR自輸出端Tl輸出而從輸出端T2接收參考電流IR的情形下,由于輸出端Tl的電壓大于輸出端T2的電壓,因此,輸出信號SOUT可對應(yīng)于特定輸出數(shù)據(jù)邏輯(例如,邏輯“I”);而在電流式驅(qū)動單元110將參考電流IR自輸出端T2輸出而從輸出端Tl接收參考電流IR的情形下,輸出信號SOUT可對應(yīng)于另一特定輸出數(shù)據(jù)邏輯(例如,邏輯“O”)。值得注意的是,輸出端Tl與輸出端T2之間的電壓差可以是參考電流IR流經(jīng)終端電阻RT所產(chǎn)生的電壓降,其意味著電流式驅(qū)動單元110的輸出電流可有效率地提供給串行/解串行接收器。
[0025]電壓式驅(qū)動單元120耦接于該對差動輸出端102,并可提供參考電壓VRl以及不同于參考電壓VRl的另一參考電壓VR2,其中電壓式驅(qū)動單元120可依據(jù)數(shù)據(jù)輸入DINO來將參考電壓VRl耦接于輸出端Tl與輸出端T2的其中之一,以及依據(jù)數(shù)據(jù)輸入DINO來將參考電壓VR2耦接于輸出端Tl與輸出端T2的其中之另一。更具體地說,參考電壓VRl與參考電壓VR2可分別提供給該對差動輸出端102的兩輸出端,以使輸出端Tl與輸出端T2可具有不同的電平,進(jìn)而提供串行/解串行接收器所需的輸出電壓。
[0026]舉例來說,在參考電壓VRl大于參考電壓VR2的情形下,當(dāng)參考電壓VRl耦接于輸出端Tl而參考電壓VR2耦接于輸出端T2時(shí),輸出信號SOUT可對應(yīng)于特定輸出數(shù)據(jù)邏輯(例如,邏輯“I”);以及當(dāng)參考電壓VRl耦接于輸出端T2而參考電壓VR2耦接于輸出端Tl時(shí),輸出信號SOUT可對應(yīng)于另一特定輸出數(shù)據(jù)邏輯(例如,邏輯“O”)。值得注意的是,輸出端Tl與輸出端T2的其中之一可與參考電壓VRl等電平,以及輸出端Tl與輸出端T2的其中之另一可與參考電壓VR2等電平,其意味著在電壓式驅(qū)動單元120的輸出電壓可有效率地提供給該對差動輸出端102。
[0027]由上可知,電流式驅(qū)動單元110可有效率地提供輸出電流,而電壓式驅(qū)動單元120可有效率地提供輸出電壓,因此,本發(fā)明所提供的驅(qū)動電路架構(gòu)可具有較高的功率效率。舉例來說,在參考電壓VRl大于參考電壓VR2的情形下,當(dāng)電流式驅(qū)動單元110依據(jù)數(shù)據(jù)輸入DINO來將參考電流IR自輸入端Tl輸出而從輸入端T2接收參考電流IR時(shí),電壓式驅(qū)動單元120可依據(jù)數(shù)據(jù)輸入DINO來將參考電壓VRl耦接于輸出端Tl而將參考電壓VR2耦接于輸出端T2,因此,當(dāng)輸出端Tl與輸出端T2的其中之一與參考電壓VRl等電平、輸出端Tl與輸出端T2的其中之另一與參考電壓VR2等電平,以及參考電壓VRl與參考電壓VR2之間的電壓差為參考電流IR流經(jīng)終端電阻RT所產(chǎn)生的電壓降時(shí),驅(qū)動電路100所輸出的驅(qū)動電流可以僅由電流式驅(qū)動單元110來提供,故可大幅降低電路的功率損耗。
[0028]然而,以上僅供說明之需,并非用來作為本發(fā)明的限制。在一個(gè)實(shí)作范例中,驅(qū)動電路100所輸出的驅(qū)動電流也可以同時(shí)來自于電流式驅(qū)動單元110與電壓式驅(qū)動單元120,換言之,驅(qū)動電路100所輸出的驅(qū)動電流可以是參考電流IR與電壓式驅(qū)動單元120所輸出的電流的電流和,其中參考電流IR-與驅(qū)動電路100所輸出的驅(qū)動電流的比率可依實(shí)際需求/考慮來設(shè)計(jì)之。
[0029]請參閱圖2,其為圖1所示的驅(qū)動電路100的第一實(shí)作范例的示意圖。在此實(shí)作范例中,驅(qū)動電路200可包含圖1所示的輸出端Tl與輸出端T2(亦即,一對差動輸出端)、電流式驅(qū)動單元210以及電壓式驅(qū)動單元220,其中電流式驅(qū)動單元210以及電壓式驅(qū)動單元220可分別用來實(shí)作出圖1所示的電流式驅(qū)動單元110以及電壓式驅(qū)動單元120。另夕卜,于圖2中,符號「VDD」代表用來提供電路組件所需的直流電源(DC),以及符號「GND」代表參考電壓端(例如,共同接地端)。
[0030]電流式驅(qū)動單元210可包含電流源(current source) ISO以及電流槽(currentsink) ISO’。電流源ISO可用來產(chǎn)生參考電流IR,而電流槽ISO’則可用來接收參考電流IR,其中電流源ISO可依據(jù)數(shù)據(jù)輸入DINO來耦接于輸出端Tl與輸出端T2的其中之一,以及電流槽ISO’可依據(jù)數(shù)據(jù)輸入DINO來耦接于輸出端Tl與輸出端T2的其中之另一。
[0031]在此實(shí)作范例中,電流式驅(qū)動單元210另可包含多個(gè)開關(guān)SCl?SC4,其中開關(guān)SCl可依據(jù)數(shù)據(jù)輸入DINO來選擇性地耦接于電流源ISO與輸出端Tl之間;開關(guān)SC2可依據(jù)數(shù)據(jù)輸入DINO來選擇性地耦接于電流源ISO與輸出端T2之間;開關(guān)SC3可依據(jù)數(shù)據(jù)輸入DINO來選擇性地耦接于電流槽ISO’與輸出端Tl之間;以及開關(guān)SC4可依據(jù)數(shù)據(jù)輸入DINO來選擇性地耦接于電流槽ISO’與輸出端T2之間。當(dāng)開關(guān)SCl與開關(guān)SC4因數(shù)據(jù)輸入DINO來導(dǎo)通時(shí),開關(guān)SC2與開關(guān)SC3會關(guān)斷,以及當(dāng)開關(guān)SCl與開關(guān)SC4因數(shù)據(jù)輸入DINO來關(guān)斷時(shí),開關(guān)SC2與開關(guān)SC3會導(dǎo)通。因此,電流源ISO便可自輸出端Tl與輸出端T2的其中之一輸出參考電流IR,以及電流槽ISO’便可自輸出端Tl與輸出端T2的其中之另一吸取參考電流IR。
[0032]舉例來說,數(shù)據(jù)輸入DINO可包含數(shù)據(jù)信號DPO以及數(shù)據(jù)信號DN0,其中數(shù)據(jù)信號DPO與數(shù)據(jù)信號DNO-可以互為反相信號或是非重疊信號(non-overlapping signal)。數(shù)據(jù)信號DPO可用來控制開關(guān)SCl與開關(guān)SC3的導(dǎo)通狀態(tài),其中當(dāng)開關(guān)SCl與開關(guān)SC3的其中之一導(dǎo)通時(shí),開關(guān)SCl與開關(guān)SC3的其中之另一會關(guān)斷。數(shù)據(jù)信號DNO可用來控制開關(guān)SC2與開關(guān)SC4的導(dǎo)通狀態(tài),其中當(dāng)開關(guān)SC2與開關(guān)SC4的其中之一導(dǎo)通時(shí),開關(guān)SC2與開關(guān)SC4的其中之另一會關(guān)斷。另外,當(dāng)開關(guān)SCl因數(shù)據(jù)信號DPO來導(dǎo)通時(shí),開關(guān)SC2會響應(yīng)數(shù)據(jù)信號DNO來關(guān)斷;以及當(dāng)開關(guān)SCl因數(shù)據(jù)信號DP來關(guān)斷時(shí),開關(guān)SC2會因數(shù)據(jù)信號DNO來導(dǎo)通。
[0033]基于上述開關(guān)操作,電流源ISO便可依據(jù)數(shù)據(jù)輸入DINO來從輸出端Tl與輸出端T2的其中之一輸出參考電流IR,以及電流槽ISO’便可依據(jù)數(shù)據(jù)輸入DINO來從輸出端Tl與輸出端T2的其中之另一吸取參考電流IR。請注意,以上電流式驅(qū)動單元210的架構(gòu)及其開關(guān)控制信號僅供說明的需要,并非用來作為本發(fā)明的限制。舉例來說,可使用三路開關(guān)(three-way switch)來取代開關(guān)SCl與開關(guān)SC2 (或開關(guān)SC3與開關(guān)SC4)。換言之,只要電流式驅(qū)動單元210可依據(jù)數(shù)據(jù)輸入DINO來將參考電流IR自輸出端Tl與輸出端T2的其中之一輸出而從輸出端Tl與輸出端T2的其中之另一接收參考電流IR,相關(guān)的設(shè)計(jì)變化均遵循本發(fā)明的發(fā)明精神而落入本發(fā)明的范疇。
[0034]在此實(shí)作范例中,電壓式驅(qū)動單元220可包含多個(gè)電壓源VSA?VSD、多個(gè)開關(guān)SVl?SV4,以及多個(gè)阻抗組件(在此實(shí)施例中,以電阻Rl與電阻R2來實(shí)作)。電壓源VSA與電壓源VSB可用來產(chǎn)生圖1所示的參考電壓VRl,而電壓源VSC與電壓源VSD可用來產(chǎn)生圖1所示的參考電壓VR2。電阻Rl耦接于端點(diǎn)NI與輸出端Tl之間,以及電阻R2耦接于端點(diǎn)N2與輸出端T2之間,其中端點(diǎn)NI可依據(jù)數(shù)據(jù)輸入DINO以經(jīng)由開關(guān)SVl耦接于參考電壓VRl或經(jīng)由開關(guān)SV3耦接于參考電壓VR2,以及端點(diǎn)N2可依據(jù)數(shù)據(jù)輸入DINO以經(jīng)由開關(guān)SV2耦接于參考電壓VRl或經(jīng)由開關(guān)SV4耦接于參考電壓VR2。換言之,開關(guān)SVl可依據(jù)數(shù)據(jù)輸入DINO來選擇性地耦接于參考電壓VRl (電壓源VSA)與輸出端Tl (經(jīng)由電阻Rl)之間;開關(guān)SV2可依據(jù)數(shù)據(jù)輸入DINO來選擇性地耦接于參考電壓VRl (電壓源VSB)與輸出端T2(經(jīng)由電阻R2)之間;開關(guān)SV3可依據(jù)數(shù)據(jù)輸入DINO來選擇性地耦接于參考電壓VR2(電壓源VSC)與輸出端Tl (經(jīng)由電阻Rl)之間;以及開關(guān)SV4可依據(jù)數(shù)據(jù)輸入DINO來選擇性地耦接于參考電壓VR2(電壓源VSD)與輸出端T2(經(jīng)由電阻R2)之間。
[0035]在此實(shí)作范例中,當(dāng)開關(guān)SVl與開關(guān)SV4因數(shù)據(jù)輸入DINO來導(dǎo)通時(shí),開關(guān)SV2與開關(guān)SV3會關(guān)斷,以及當(dāng)開關(guān)SVl與開關(guān)SV4響應(yīng)數(shù)據(jù)輸入DINO來關(guān)斷時(shí),開關(guān)SV2與開關(guān)SV3會導(dǎo)通。舉例來說,開關(guān)SVl與開關(guān)SV3的導(dǎo)通狀態(tài)可由數(shù)據(jù)信號DPO來控制,其中當(dāng)開關(guān)SVl與開關(guān)SV3的其中之一導(dǎo)通時(shí),開關(guān)SVl與開關(guān)SV3的其中之另一會關(guān)斷。另夕卜,開關(guān)SV2與開關(guān)SV4的導(dǎo)通狀態(tài)可由數(shù)據(jù)信號DNO來控制,其中當(dāng)開關(guān)SV2與開關(guān)SV4的其中之一導(dǎo)通時(shí),開關(guān)SV2與開關(guān)SV4的其中之另一會關(guān)斷。再者,當(dāng)開關(guān)SVl因數(shù)據(jù)信號DPO來導(dǎo)通時(shí),開關(guān)SV2會響應(yīng)數(shù)據(jù)信號DNO來關(guān)斷;以及當(dāng)開關(guān)SVl響應(yīng)數(shù)據(jù)信號DPO來關(guān)斷時(shí),開關(guān)SV2會響應(yīng)數(shù)據(jù)信號DNO來導(dǎo)通。
[0036]基于上述開關(guān)操作,電阻Rl的一端(端點(diǎn)NI)便可依據(jù)數(shù)據(jù)輸入DINO來耦接于參考電壓VRl與參考電壓VR2的其中之一,以及電阻R2的一端(端點(diǎn)Ν2)便可依據(jù)數(shù)據(jù)輸入DINO來耦接于參考電壓VRl與參考電壓VR2的其中之另一。請參閱圖3與圖4。圖3顯示了圖2所示的驅(qū)動電路200的輸出操作的示意圖,以及圖4顯示了圖2所示的驅(qū)動電路200的另一輸出操作的示意圖。為了方便說明,在此以輸出端Tl的電壓減去輸出端Τ2的電壓所得的電壓差來作為圖3與圖4所示的輸出信號S0UT,因此,當(dāng)輸出端Tl的電壓大于輸出端Τ2的電壓時(shí),輸出信號SOUT所對應(yīng)的數(shù)據(jù)邏輯為“I”;當(dāng)輸出端Tl的電壓小于輸出端Τ2的電壓時(shí),輸出信號SOUT所對應(yīng)的數(shù)據(jù)邏輯為“O”。另外,在此假設(shè)電壓源VSA與電壓源VSB所產(chǎn)生的參考電壓VRl大于電壓源VSC與電壓源VSD所產(chǎn)生的參考電壓VR2。請注意,關(guān)于上述數(shù)據(jù)邏輯的定義以及參考電壓之間的大小關(guān)系僅供說明的需要,并非用來作為本發(fā)明的限制。
[0037]在圖3所示的實(shí)施例中,電流源ISO所產(chǎn)生的參考電流IR可經(jīng)由開關(guān)SCl來從輸出端Tl輸出至終端電阻RT,接著經(jīng)由輸出端Τ2以及開關(guān)SC4而流入電流槽ISO’。另外,開關(guān)SVl與開關(guān)SV4也會導(dǎo)通,以允許參考電壓VRl (高電壓)與參考電壓VR2(低電壓)分別耦接于輸出端Tl與輸出端T2。因此,輸出信號SOUT便可對應(yīng)于數(shù)據(jù)邏輯“I”。于圖4所示的實(shí)施例中,電流源ISO所產(chǎn)生的參考電流IR可經(jīng)由開關(guān)SC2來從輸出端T2輸出至終端電阻RT,接著經(jīng)由輸出端Tl以及開關(guān)SC3而流入電流槽ISO’。開關(guān)SV2與開關(guān)SV3也會導(dǎo)通,以允許參考電壓VRl與參考電壓VR2分別耦接于輸出端T2與輸出端Tl。因此,輸出信號SOUT便可對應(yīng)于數(shù)據(jù)邏輯“O”。
[0038]值得注意的是,若電壓源VSA與電壓源VSD所提供的電壓之間的電壓差等于參考電流IR流經(jīng)終端電阻RT所產(chǎn)生的電壓降,則電阻Rl與電阻R2上不會有電流流過,也就是說,圖2所示的電壓式驅(qū)動單元220可提供電平給輸出端Tl與輸出端T2而不會造成能量損耗。另外,由于輸出端Tl與輸出端T2為一對差動輸出端,因此,電阻Rl與電阻R2可具有相同的阻抗值以提升差動輸出的信號質(zhì)量。
[0039]以上電壓式驅(qū)動單元220的架構(gòu)及其開關(guān)控制信號僅供說明的需要,并非用來作為本發(fā)明的限制。舉例來說,可使用三路開關(guān)或其他切換電路來取代開關(guān)SVl與開關(guān)SV3 (或開關(guān)SV2與開關(guān)SV4),以允許端點(diǎn)NI依據(jù)數(shù)據(jù)輸入DINO來耦接于參考電壓VRl與參考電壓VR2的其中之一,以及允許端點(diǎn)N2依據(jù)數(shù)據(jù)輸入DINO來耦接于參考電壓VRl與參考電壓VR2的其中之另一。在另一范例中,電壓源VSA與電壓源VSB可以由單一電壓源來實(shí)作,及/或電壓源VSC與電壓源VSD可以由單一電壓源來實(shí)作。再者,參考電壓VRl與參考電壓VR2也可以通過其他電路拓?fù)鋪眈罱佑谙鄬?yīng)的輸出端。請參閱圖5,其為圖1所示的驅(qū)動電路100的第二實(shí)作范例的示意圖。驅(qū)動電路500所示的架構(gòu)基于圖2所示的驅(qū)動電路200的架構(gòu),兩者之間主要的差別在于電壓式驅(qū)動單元的電路拓?fù)?。在此?shí)作范例中,驅(qū)動電路500可包含圖1所示的輸出端Tl與輸出端T2、圖2所示的電流式驅(qū)動單元210,以及電壓式驅(qū)動單元520,其中電壓式驅(qū)動單元520可用來實(shí)作出圖1所示的電壓式驅(qū)動單元120。
[0040]電壓式驅(qū)動單元520可包含圖2所示的多個(gè)開關(guān)SVl?SV4、多個(gè)電壓源VSO與VSO’,以及多個(gè)阻抗組件(在此實(shí)施例中,以多個(gè)電阻RA?RD來實(shí)作)。電壓源VSO與電壓源VS0’可分別產(chǎn)生圖1所示的參考電壓VRl與參考電壓VR2。電阻RA耦接于端點(diǎn)NA與輸出端Tl之間,以及電阻RB耦接于端點(diǎn)NB與輸出端T2之間,其中參考電壓VRl (電壓源VS0)可依據(jù)數(shù)據(jù)輸入DINO以經(jīng)由開關(guān)SVl耦接至端點(diǎn)NA或經(jīng)由開關(guān)SV2耦接至端點(diǎn)NB。電阻RC耦接于端點(diǎn)NC與輸出端Tl之間,以及電阻RD耦接于端點(diǎn)ND與輸出端T2之間,其中參考電壓VR2(電壓源VS0’ )可依據(jù)數(shù)據(jù)輸入DINO以經(jīng)由開關(guān)SV3耦接至端點(diǎn)NC或經(jīng)由開關(guān)SV4耦接至端點(diǎn)ND。換言之,開關(guān)SVl可依據(jù)數(shù)據(jù)輸入DINO來選擇性地耦接于參考電壓VRl與輸出端Tl (經(jīng)由電阻RA)之間;開關(guān)SV2可依據(jù)數(shù)據(jù)輸入DINO來選擇性地耦接于參考電壓VRl與輸出端T2(經(jīng)由電阻RB)之間;開關(guān)SV3可依據(jù)數(shù)據(jù)輸入DINO來選擇性地耦接于參考電壓VR2與輸出端Tl (經(jīng)由電阻RC)之間;以及開關(guān)SV4可依據(jù)數(shù)據(jù)輸入DINO來選擇性地耦接于參考電壓VR2與輸出端Τ2 (經(jīng)由電阻RD)之間。
[0041]在此實(shí)作范例中,當(dāng)開關(guān)SVl與開關(guān)SV4因數(shù)據(jù)輸入DINO來導(dǎo)通時(shí),開關(guān)SV2與開關(guān)SV3會關(guān)斷,以及當(dāng)開關(guān)SVl與開關(guān)SV4因數(shù)據(jù)輸入DINO來關(guān)斷時(shí),開關(guān)SV2與開關(guān)SV4會導(dǎo)通。舉例來說,開關(guān)SVl與開關(guān)SV3的導(dǎo)通狀態(tài)可由數(shù)據(jù)信號DPO來控制,其中當(dāng)開關(guān)SVl與開關(guān)SV3的其中之一導(dǎo)通時(shí),開關(guān)SVl與開關(guān)SV3的其中之另一會關(guān)斷。另外,開關(guān)SV2與開關(guān)SV4的導(dǎo)通狀態(tài)可由數(shù)據(jù)信號DNO來控制,其中當(dāng)開關(guān)SV2與開關(guān)SV4的其中之一導(dǎo)通時(shí),開關(guān)SV2與開關(guān)SV4的其中之另一會關(guān)斷。再者,當(dāng)開關(guān)SVl因數(shù)據(jù)信號DPO來導(dǎo)通時(shí),開關(guān)SV2會因數(shù)據(jù)信號DNO來關(guān)斷;以及當(dāng)開關(guān)SVl因數(shù)據(jù)信號DPO來關(guān)斷時(shí),開關(guān)SV2會因數(shù)據(jù)信號DNO來導(dǎo)通。
[0042]基于上述開關(guān)操作,當(dāng)參考電壓VRl依據(jù)數(shù)據(jù)輸入DINO來耦接于電阻RA的一端(端點(diǎn)NA)時(shí),參考電壓VR2耦接于電阻RD的一端(端點(diǎn)ND)。另外,當(dāng)參考電壓VRl依據(jù)數(shù)據(jù)輸入DINO來耦接于電阻RB的一端(端點(diǎn)NB)時(shí),參考電壓VR2耦接于電阻RC的一端(端點(diǎn)NC)。請參閱圖6與圖7。圖6顯示了圖5所示的驅(qū)動電路500的輸出操作的示意圖,以及圖7顯示了圖5所示的驅(qū)動電路500的另一輸出操作的示意圖。由于圖6所示的開關(guān)切換操作與圖3所示的開關(guān)切換操作大致相同,以及圖7所示的開關(guān)切換操作與圖4所示的開關(guān)切換操作大致相同,因此,與前述實(shí)施例相仿之處在此便不再贅述。值得注意的是,若電壓源VSO與電壓源VSO’所提供的電壓之間的電壓差等于參考電流IR流經(jīng)終端電阻RT所產(chǎn)生的電壓降,則電阻RA與電阻RD (或電阻RB與電阻RC)上不會有電流流過,也就是說,圖5所示的電壓式驅(qū)動單元520可提供電平給輸出端Tl與輸出端T2而不會造成能量損耗。另外,由于輸出端Tl與輸出端T2為一對差動輸出端,因此,電阻(或電阻RB與電阻RC)可具有相同的阻抗值以提升差動輸出的信號質(zhì)量。
[0043]以上電壓式驅(qū)動單元520的架構(gòu)及其開關(guān)控制信號僅供說明的需要,并非用來作為本發(fā)明的限制。舉例來說,可使用三路開關(guān)或其他切換電路來取代開關(guān)SVl與開關(guān)SV3 (或開關(guān)SV2與開關(guān)SV4),以允許參考電壓VRl依據(jù)數(shù)據(jù)輸入DINO來耦接于端點(diǎn)NA與端點(diǎn)NB的其中之一,以及允許參考電壓VR2來依據(jù)數(shù)據(jù)輸入DINO耦接于端點(diǎn)NC與端點(diǎn)ND的其中之一。另外,參考電壓VRl與參考電壓VR2還可以經(jīng)由其他電路拓?fù)鋪碇苯?間接耦接于相對應(yīng)的輸出端。簡言之,只要電壓式驅(qū)動單元(例如,電壓式驅(qū)動單元220/520)可依據(jù)數(shù)據(jù)輸入DINO來將參考電壓VRl耦接于輸出端Tl與輸出端T2的其中之一而將參考電壓VR2耦接于輸出端Tl與輸出端T2的其中之另一,相關(guān)的設(shè)計(jì)變化均遵循本發(fā)明的發(fā)明精神而落入本發(fā)明的范疇。
[0044]請注意,圖5所示的電壓源VSO及/或電壓源VSO’也可以由其他電壓供應(yīng)架構(gòu)來實(shí)作。請參閱圖8?圖11。圖8為圖5所示的驅(qū)動電路500的第一設(shè)計(jì)變化的示意圖,其中驅(qū)動電路800采用電壓調(diào)節(jié)器(voltage regulator) 822與電壓調(diào)節(jié)器824來分別產(chǎn)生參考電壓VRl與參考電壓VR2。圖9為圖5所示的驅(qū)動電路500的第二設(shè)計(jì)變化的示意圖,其中驅(qū)動電路900分別以電阻RM-與電阻RN來取代圖5所示的電壓源VSO與電壓源VS0’,以及電阻RM-耦接于直流電源VDD。因此,驅(qū)動電路900以直流電源VDD與接地電壓來分別作為圖5所示的參考電壓VRl與參考電壓VR2。圖10為圖5所示的驅(qū)動電路500的第三設(shè)計(jì)變化的示意圖,其中驅(qū)動電路1000則是直接將開關(guān)SVl與開關(guān)SV2連接至直流電源VDD,以及直接將開關(guān)SV3與開關(guān)SV4連接至參考電壓端GND。圖11為圖5所示的驅(qū)動電路500的第四設(shè)計(jì)變化的示意圖,其中驅(qū)動電路1100以電壓調(diào)節(jié)器1122來取代圖5所示的電壓源VS0,并直接將開關(guān)SV3與開關(guān)SV4耦接至參考電壓端GND。更具體地說,驅(qū)動電路1100利用電壓調(diào)節(jié)器1122來產(chǎn)生參考電壓VR1,以及以接地電壓來作為圖5所示的參考電壓VR2。由于本領(lǐng)域內(nèi)技術(shù)人員經(jīng)由閱讀圖1?圖7相關(guān)的說明之后,應(yīng)可輕易地了解驅(qū)動電路800/900/1000/1100的操作細(xì)節(jié),故進(jìn)一步的說明在此便不再贅述。
[0045]另外,圖2所示的用來提供參考電壓VRl的電壓源VSA/VSB也可以由其他電壓產(chǎn)生架構(gòu)來實(shí)作,及/或圖2所示的用來提供參考電壓VR2的電壓源VSC/VSD也可以由其他電壓產(chǎn)生架構(gòu)來實(shí)作。
[0046]由上可知,本發(fā)明所提供的電壓式驅(qū)動單元可依據(jù)欲輸出的數(shù)據(jù)邏輯來將輸出端Tl與輸出端T2(或終端電阻RT的兩端)分別切換至相對應(yīng)的電壓源,以避免/減少不必要的能量損耗。值得注意的是,在本發(fā)明所提供的驅(qū)動電路架構(gòu)應(yīng)用于均衡器架構(gòu)以提升信號傳輸質(zhì)量的情形下,可利用本發(fā)明所提供的電流式驅(qū)動單元來增加設(shè)計(jì)彈性。以下以三抽頭有限脈沖響應(yīng)(three-tap finite impulse response, three-tap FIR)均衡器架構(gòu)的實(shí)作范例來說明,然而,本領(lǐng)域內(nèi)技術(shù)人員應(yīng)可了解此并非用來作為本發(fā)明的限制。
[0047]請參閱圖12,其為本發(fā)明驅(qū)動電路的實(shí)施例的示意圖。驅(qū)動電路1200的架構(gòu)基于圖5所示的驅(qū)動電路500的架構(gòu),而兩者之間主要的差別在于驅(qū)動電路1200另包含電流式驅(qū)動單元1230與電流式驅(qū)動單元1240以供預(yù)加重(pre-emphasis)及/或去加重(de-emphasis)處理。在此實(shí)施例中,驅(qū)動電路1200可接收多個(gè)數(shù)據(jù)輸入DINO、DIN-1與DINl,并據(jù)以產(chǎn)生輸出信號S0UT,其中數(shù)據(jù)輸入DIN-1為相對于數(shù)據(jù)輸入DINO的超前數(shù)據(jù)輸入(advanced data input),以及數(shù)據(jù)輸入DINl為相對于數(shù)據(jù)輸入DINO的延遲數(shù)據(jù)輸A (delayed data input)。電流式驅(qū)動單元1230 f禹接于輸出端Tl與輸出端T2 ( —對差動輸出端),并可用來產(chǎn)生參考電流IR’、依據(jù)數(shù)據(jù)輸入DIN-1來將參考電流IR’自輸出端Tl與輸出端T2的其中之一輸出,以及依據(jù)數(shù)據(jù)輸入DIN-1來從輸出端Tl與輸出端T2的其中之另一接收參考電流IR’。電流式驅(qū)動單元1240耦接于輸出端Tl與輸出端T2,并可用來產(chǎn)生參考電流IR”、依據(jù)數(shù)據(jù)輸入DINl來將參考電流IR”自輸出端Tl與輸出端T2的其中之一輸出,以及依據(jù)數(shù)據(jù)輸入DINl來從輸出端Tl與輸出端T2的其中之另一接收參考電流IR”。
[0048]在此實(shí)施例中,電流式驅(qū)動單元1230的架構(gòu)與電流式驅(qū)動單元1240的架構(gòu)基于電流式驅(qū)動單元210的架構(gòu),因此,電流式驅(qū)動單元1230可包含電流源IS-1、電流槽IS-1’以及多個(gè)開關(guān)SCI’?SC4’,以及電流式驅(qū)動單元1240可包含電流源ISl、電流槽IS1’以及多個(gè)開關(guān)SCI”?SC4”。另外,數(shù)據(jù)輸入DIN-1-可包含數(shù)據(jù)信號DP-1以及數(shù)據(jù)信號DN-1,其中數(shù)據(jù)信號DP-1與數(shù)據(jù)信號DN-1-可以互為反相信號或是非重疊信號。數(shù)據(jù)信號DP-1可用來控制開關(guān)SCI’與開關(guān)SC3’的導(dǎo)通狀態(tài),數(shù)據(jù)信號DN-1可用來控制開關(guān)SC2’與開關(guān)SC4’的導(dǎo)通狀態(tài),其中數(shù)據(jù)信號DP-1為相對于數(shù)據(jù)信號DPO的超前信號(advancedsignal)(例如,超前一位時(shí)間(one bit per1d)),以及數(shù)據(jù)信號DN-1為相對于數(shù)據(jù)信號DNO的超前信號(例如,超前一位時(shí)間)。相似地,數(shù)據(jù)輸入DINl-可包含數(shù)據(jù)信號DPl以及數(shù)據(jù)信號DN1,其中數(shù)據(jù)信號DPl與數(shù)據(jù)信號DNl-可以互為反相信號或是非重疊信號。數(shù)據(jù)信號DPl可用來控制開關(guān)SCI”與開關(guān)SC3”的導(dǎo)通狀態(tài),數(shù)據(jù)信號DNl可用來控制開關(guān)SC2”與開關(guān)SC4”的導(dǎo)通狀態(tài),其中數(shù)據(jù)信號DPl為相對于數(shù)據(jù)信號DPO的延遲信號(delayed signal)(例如,延遲一位時(shí)間),以及數(shù)據(jù)信號DNl為相對于數(shù)據(jù)信號DNO的延遲信號(例如,延遲一位時(shí)間)。
[0049]由于預(yù)加重/去加重操作是對信號施以超前/延遲及反相處理,并將處理后的信號以適當(dāng)權(quán)重來疊加至原信號,因此,耦接于輸出端Tl的多個(gè)開關(guān)SC2’與SC4’可由數(shù)據(jù)信號DN-1 (數(shù)據(jù)信號DNO的超前信號)來控制,耦接于輸出端Tl的多個(gè)開關(guān)SC2”與SC4”可由數(shù)據(jù)信號DNl (數(shù)據(jù)信號DNO的延遲信號)來控制,耦接于輸出端T2的多個(gè)開關(guān)SCI’與SC3’可由數(shù)據(jù)信號DP-1 (數(shù)據(jù)信號DPO的超前信號)來控制,以及耦接于輸出端T2的多個(gè)開關(guān)SCI”與SC3”可由數(shù)據(jù)信號DPl (數(shù)據(jù)信號DPO的延遲信號)來控制。另外,參考電流IR’與參考電流IR”的大小可視實(shí)際設(shè)計(jì)需求來調(diào)整。由于熟悉傳輸均衡器(transmitterequalizer)領(lǐng)域的技術(shù)人員經(jīng)由閱讀圖1?圖7的相關(guān)說明之后,應(yīng)可了解驅(qū)動電路1200應(yīng)用于三抽頭有限脈沖響應(yīng)均衡器的操作細(xì)節(jié),故進(jìn)一步的說明在此便不再贅述。
[0050]由圖12可知,通過僅增加電流式驅(qū)動單元1230與電流式驅(qū)動單元1240即可補(bǔ)償傳輸信道損耗(channel loss),而無需修改原本的電路組件(例如,電流式驅(qū)動單元210及/或電壓式驅(qū)動單元520),其意味著本發(fā)明所提供的驅(qū)動器架構(gòu)具有高度的設(shè)計(jì)彈性。更具體地說,利用本發(fā)明所提供的驅(qū)動器架構(gòu)可輕易地實(shí)作出N抽頭有限脈沖響應(yīng)均衡器,其中N為正整數(shù)。舉例來說,電流式驅(qū)動單元1230或電流式驅(qū)動單元1240為可選電路單元。在另一范例中,也可以增加其他的電流式驅(qū)動單元來實(shí)作均衡器。另外,電流式驅(qū)動單元210/1230/1240可由基于圖1所示的電流式驅(qū)動單元110的操作而實(shí)作出的電流式驅(qū)動單元來取代,及/或電壓式驅(qū)動單元520可由基于圖1所示的電壓式驅(qū)動單元120的操作而實(shí)作出的電壓式驅(qū)動單元來取代。舉例來說,可利用圖2所示的驅(qū)動電路200來實(shí)作出N抽頭有限脈沖響應(yīng)均衡器。
[0051]本領(lǐng)域中技術(shù)人員應(yīng)能理解,在不脫離本發(fā)明的精神和范圍的情況下,可對本發(fā)明做許多更動與改變。因此,上述本發(fā)明的范圍具體應(yīng)以前附的權(quán)利要求界定的范圍為準(zhǔn)。
【權(quán)利要求】
1.一種驅(qū)動電路,該驅(qū)動電路接收第一數(shù)據(jù)輸入以及至少依據(jù)第一數(shù)據(jù)輸入來將產(chǎn)生輸出信號至終端組件,該驅(qū)動電路包含: 一對差動輸出端,用以輸出該輸出信號,其中該對差動輸出端具有第一輸出端以及第二輸出端; 第一電流式驅(qū)動單元,耦接于該對差動輸出端,該第一電流式驅(qū)動單元用以產(chǎn)生第一參考電流、依據(jù)該第一數(shù)據(jù)輸入來將該第一參考電流自該第一輸出端與該第二輸出端的其中之一輸出,以及依據(jù)該第一數(shù)據(jù)輸入來從該第一輸出端與該第二輸出端的其中之另一接收該第一參考電流;以及 電壓式驅(qū)動單元,耦接于該對差動輸出端,該電壓式驅(qū)動單元用以提供第一參考電壓以及不同于該第一參考電壓的第二參考電壓、依據(jù)該第一數(shù)據(jù)輸入來將該第一參考電壓率禹接于該第一輸出端與該第二輸出端的其中之一,以及依據(jù)該第一數(shù)據(jù)輸入來將該第二參考電壓耦接于該第一輸出端與該第二輸出端的其中之另一。
2.如權(quán)利要求1所述的驅(qū)動電路,其特征在于,該第一參考電壓大于該第二參考電壓;以及當(dāng)該第一電流式驅(qū)動單元依據(jù)該第一數(shù)據(jù)輸入來將該第一參考電流自該第一輸出端輸出而從該第二輸出端接收該第一參考電流時(shí),該電壓式驅(qū)動單兀依據(jù)該第一數(shù)據(jù)輸入來將該第一參考電壓I禹接于該第一輸出端而將該第二參考電壓I禹接于該第二輸出端。
3.如權(quán)利要求1所述的驅(qū)動電路,其特征在于,該第一輸出端與該第二輸出端之間的電壓差為該第一參考電流流經(jīng)該終端阻抗組件所產(chǎn)生的電壓降。
4.如權(quán)利要求1所述的驅(qū)動電路,其特征在于,該第一輸出端與該第二輸出端的其中之一與該第一參考電壓等電平,以及該第一輸出端與該第二輸出端的其中之另一與該第二參考電壓等電平。
5.如權(quán)利要求1所述的驅(qū)動電路,其特征在于,該第一電流式驅(qū)動單元包含: 電流源,用以產(chǎn)生該第一參考電流;以及 電流槽,用以接收該第一參考電流,其中該電流源依據(jù)該第一數(shù)據(jù)輸入來耦接于該第一輸出端與該第二輸出端的其中之一,以及該電流槽依據(jù)該第一數(shù)據(jù)輸入來耦接于該第一輸出端與該第二輸出端的其中之另一。
6.如權(quán)利要求5所述的驅(qū)動電路,其特征在于,該第一電流式驅(qū)動單元另包含: 第一開關(guān),用以依據(jù)該第一數(shù)據(jù)輸入來選擇性地耦接于該電流源與該第一輸出端之間; 第二開關(guān),用以依據(jù)該第一數(shù)據(jù)輸入來選擇性地耦接于該電流源與該第二輸出端之間; 第三開關(guān),用以依據(jù)該第一數(shù)據(jù)輸入來選擇性地耦接于該電流槽與該第一輸出端之間;以及 第四開關(guān),用以依據(jù)該第一數(shù)據(jù)輸入來選擇性地耦接于該電流槽與該第二輸出端之間; 其中當(dāng)該第一開關(guān)與該第四開關(guān)響應(yīng)該第一數(shù)據(jù)輸入來導(dǎo)通時(shí),該第二開關(guān)與該第三開關(guān)會關(guān)斷;以及當(dāng)該第一開關(guān)與該第四開關(guān)響應(yīng)該第一數(shù)據(jù)輸入來關(guān)斷時(shí),該第二開關(guān)與該第三開關(guān)會導(dǎo)通。
7.如權(quán)利要求1所述的驅(qū)動電路,其特征在于,該電壓式驅(qū)動單元另包含: 第一開關(guān),用以依據(jù)該第一數(shù)據(jù)輸入來選擇性地耦接于該第一參考電壓與該第一輸出端之間; 第二開關(guān),用以依據(jù)該第一數(shù)據(jù)輸入來選擇性地I禹接于該第一參考電壓與該第二輸出端之間; 第三開關(guān),用以依據(jù)該第一數(shù)據(jù)輸入來選擇性地I禹接于該第二參考電壓與該第一輸出端之間;以及 第四開關(guān),用以依據(jù)該第一數(shù)據(jù)輸入來選擇性地耦接于該第二參考電壓與該第二輸出端之間; 其中當(dāng)該第一開關(guān)與該第四開關(guān)響應(yīng)該第一數(shù)據(jù)輸入來導(dǎo)通時(shí),該第二開關(guān)與該第三開關(guān)會關(guān)斷;以及當(dāng)該第一開關(guān)與該第四開關(guān)響應(yīng)該第一數(shù)據(jù)輸入來關(guān)斷時(shí),該第二開關(guān)與該第三開關(guān)會導(dǎo)通。
8.如權(quán)利要求7所述的驅(qū)動電路,其特征在于,該電壓式驅(qū)動單元另包含: 第一阻抗組件,其中該第一阻抗組件的一端耦接于該第一輸出端,以及該第一阻抗組件的另一端依據(jù)該第一數(shù)據(jù)輸入來經(jīng)由該第一開關(guān)耦接于該第一參考電壓或經(jīng)由該第三開關(guān)耦接于該第二參考電壓;以及 第二阻抗組件,其中該第二阻抗組件的一端耦接于該第二輸出端,以及該第二阻抗組件的另一端依據(jù)該第一數(shù)據(jù)輸入來經(jīng)由該第二開關(guān)耦接于該第一參考電壓或經(jīng)由該第四開關(guān)耦接于該第二參考電壓; 其中當(dāng)該第一阻抗組件的該另一端依據(jù)該第一數(shù)據(jù)輸入來耦接于該第一參考電壓與該第二參考電壓的其中之一時(shí),該第二阻抗組件的該另一端依據(jù)該第一數(shù)據(jù)輸入來耦接于該第一參考電壓與該第二參考電壓的其中之另一。
9.如權(quán)利要求7所述的驅(qū)動電路,其特征在于,該電壓式驅(qū)動單元另包含: 第一阻抗組件,其中該第一阻抗組件的一端耦接于該第一輸出端; 第二阻抗組件,其中該第二阻抗組件的一端耦接于該第二輸出端,以及該第一參考電壓依據(jù)該第一數(shù)據(jù)輸入來經(jīng)由該第一開關(guān)耦接于該第一阻抗組件的另一端或經(jīng)由該第二開關(guān)耦接于該第二阻抗組件的另一端; 第三阻抗組件,其中該第三阻抗組件的一端耦接于該第一輸出端;以及第四阻抗組件,其中該第四阻抗組件的一端耦接于該第二輸出端,以及該第二參考電壓依據(jù)該第一數(shù)據(jù)輸入來經(jīng)由該第三開關(guān)耦接于該第三阻抗組件的另一端或經(jīng)由該第四開關(guān)耦接于該第四阻抗組件的另一端; 其中當(dāng)該第一參考電壓依據(jù)該第一數(shù)據(jù)輸入來耦接于該第一阻抗組件的該另一端時(shí),該第二參考電壓耦接于該第四阻抗組件的該另一端;以及當(dāng)該第一參考電壓依據(jù)該第一數(shù)據(jù)輸入來耦接于該第二阻抗組件的該另一端時(shí),該第二參考電壓耦接于該第三阻抗組件的該另一端。
10.如權(quán)利要求1所述的驅(qū)動電路,其特征在于,該電壓式驅(qū)動單元包含: 第一阻抗組件,其中該第一阻抗組件的一端耦接于該第一輸出端;以及 第二阻抗組件,其中該第二阻抗組件的一端耦接于該第二輸出端; 其中該第一阻抗組件的另一端依據(jù)該第一數(shù)據(jù)輸入來耦接于該第一參考電壓與該第二參考電壓的其中之一,以及該第二阻抗組件的另一端依據(jù)該第一數(shù)據(jù)輸入來耦接于該第一參考電壓與該第二參考電壓的其中之另一。
11.如權(quán)利要求10所述的驅(qū)動電路,其特征在于,該第一阻抗組件與該第二阻抗組件具有相同的阻抗值。
12.如權(quán)利要求1所述的驅(qū)動電路,其特征在于,該電壓式驅(qū)動單元包含: 第一阻抗組件,其中該第一阻抗組件的一端耦接于該第一輸出端; 第二阻抗組件,其中該第二阻抗組件的一端耦接于該第二輸出端,以及該第一參考電壓依據(jù)該第一數(shù)據(jù)輸入來耦接于該第一阻抗組件的另一端與該第二阻抗組件的另一端的其中之一; 第三阻抗組件,其中該第三阻抗組件的一端耦接于該第一輸出端;以及 第四阻抗組件,其中該第四阻抗組件之一端耦接于該第二輸出端,以及該第二參考電壓依據(jù)該第一數(shù)據(jù)輸入來耦接于該第三阻抗組件的另一端與該第四阻抗組件的另一端的其中之一; 其中當(dāng)該第一參考電壓依據(jù)該第一數(shù)據(jù)輸入來耦接于該第一阻抗組件的該另一端時(shí),該第二參考電壓耦接于該第四阻抗組件的該另一端;以及當(dāng)該第一參考電壓依據(jù)該第一數(shù)據(jù)輸入來耦接于該第二阻抗組件的該另一端時(shí),該第二參考電壓耦接于該第三阻抗組件的該另一端。
13.如權(quán)利要求1項(xiàng)所述的驅(qū)動電路,其特征在于,該驅(qū)動電路另接收第二數(shù)據(jù)輸入,該驅(qū)動電路依據(jù)該第一數(shù)據(jù)輸入以及該第二數(shù)據(jù)輸入來產(chǎn)生該輸出信號,該驅(qū)動電路另包含: 第二電流式驅(qū)動單元,耦接于該對差動輸出端,該第二電流式驅(qū)動單元用以產(chǎn)生第二參考電流、依據(jù)該第二數(shù)據(jù)輸入來將該第二參考電流自該第一輸出端與該第二輸出端的其中之一輸出,以及依據(jù)該第二數(shù)據(jù)輸入來從該第一輸出端與該第二輸出端的其中之另一接收該第二參考電流; 其中該第二數(shù)據(jù)輸入為該相對于該第一數(shù)據(jù)輸入的超前信號或延遲信號。
14.一種控制驅(qū)動電路的方法,該驅(qū)動電路接收第一數(shù)據(jù)輸入以及至少依據(jù)該第一數(shù)據(jù)輸入來產(chǎn)生輸出信號至終端組件,該驅(qū)動電路包含用來輸出該輸出信號的一對差動輸出端,該對差動輸出端具有第一輸出端以及第二輸出端,該方法包含: 產(chǎn)生第一參考電流; 依據(jù)該第一數(shù)據(jù)輸入來將該第一參考電流自該第一輸出端與該第二輸出端的其中之一輸出,以及依據(jù)該第一數(shù)據(jù)輸入來從該第一輸出端與該第二輸出端的其中之另一接收該第一參考電流; 提供第一參考電壓以及不同于該第一參考電壓的第二參考電壓;以及 依據(jù)該第一數(shù)據(jù)輸入來將該第一參考電壓耦接于該第一輸出端與該第二輸出端的其中之一,以及依據(jù)該第一數(shù)據(jù)輸入來將該第二參考電壓I禹接于該第一輸出端與該第二輸出端的其中之另一。
15.如權(quán)利要求14所述的控制驅(qū)動電路的方法,其特征在于,該第一參考電壓大于該第二參考電壓;以及當(dāng)該第一參考電流自該第一輸出端輸出而從該第二輸出端輸入時(shí),依據(jù)該第一數(shù)據(jù)輸入來將該第一參考電壓耦接于該第一輸出端與該第二輸出端的其中之一以及依據(jù)該第一數(shù)據(jù)輸入來將該第二參考電壓I禹接于該第一輸出端與該第二輸出端的其中之另一的步驟包含: 依據(jù)該第一數(shù)據(jù)輸入來將該第一參考電壓I禹接于該第一輸出端,以及依據(jù)該第一數(shù)據(jù)輸入來將該第二參考電壓耦接于該第二輸出端。
16.如權(quán)利要求14所述的控制驅(qū)動電路的方法,其特征在于,該第一輸出端與該第二輸出端的其中之一與該第一參考電壓等電平,以及該第一輸出端與該第二輸出端的其中之另一與該第二參考電壓等電平。
17.如權(quán)利要求14所述的控制驅(qū)動電路的方法,其特征在于,另包含: 依據(jù)該第一數(shù)據(jù)輸入來將第一開關(guān)選擇性地耦接于該第一參考電壓與該第一輸出端之間; 依據(jù)該第一數(shù)據(jù)輸入來將第二開關(guān)選擇性地耦接于該第一參考電壓與該第二輸出端之間; 依據(jù)該第一數(shù)據(jù)輸入來將第三開關(guān)選擇性地耦接于該第二參考電壓與該第一輸出端之間;以及 依據(jù)該第一數(shù)據(jù)輸入來將第四開關(guān)選擇性地耦接于該第二參考電壓與該第二輸出端之間; 其中當(dāng)該第一開關(guān)與該第四開關(guān)響應(yīng)該第一數(shù)據(jù)輸入來導(dǎo)通時(shí),該第二開關(guān)與該第三開關(guān)會關(guān)斷;以及當(dāng)該第一開關(guān)與該第四開關(guān)響應(yīng)該第一數(shù)據(jù)輸入來關(guān)斷時(shí),該第二開關(guān)與該第三開關(guān)會導(dǎo)通。
18.如權(quán)利要求14所述的控制驅(qū)動電路的方法,其特征在于,另包含: 將第一阻抗組件的一端耦接于該第一輸出端,以及將第二阻抗組件的一端耦接于該第二輸出端; 依據(jù)該第一數(shù)據(jù)輸入來將該第一阻抗組件的另一端耦接于該第一參考電壓與該第二參考電壓的其中之一;以及 依據(jù)該第一數(shù)據(jù)輸入來將該第二阻抗組件的另一端耦接于該第一參考電壓與該第二參考電壓的其中之另一。
19.如權(quán)利要求14所述的控制驅(qū)動電路的方法,其特征在于,另包含: 將第一阻抗組件的一端耦接于該第一輸出端,以及將第二阻抗組件的一端耦接于該第二輸出端; 依據(jù)該第一數(shù)據(jù)輸入來將該第一參考電壓耦接于該第一阻抗組件的另一端與該第二阻抗組件的另一端的其中之一; 將第三阻抗組件的一端耦接于該第一輸出端,以及將第四阻抗組件的一端耦接于該第二輸出端;以及 依據(jù)該第一數(shù)據(jù)輸入來將該第二參考電壓耦接于該第三阻抗組件的另一端與該第四阻抗組件的另一端的其中之一; 其中當(dāng)該第一參考電壓依據(jù)該第一數(shù)據(jù)輸入來耦接至該第一阻抗組件的該另一端時(shí),該第二參考電壓耦接至該第四阻抗組件的該另一端;以及當(dāng)該第一參考電壓依據(jù)該第一數(shù)據(jù)輸入來耦接至該第二阻抗組件的該另一端時(shí),該第二參考電壓耦接至該第三阻抗組件的該另一端。
20.如權(quán)利要求14所述的控制驅(qū)動電路的方法,其特征在于,另包含: 接收第二數(shù)據(jù)輸入,其中該第二數(shù)據(jù)輸入為相對于該第一數(shù)據(jù)輸入的超前信號或延遲信號; 產(chǎn)生第二參考電流; 依據(jù)該第二數(shù)據(jù)輸入來將該第二參考電流自該第一輸出端與該第二輸出端的其中之一輸出,以及依據(jù)該第二數(shù)據(jù)輸入來從該第一輸出端與該第二輸出端的其中之另一接收該第二參考電流;以及 依據(jù)該第一數(shù)據(jù)輸入與該第二數(shù)據(jù)輸入來產(chǎn)生該輸出信號。
【文檔編號】H03K19/00GK104300956SQ201410334912
【公開日】2015年1月21日 申請日期:2014年7月15日 優(yōu)先權(quán)日:2013年7月16日
【發(fā)明者】吳建樺, 駱彥彬 申請人:聯(lián)發(fā)科技股份有限公司