緩沖電路和led驅(qū)動(dòng)電路的制作方法
【專利摘要】本實(shí)用新型提供了一種緩沖電路和LED驅(qū)動(dòng)電路,其中,緩沖電路包括檢測(cè)控制電路、第一控制開(kāi)關(guān)以及阻尼元件;阻尼元件串聯(lián)在整流后的輸入回路中;檢測(cè)控制電路與整流后的輸入回路連接,獲取整流后的輸入回路中的輸入電壓并將輸入電壓與預(yù)設(shè)的閾值電壓進(jìn)行比較,當(dāng)輸入電壓高于閾值電壓時(shí),檢測(cè)控制電路延時(shí)輸出第一控制信號(hào);第一控制開(kāi)關(guān)分別與阻尼元件和檢測(cè)控制電路連接,第一控制開(kāi)關(guān)基于第一控制信號(hào)將阻尼元件短路。本實(shí)用新型的LED驅(qū)動(dòng)電路包括該緩沖電路。本實(shí)用新型的緩沖電路和LED驅(qū)動(dòng)電路,能夠較好地對(duì)電路中產(chǎn)生的浪涌電流進(jìn)行緩沖,功耗低而且效率高。
【專利說(shuō)明】
緩沖電路和LED驅(qū)動(dòng)電路
技術(shù)領(lǐng)域
[0001]本實(shí)用新型涉及電子電路技術(shù)領(lǐng)域,特別涉及一種緩沖電路和LED驅(qū)動(dòng)電路。
【背景技術(shù)】
[0002]目前,由于LED燈比傳統(tǒng)的熒光燈和白熾燈節(jié)能環(huán)保,所以LED燈正在逐漸替換傳統(tǒng)的熒光燈和白熾燈。在帶有可控硅調(diào)光器的白熾燈系統(tǒng)中,也同樣可以采用LED燈來(lái)替換,其結(jié)構(gòu)參見(jiàn)圖1。但是,由于可控硅在導(dǎo)通時(shí),其輸出端電壓會(huì)有大的電壓變化率(dv/dt),導(dǎo)致在輸入端產(chǎn)生較大的浪涌電流。此浪涌電流幅值較高,持續(xù)時(shí)間短,極易造成可控硅的誤關(guān)斷,影響LED驅(qū)動(dòng)電路的穩(wěn)定工作,從而使LED燈產(chǎn)生閃爍。其輸入電流iin和輸入經(jīng)過(guò)整流后的電壓波形。如圖2a和圖2b所示。
[0003]為了降低浪涌電流的峰值,并且降低輸入電流下降時(shí)的電流變化率,需要在整流橋后串入緩沖電路。
[0004]如圖3所示,傳統(tǒng)的緩沖電路是直接在整流橋后串入電阻RlO,其輸入電流iin、輸入經(jīng)過(guò)整流后的電壓波形vre。和電阻RlO上的電壓波形如圖4所示。該電阻在可控硅切入時(shí),可以有效降低輸入端的浪涌電流,防止可控硅調(diào)光器誤關(guān)斷,使LED驅(qū)動(dòng)電路穩(wěn)定工作,進(jìn)而避免LED產(chǎn)生閃爍。但是輸入電流持續(xù)流過(guò)電阻RlO,導(dǎo)致RlO上一直有功耗,該功耗大大降低了系統(tǒng)的效率。
【實(shí)用新型內(nèi)容】
[0005]為克服傳統(tǒng)的緩沖電路損耗大、系統(tǒng)效率低導(dǎo)致緩沖效果不理想的技術(shù)問(wèn)題,本實(shí)用新型提供一種緩沖電路和LED驅(qū)動(dòng)電路。
[0006]本實(shí)用新型提供的緩沖電路,包括檢測(cè)控制電路、第一控制開(kāi)關(guān)以及阻尼元件;
[0007]所述阻尼元件,串聯(lián)在整流后的輸入回路中;
[0008]所述檢測(cè)控制電路,與所述整流后的輸入回路連接,獲取所述整流后的輸入回路中的輸入電壓并將所述輸入電壓與預(yù)設(shè)的閾值電壓進(jìn)行比較,當(dāng)所述輸入電壓高于所述閾值電壓時(shí),所述檢測(cè)控制電路延時(shí)輸出第一控制信號(hào);
[0009]所述第一控制開(kāi)關(guān),分別與所述阻尼元件和所述檢測(cè)控制電路連接,所述第一控制開(kāi)關(guān)基于所述第一控制信號(hào)將所述阻尼元件短路。
[0010]作為一種可實(shí)施方式,所述檢測(cè)控制電路的輸出端通過(guò)電容與所述整流后的輸入回路連接。
[0011 ]作為一種可實(shí)施方式,所述第一控制開(kāi)關(guān)為晶體管。
[0012]作為一種可實(shí)施方式,所述檢測(cè)控制電路包括輸入電壓采樣電路、第一比較器、延時(shí)電路、邏輯電路以及驅(qū)動(dòng)電路;
[0013]所述輸入電壓采樣電路,連接所述整流后的輸入回路,對(duì)所述輸入電壓進(jìn)行采樣;
[0014]所述第一比較器,其第一輸入端連接所述輸入電壓采樣電路的輸出端,第二輸入端連接第一參考電壓,輸出端依次連接所述延時(shí)電路、邏輯電路以及驅(qū)動(dòng)電路;
[0015]當(dāng)所述輸入電壓采樣電路獲取的采樣電壓高于所述第一參考電壓時(shí),所述第一比較器輸出第一比較信號(hào)經(jīng)所述延時(shí)電路延時(shí)后到達(dá)所述邏輯電路,所述邏輯電路根據(jù)所述第一比較信號(hào)輸出所述第一控制信號(hào),控制所述第一控制開(kāi)關(guān)將所述阻尼元件短路。
[0016]作為一種可實(shí)施方式,所述第一比較器的輸出端還與所述邏輯電路連接;
[0017]當(dāng)所述輸入電壓采樣電路獲取的采樣電壓低于或等于所述第一參考電壓時(shí),所述第一比較器直接向所述邏輯電路輸出第二比較信號(hào),所述邏輯電路根據(jù)所述第二比較信號(hào)輸出第二控制信號(hào),控制所述第一控制開(kāi)關(guān)關(guān)斷,將所述阻尼元件切入所述整流后的輸入回路中。
[0018]作為一種可實(shí)施方式,所述輸入電壓米樣電路包括第一米樣電阻和第二米樣電阻;
[0019]所述第一采樣電阻與所述第二采樣電阻串聯(lián),所述第一采樣電阻的第一連接端連接所述整流后的輸入回路,所述第一采樣電阻的第二連接端通過(guò)所述第二采樣電阻接地。
[0020]作為一種可實(shí)施方式,所述輸入電壓采樣電路還包括晶體管;
[0021]所述晶體管,其源極連接所述整流后的輸入回路,漏極與所述第一采樣電阻的第一連接端連接,柵極連接所述第二采樣電阻的接地端。
[0022]作為一種可實(shí)施方式,所述延時(shí)電路包括電壓源、電流源、電阻、第二比較器、電容以及第二控制開(kāi)關(guān);
[0023]所述電壓源通過(guò)所述電阻接地;
[0024]所述電流源的輸出端通過(guò)所述電容接地,所述電流源的大小由所述電壓源的輸出電流控制;
[0025]所述第二比較器,其第一輸入端連接所述電流源的輸出端,第二輸入端連接第二參考電壓,輸出端連接所述邏輯電路;
[0026]所述開(kāi)關(guān)與所述電容并聯(lián),所述開(kāi)關(guān)的控制端連接所述第一比較器的輸出端;
[0027]當(dāng)所述開(kāi)關(guān)的控制端接收到所述第一比較器輸出的所述第一比較信號(hào)時(shí),所述開(kāi)關(guān)斷開(kāi),所述電流源對(duì)所述電容充電,當(dāng)所述電容上的電壓達(dá)到所述第二參考電壓時(shí),所述第二比較器輸出延時(shí)信號(hào)至所述邏輯電路。
[0028]作為一種可實(shí)施方式,所述驅(qū)動(dòng)電路為電流源驅(qū)動(dòng)電路、或電壓源串聯(lián)電阻驅(qū)動(dòng)電路。
[0029 ] 相應(yīng)地,本實(shí)用新型還提供一種LED驅(qū)動(dòng)電路,包括可控硅調(diào)光器、整流電路、濾波電路以及LED驅(qū)動(dòng)器,所述整流電路、濾波電路以及LED驅(qū)動(dòng)器依次并聯(lián),構(gòu)成輸入回路,所述調(diào)光器串聯(lián)在所述輸入回路的輸入端,還包括上述任一項(xiàng)所述的緩沖電路。
[0030]本實(shí)用新型相比于現(xiàn)有技術(shù)的有益效果在于:
[0031]本實(shí)用新型提供的緩沖電路,通過(guò)在整流后的輸入回路中串聯(lián)阻尼元件,對(duì)可控硅導(dǎo)通時(shí)在輸入回路中產(chǎn)生的浪涌電流進(jìn)行緩沖;進(jìn)而根據(jù)浪涌電流幅值較高的特點(diǎn),設(shè)置了檢測(cè)控制電路,以獲取整流后的輸入回路中的輸入電壓并將輸入電壓與預(yù)設(shè)的閾值電壓進(jìn)行比較,當(dāng)輸入電壓高于該閾值電壓時(shí),即可判斷此時(shí)輸入回路中產(chǎn)生了浪涌電流,此時(shí)串聯(lián)在輸入回路中的阻尼元件較好地起到了緩沖的作用;更進(jìn)一步,根據(jù)浪涌電流持續(xù)時(shí)間短的特性,本實(shí)用新型設(shè)置該檢測(cè)控制電路延時(shí)輸出第一控制信號(hào),第一控制開(kāi)關(guān)基于檢測(cè)控制電路輸出的第一控制信號(hào)將阻尼元件短路。延時(shí)時(shí)間可根據(jù)具體電路的浪涌電流發(fā)生的時(shí)長(zhǎng)進(jìn)行設(shè)置,即大于浪涌電流發(fā)生時(shí)長(zhǎng),從而實(shí)現(xiàn)在浪涌電流結(jié)束后自動(dòng)將阻尼元件短路,從輸入回路中切除,以減小功耗。本實(shí)用新型提供的LED驅(qū)動(dòng)電路包括該緩沖電路,結(jié)構(gòu)簡(jiǎn)單。
[0032]本實(shí)用新型的緩沖電路和LED驅(qū)動(dòng)電路,在浪涌電流發(fā)生時(shí)能夠較好地對(duì)電路中產(chǎn)生的浪涌電流進(jìn)行緩沖,在浪涌電流發(fā)生后能夠自動(dòng)將阻尼元件或者緩沖器件從輸入回路中短路,從而大大降低了功耗,提升了系統(tǒng)工作效率。
【附圖說(shuō)明】
[0033]圖1為【背景技術(shù)】中具有可控硅調(diào)光器的LED驅(qū)動(dòng)電路的結(jié)構(gòu)示意圖;
[0034]圖2a為圖1所示的LED驅(qū)動(dòng)電路的經(jīng)過(guò)整流后的輸入電流1^的波形示意圖;
[0035]圖2b為圖1所示的LED驅(qū)動(dòng)電路的經(jīng)過(guò)整流后的電壓Vra。的波形示意圖;
[0036]圖3為【背景技術(shù)】中具有單電阻緩沖電路的LED驅(qū)動(dòng)電路的結(jié)構(gòu)示意圖;
[0037]圖4為圖3所示的LED驅(qū)動(dòng)電路的輸入電流iin、經(jīng)過(guò)整流后的電壓vrec以及電阻R1上的電壓的波形示意圖;
[0038]圖5為本實(shí)用新型一實(shí)施例提供的緩沖電路和LED驅(qū)動(dòng)電路的結(jié)構(gòu)不意圖;
[0039]圖6為圖5所示的LED驅(qū)動(dòng)電路的輸入電流iin和經(jīng)過(guò)整流后的電壓Vre3。、第一控制開(kāi)關(guān)M20的GATE端和DRAIN端的波形示意圖;
[0040]圖7為圖5所示的LED驅(qū)動(dòng)電路中的檢測(cè)控制電路以及輸入電壓采樣電路的一實(shí)施例的結(jié)構(gòu)示意圖;
[0041]圖8為圖5所示的LED驅(qū)動(dòng)電路中的輸入電壓采樣電路的另一實(shí)施例的結(jié)構(gòu)示意圖;
[0042]圖9為圖7和圖8所不的LED驅(qū)動(dòng)電路中的延時(shí)電路的一實(shí)施例的結(jié)構(gòu)不意圖。
【具體實(shí)施方式】
[0043]以下結(jié)合附圖,對(duì)本實(shí)用新型上述的和另外的技術(shù)特征和優(yōu)點(diǎn)進(jìn)行清楚、完整地描述,顯然,所描述的實(shí)施例僅僅是本實(shí)用新型的部分實(shí)施例,而不是全部實(shí)施例。
[0044]本實(shí)用新型實(shí)施例提供了一種緩沖電路,用于對(duì)具有可控硅調(diào)光器的LED驅(qū)動(dòng)電路的輸入電壓進(jìn)行緩沖,具體電路結(jié)構(gòu)如下:
[0045]參見(jiàn)圖5,可控硅調(diào)光器100串聯(lián)在整流橋200的輸入端,整流橋200依次與電容ClO以及LED驅(qū)動(dòng)器300并聯(lián),組成輸入回路。
[0046]本實(shí)施例提供的緩沖電路設(shè)置在整流橋200后,包括檢測(cè)控制電路400、第一控制開(kāi)關(guān)M20以及阻尼元件R10。其中,阻尼元件RlO串聯(lián)在整流后的輸入回路中。檢測(cè)控制電路400與整流后的輸入回路連接,用于獲取整流后的輸入回路中的輸入電壓并將輸入電壓與預(yù)設(shè)的閾值電壓進(jìn)行比較,當(dāng)輸入電壓高于閾值電壓時(shí),檢測(cè)控制電路400延時(shí)輸出第一控制信號(hào)。第一控制開(kāi)關(guān)M20分別與阻尼元件RlO和檢測(cè)控制電路400連接,第一控制開(kāi)關(guān)M20基于檢測(cè)控制電路400輸出的第一控制信號(hào)將阻尼元件RlO短路。
[0047]本實(shí)用新型通過(guò)在整流后的輸入回路中串聯(lián)阻尼元件,對(duì)可控硅導(dǎo)通時(shí)在輸入回路中產(chǎn)生的浪涌電流進(jìn)行緩沖;進(jìn)而根據(jù)浪涌電流幅值較高的特點(diǎn),設(shè)置了檢測(cè)控制電路,以獲取整流后的輸入回路中的輸入電壓并將輸入電壓與預(yù)設(shè)的閾值電壓進(jìn)行比較,當(dāng)輸入電壓高于該閾值電壓時(shí),即可判斷此時(shí)輸入回路中產(chǎn)生了浪涌電流,此時(shí)串聯(lián)在輸入回路中的阻尼元件較好地起到了緩沖的作用;更進(jìn)一步,根據(jù)浪涌電流持續(xù)時(shí)間短的特性,本實(shí)用新型設(shè)置該檢測(cè)控制電路延時(shí)輸出第一控制信號(hào),第一控制開(kāi)關(guān)基于檢測(cè)控制電路輸出的第一控制信號(hào)將阻尼元件短路。具體的延時(shí)時(shí)間可根據(jù)具體電路的浪涌電流發(fā)生的時(shí)長(zhǎng)進(jìn)行設(shè)置,即大于浪涌電流發(fā)生時(shí)長(zhǎng),從而實(shí)現(xiàn)在浪涌電流結(jié)束后自動(dòng)將阻尼元件短路,從輸入回路中切除,以減小功耗。
[0048]本實(shí)用新型提供的緩沖電路,結(jié)構(gòu)簡(jiǎn)單,其在浪涌電流發(fā)生時(shí)能夠較好地對(duì)電路中產(chǎn)生的浪涌電流進(jìn)行緩沖,在浪涌電流發(fā)生后能夠自動(dòng)將阻尼元件從輸入回路中短路,從而大大降低了阻尼元件的功耗,提升了系統(tǒng)工作效率。
[0049]上述阻尼元件主要用于對(duì)輸入回路中的浪涌電流進(jìn)行緩沖,其可以是串聯(lián)在輸入回路中的一個(gè)或多個(gè)電阻,也可以是其他形式的等效電路或器件。第一控制開(kāi)關(guān)可以為晶體管,例如匪OS管、PMOS管、CMOS管、NPN管等,圖示中均以MOS管為例示出。本實(shí)施例中采用電阻作為阻尼元件,采用晶體管作為第一控制開(kāi)關(guān),可方便的實(shí)現(xiàn)上述控制功能,結(jié)構(gòu)簡(jiǎn)單,成本低。
[0050]繼續(xù)參見(jiàn)圖5,作為一種可實(shí)施方式,檢測(cè)控制電路400的輸入端(即VIN)接Vrec,輸出端(即GATE)接第一控制開(kāi)關(guān)M20。當(dāng)檢測(cè)控制電路400檢測(cè)到VIN電壓低于閾值電壓時(shí),則GATE輸出低電平,使第一控制開(kāi)關(guān)M20關(guān)斷;當(dāng)檢測(cè)控制電路400檢測(cè)到Vrec高于閾值電壓時(shí),則延遲一定時(shí)間后,GATE輸出高電平,使第一控制開(kāi)關(guān)M20導(dǎo)通,將緩沖電阻RlO短路。[0051 ]輸入電流iin、輸入經(jīng)過(guò)整流后的電壓波形Vrec、第一控制開(kāi)關(guān)M20的GATE端波形和DRAIN端波形如圖6所示,可見(jiàn),精確的延遲時(shí)間控制技術(shù)可以保證此方案具有良好的輸入電壓范圍兼容性。
[0052]本實(shí)施例中的檢測(cè)控制電路400的GATE端驅(qū)動(dòng)速度快,開(kāi)關(guān)損耗小。且在第一控制開(kāi)關(guān)M20導(dǎo)通時(shí),檢測(cè)控制電路400的GATE電壓穩(wěn)定在使其能完全導(dǎo)通的一個(gè)固定電壓,如12V,使得第一控制開(kāi)關(guān)M20的導(dǎo)通損耗也更小。所以,采用本實(shí)施例提供的而緩沖電路,在保證系統(tǒng)可靠穩(wěn)定工作的基礎(chǔ)上,大大提高了系統(tǒng)效率。
[0053]進(jìn)一步地,作為一種可實(shí)施方式,繼續(xù)參見(jiàn)圖1,檢測(cè)控制電路400的輸出端還可以連接電容C30,通過(guò)電容C30與整流后的輸入回路連接。電容C30的設(shè)置,使得檢測(cè)控制電路400的GATE端的信號(hào)上升需要一定的時(shí)間,這樣可以減小阻抗變化引起的輸入電流震蕩,使系統(tǒng)工作更加穩(wěn)定。
[0054]具體地,參見(jiàn)圖7,檢測(cè)控制電路400可以包括輸入電壓采樣電路410、第一比較器420、延時(shí)電路430、邏輯電路440以及驅(qū)動(dòng)電路450。其中,輸入電壓采樣電路410連接整流后的輸入回路,以對(duì)輸入電壓進(jìn)行采樣;第一比較器420的第一輸入端連接輸入電壓采樣電路410的輸出端,第二輸入端連接第一參考電壓VREFl,輸出端依次連接延時(shí)電路430、邏輯電路440以及驅(qū)動(dòng)電路450;當(dāng)輸入電壓采樣電路410獲取的采樣電壓高于第一參考電壓時(shí),第一比較器420輸出第一比較信號(hào)經(jīng)延時(shí)電路430延時(shí)后到達(dá)邏輯電路440,邏輯電路440根據(jù)第一比較信號(hào)輸出第一控制信號(hào),控制第一控制開(kāi)關(guān)將阻尼元件短路。
[0055]進(jìn)一步地,第一比較器420的輸出端還與邏輯電路440連接,當(dāng)輸入電壓采樣電路410獲取的采樣電壓低于或等于第一參考電壓VREFl時(shí),第一比較器420直接向邏輯電路440輸出第二比較信號(hào),邏輯電路440根據(jù)第二比較信號(hào)輸出第二控制信號(hào),控制第一控制開(kāi)關(guān)關(guān)斷,將阻尼元件切入整流后的輸入回路中。
[0056]例如,當(dāng)輸入電壓采樣電路410的輸出端電壓比第一參考電壓VREFl小時(shí),延時(shí)電路430不對(duì)邏輯電路440產(chǎn)生影響,且邏輯電路440控制驅(qū)動(dòng)電路450輸出低電平,使外部的第一控制開(kāi)關(guān)關(guān)斷;當(dāng)輸入采樣電路420的輸出端電壓比第一參考電壓VREFl大時(shí),延時(shí)電路430將第一比較器420的輸出信號(hào)延遲一定時(shí)間后發(fā)送到邏輯電路440,邏輯電路440控制驅(qū)動(dòng)電路450輸出高電平,使外部的第一控制開(kāi)關(guān)導(dǎo)通。
[0057]繼續(xù)參見(jiàn)圖7,為了使驅(qū)動(dòng)信號(hào)GATE的上升沿有一定的時(shí)間,驅(qū)動(dòng)電路450可以采用電流源驅(qū)動(dòng)的方式,也可以采用電壓源和電阻串聯(lián)的方式對(duì)外部第一控制開(kāi)關(guān)進(jìn)行驅(qū)動(dòng)。
[0058]輸入電壓采樣電路410可以采用分壓電阻的形式,如圖7所示。由于輸入VIN端是幾百伏的高壓,而第一比較器420的輸入一般都為5V以下的電壓,則電阻R40的阻值會(huì)遠(yuǎn)大于電阻R41的阻值;且如果檢測(cè)控制電路做在芯片內(nèi)部,則電阻R40需要采用高壓電阻,電阻R41為低壓電阻,電阻之間的匹配會(huì)比較差,從而影響電壓檢測(cè)的精度。
[0059]鑒于此,如圖8所述,本實(shí)用新型的另一實(shí)施例在VIN端和采樣電阻R50和R51之間串入晶體管。優(yōu)選結(jié)型場(chǎng)效應(yīng)晶體管(簡(jiǎn)稱JFET),具有控制及線路簡(jiǎn)單、效率高等優(yōu)點(diǎn),如圖中的JFET M50,JFET的源極電壓近似為VIN端電壓在JFET的夾斷電壓削頂。比如,該JFET夾斷電壓為20V,則當(dāng)VIN端電壓小于20V時(shí),JFET的源極電壓基本為VIN;當(dāng)VIN電壓大于等于20V時(shí),JFET的源極電壓為20V。因此,可以選擇夾斷電壓高于VIN端的閾值電壓,采用相同種類并且阻值大小類似的電阻,以提高電阻之間的匹配,進(jìn)一步提升電壓檢測(cè)的精度。
[0060]作為一種可實(shí)施方式,延時(shí)電路包括電壓源、電流源、電阻、第二比較器、電容以及第二控制開(kāi)關(guān);電壓源通過(guò)電阻接地,電流源的大小由電壓源的輸出電流控制;電流源的輸出端通過(guò)電容接地;第二比較器,其第一輸入端連接電流源的輸出端,第二輸入端連接第二參考電壓,輸出端連接邏輯電路;開(kāi)關(guān)與電容并聯(lián),開(kāi)關(guān)的控制端連接第一比較器的輸出端。當(dāng)開(kāi)關(guān)的控制端接收到第一比較器輸出的第一比較信號(hào)時(shí),開(kāi)關(guān)斷開(kāi),電流源對(duì)電容充電,當(dāng)電容上的電壓達(dá)到第二參考電壓時(shí),第二比較器輸出延時(shí)信號(hào)至邏輯電路。
[0061 ] 參見(jiàn)圖7和圖9,本實(shí)用新型另一實(shí)施例提供的延時(shí)電路430中,可以通過(guò)電阻R20調(diào)節(jié)延時(shí)時(shí)間。電壓源V60為一固定電壓,其外接一電阻R20到地,電流源160為一電流控制的電流源,其大小由電壓源V60的電流i60控制,160的大小和i60的大小成正比。開(kāi)關(guān)K60的控制端為延時(shí)電路430的輸入端,與第一比較器420連接,第二比較器的輸出端連接邏輯電路440。
[0062]當(dāng)輸入電壓采樣電路410的輸出端電壓低于或等于第一參考電壓VREFl時(shí),第一比較器420輸出第二比較信號(hào),此時(shí)第二控制開(kāi)關(guān)K60導(dǎo)通,第二比較器U60輸出為正。
[0063]當(dāng)輸入電壓米樣電路410的輸出端電壓大于第一參考電壓VREFl時(shí),第一比較器420翻轉(zhuǎn)輸出第二比較信號(hào),開(kāi)關(guān)K60關(guān)斷,電流控制的電流源160對(duì)電容C60充電,當(dāng)電容C60上電壓達(dá)到第二參考電壓VREF2時(shí),第二比較器U60的輸出翻轉(zhuǎn),由正變?yōu)?,輸出到邏輯電路440,使外部的第一控制開(kāi)關(guān)導(dǎo)通。因此,可以通過(guò)設(shè)置電阻R20的大小來(lái)調(diào)節(jié)延時(shí)時(shí)間。電阻R20越大,則延時(shí)越長(zhǎng);電阻R20越小,則延時(shí)越短。
[0064]相應(yīng)地,本實(shí)用新型實(shí)施例還提供了一種LED驅(qū)動(dòng)電路,包括可控硅調(diào)光器100、整流橋200、濾波電路以及LED驅(qū)動(dòng)器300,還包括上述實(shí)施例記載的緩沖電路,具體結(jié)構(gòu)參見(jiàn)圖5,此處不再冗述。
[0065]利用本實(shí)施例提供的LED驅(qū)動(dòng)電路,可以實(shí)現(xiàn)在浪涌電流發(fā)生時(shí)較好地對(duì)電路中產(chǎn)生的浪涌電流進(jìn)行緩沖,在浪涌電流發(fā)生后自動(dòng)將緩沖器件從輸入回路中短路,以降低功耗,大大提升了系統(tǒng)工作效率。
[0066]以上所述的具體實(shí)施例,對(duì)本實(shí)用新型的目的、技術(shù)方案和有益效果進(jìn)行了進(jìn)一步的詳細(xì)說(shuō)明,應(yīng)當(dāng)理解,以上所述僅為本實(shí)用新型的具體實(shí)施例而已,并不用于限定本實(shí)用新型的保護(hù)范圍。特別指出,對(duì)于本領(lǐng)域技術(shù)人員來(lái)說(shuō),凡在本實(shí)用新型的精神和原則之內(nèi),所做的任何修改、等同替換、改進(jìn)等,均應(yīng)包含在本實(shí)用新型的保護(hù)范圍之內(nèi)。
【主權(quán)項(xiàng)】
1.一種緩沖電路,其特征在于,包括檢測(cè)控制電路、第一控制開(kāi)關(guān)以及阻尼元件; 所述阻尼元件,串聯(lián)在整流后的輸入回路中; 所述檢測(cè)控制電路,與所述整流后的輸入回路連接,獲取所述整流后的輸入回路中的輸入電壓并將所述輸入電壓與預(yù)設(shè)的閾值電壓進(jìn)行比較,當(dāng)所述輸入電壓高于所述閾值電壓時(shí),所述檢測(cè)控制電路延時(shí)輸出第一控制信號(hào); 所述第一控制開(kāi)關(guān),分別與所述阻尼元件和所述檢測(cè)控制電路連接,所述第一控制開(kāi)關(guān)基于所述第一控制信號(hào)將所述阻尼元件短路。2.根據(jù)權(quán)利要求1所述的緩沖電路,其特征在于,所述檢測(cè)控制電路的輸出端通過(guò)電容與所述整流后的輸入回路連接。3.根據(jù)權(quán)利要求1所述的緩沖電路,其特征在于,所述第一控制開(kāi)關(guān)為晶體管。4.根據(jù)權(quán)利要求1至3任一項(xiàng)所述的緩沖電路,其特征在于,所述檢測(cè)控制電路包括輸入電壓采樣電路、第一比較器、延時(shí)電路、邏輯電路以及驅(qū)動(dòng)電路; 所述輸入電壓采樣電路,連接所述整流后的輸入回路,對(duì)所述輸入電壓進(jìn)行采樣; 所述第一比較器,其第一輸入端連接所述輸入電壓采樣電路的輸出端,第二輸入端連接第一參考電壓,輸出端依次連接所述延時(shí)電路、邏輯電路以及驅(qū)動(dòng)電路; 當(dāng)所述輸入電壓采樣電路獲取的采樣電壓高于所述第一參考電壓時(shí),所述第一比較器輸出第一比較信號(hào)經(jīng)所述延時(shí)電路延時(shí)后到達(dá)所述邏輯電路,所述邏輯電路根據(jù)所述第一比較信號(hào)輸出所述第一控制信號(hào),控制所述第一控制開(kāi)關(guān)將所述阻尼元件短路。5.根據(jù)權(quán)利要求4所述的緩沖電路,其特征在于,所述第一比較器的輸出端還與所述邏輯電路連接; 當(dāng)所述輸入電壓采樣電路獲取的采樣電壓低于或等于所述第一參考電壓時(shí),所述第一比較器直接向所述邏輯電路輸出第二比較信號(hào),所述邏輯電路根據(jù)所述第二比較信號(hào)輸出第二控制信號(hào),控制所述第一控制開(kāi)關(guān)關(guān)斷,將所述阻尼元件切入所述整流后的輸入回路中。6.根據(jù)權(quán)利要求4所述的緩沖電路,其特征在于,所述輸入電壓采樣電路包括第一采樣電阻和第二采樣電阻; 所述第一采樣電阻與所述第二采樣電阻串聯(lián),所述第一采樣電阻的第一連接端連接所述整流后的輸入回路,所述第一采樣電阻的第二連接端通過(guò)所述第二采樣電阻接地。7.根據(jù)權(quán)利要求6所述的緩沖電路,其特征在于,所述輸入電壓采樣電路還包括晶體管; 所述晶體管,其源極連接所述整流后的輸入回路,漏極與所述第一采樣電阻的第一連接端連接,柵極連接所述第二采樣電阻的接地端。8.根據(jù)權(quán)利要求4所述的緩沖電路,其特征在于,所述延時(shí)電路包括電壓源、電流源、電阻、第二比較器、電容以及第二控制開(kāi)關(guān); 所述電壓源通過(guò)所述電阻接地; 所述電流源的輸出端通過(guò)所述電容接地,所述電流源的大小由所述電壓源的輸出電流控制; 所述第二比較器,其第一輸入端連接所述電流源的輸出端,第二輸入端連接第二參考電壓,輸出端連接所述邏輯電路; 所述開(kāi)關(guān)與所述電容并聯(lián),所述開(kāi)關(guān)的控制端連接所述第一比較器的輸出端; 當(dāng)所述開(kāi)關(guān)的控制端接收到所述第一比較器輸出的所述第一比較信號(hào)時(shí),所述開(kāi)關(guān)斷開(kāi),所述電流源對(duì)所述電容充電,當(dāng)所述電容上的電壓達(dá)到所述第二參考電壓時(shí),所述第二比較器輸出延時(shí)信號(hào)至所述邏輯電路。9.根據(jù)權(quán)利要求4所述的緩沖電路,其特征在于,所述驅(qū)動(dòng)電路為電流源驅(qū)動(dòng)電路、或電壓源驅(qū)動(dòng)電路。10.—種LED驅(qū)動(dòng)電路,包括可控硅調(diào)光器、整流電路、濾波電路以及LED驅(qū)動(dòng)器,所述整流電路、濾波電路以及LED驅(qū)動(dòng)器依次并聯(lián),構(gòu)成輸入回路,所述調(diào)光器串聯(lián)在所述輸入回路的輸入端,其特征在于,還包括上述權(quán)利要求1至8任一項(xiàng)所述的緩沖電路。
【文檔編號(hào)】H05B33/08GK205622936SQ201620398856
【公開(kāi)日】2016年10月5日
【申請(qǐng)日】2016年5月5日
【發(fā)明人】劉國(guó)強(qiáng), 白浪, 黃必亮, 任遠(yuǎn)程, 周遜偉
【申請(qǐng)人】杰華特微電子(杭州)有限公司