供電電路的制作方法
【專利摘要】本發(fā)明公開了一種供電電路,包括第一限流單元、單向?qū)▎卧⒌谝婚_關(guān)單元、第一處理器單元和第一被供電對(duì)象單元,其中:第一限流單元和單向?qū)▎卧?lián)后的一端為輸入電源的第一接線端,另一端連接第一被供電對(duì)象單元的第一端;第一被供電對(duì)象單元的第二端為輸入電源的第二接線端;第一開關(guān)單元的第一端為輸入電源的第一接線端,第二端連接第一被供電對(duì)象單元的第一端;第一處理器單元的兩個(gè)信號(hào)輸入端分別為輸入電源的兩個(gè)接線端,一個(gè)信號(hào)輸出端連接第一開關(guān)單元的第三端。采用本發(fā)明提供的供電電路,能夠保護(hù)電路器件。
【專利說(shuō)明】供電電路
【技術(shù)領(lǐng)域】
[0001 ] 本發(fā)明涉及電子【技術(shù)領(lǐng)域】,尤其涉及一種供電電路。
【背景技術(shù)】
[0002]在目前的供電電路中,多采用緩啟動(dòng)以避免對(duì)被供電對(duì)象的上電沖擊。該被供電對(duì)象可以為耗電負(fù)載,也可以為具體電路,如Boost變換器、Buck變換器等DC/DC變換器。下面以Boost變換器作為被供電對(duì)象為例,對(duì)現(xiàn)有技術(shù)中的緩啟動(dòng)供電電路進(jìn)行說(shuō)明,如圖1所示,Boost變換器由第一二極管Dl、第二二極管D2、電感L1、電容Cl和場(chǎng)效應(yīng)晶體管Ql構(gòu)成,Boost變換器對(duì)輸入電源進(jìn)行升壓后輸出至負(fù)載RL,由電阻Rl和常開開關(guān)SI構(gòu)成的緩啟動(dòng)單元能夠?qū)崿F(xiàn)該電路上電時(shí)的緩啟動(dòng)。
[0003]可見,圖1所示的電路,被供電對(duì)象對(duì)輸入電源的極性存在要求,輸入電源的第一接線端的電壓Vinl需大于該輸入電源的第二接線端的電壓Vin2,當(dāng)用戶誤將輸入電源極性反接,或誤接入交流電源時(shí),將會(huì)出現(xiàn)輸入電源的第一接線端的電壓Vinl小于該輸入電源的第二接線端的電壓Vin2的情況,此時(shí),通過(guò)場(chǎng)效應(yīng)晶體管Ql中的二極管電路中會(huì)構(gòu)成反向通路,較大的反向通路電流可能會(huì)燒毀該通路上的器件。
【發(fā)明內(nèi)容】
[0004]本發(fā)明實(shí)施例提供一種供電電路,用以實(shí)現(xiàn)對(duì)電路器件的保護(hù)。
[0005]本發(fā)明實(shí)施例提供一種供電電路,包括第一限流單元、單向?qū)▎卧?、第一開關(guān)單元、第一處理器單元和第一被供電對(duì)象單元,其中:
[0006]所述第一限流單元和所述單向?qū)▎卧?lián)后的一端為輸入電源的第一接線端,另一端連接所述第一被供電對(duì)象單元的第一端;
[0007]所述第一被供電對(duì)象單元的第二端為所述輸入電源的第二接線端;
[0008]所述第一開關(guān)單元的第一端為所述輸入電源的第一接線端,第二端連接所述第一被供電對(duì)象單元的第一端;
[0009]所述第一處理器單元的兩個(gè)信號(hào)輸入端分別為所述輸入電源的兩個(gè)接線端,一個(gè)信號(hào)輸出端連接所述第一開關(guān)單元的第三端;所述第一處理器單元判斷所述輸入電源的極性是否為預(yù)設(shè)指定極性,當(dāng)確定所述輸入電源的極性為所述預(yù)設(shè)指定極性時(shí),在所述供電電路上電后經(jīng)過(guò)第一預(yù)設(shè)時(shí)間后,控制所述第一開關(guān)單元閉合;當(dāng)所述輸入電源的極性為所述預(yù)設(shè)指定極性時(shí),在所述供電電路上電后且經(jīng)過(guò)所述第一預(yù)設(shè)時(shí)間之前,所述單向?qū)▎卧獙?dǎo)通。
[0010]本發(fā)明實(shí)施例提供的供電電路,在第一開關(guān)單元斷開時(shí),可以由單向?qū)▎卧乐闺娐分袠?gòu)成反向通路,并且,由第一處理器單元判斷輸入電源的極性是否為預(yù)設(shè)指定極性,當(dāng)確定輸入電源的極性是預(yù)設(shè)指定極性時(shí),才會(huì)控制第一開關(guān)單元閉合,因此能夠避免反向電流的產(chǎn)生,有效保護(hù)了電路中的器件。
[0011]本發(fā)明實(shí)施例還提供一種供電電路,包括第二限流單元、第二開關(guān)單元、第三開關(guān)單元、第二處理器單元和第二被供電對(duì)象單元,其中:
[0012]所述第二限流單元和所述第二開關(guān)單元串聯(lián)后的一端為輸入電源的第一接線端,另一端連接所述第二被供電對(duì)象單元的第一端;
[0013]所述第二被供電對(duì)象單元的第二端為所述輸入電源的第二接線端;
[0014]所述第三開關(guān)單元的第一端為所述輸入電源的第一接線端,第二端連接所述第二被供電對(duì)象單元的第一端;
[0015]所述第二處理器單元的兩個(gè)信號(hào)輸入端分別為所述輸入電源的兩個(gè)接線端,兩個(gè)信號(hào)輸出端分別連接所述第二開關(guān)單元的第三端和所述第三開關(guān)單元的第三端;所述第二處理器單元判斷所述輸入電源的極性是否為預(yù)設(shè)指定極性,當(dāng)確定所述輸入電源的極性為所述預(yù)設(shè)指定極性時(shí),控制所述第二開關(guān)單元閉合,經(jīng)過(guò)第一預(yù)設(shè)時(shí)間后,控制所述第三開關(guān)單元閉合。
[0016]本發(fā)明實(shí)施例提供的供電電路,由第二處理器單元判斷輸入電源的極性是否為預(yù)設(shè)指定極性,當(dāng)確定輸入電源的極性是預(yù)設(shè)指定極性時(shí),才會(huì)先后控制第二開關(guān)單元和第三開關(guān)單元閉合,因此能夠防止電路中反向通路的構(gòu)成,避免反向電流的產(chǎn)生,有效保護(hù)了電路中的器件。
【專利附圖】
【附圖說(shuō)明】
[0017]附圖用來(lái)提供對(duì)本發(fā)明的進(jìn)一步理解,并且構(gòu)成說(shuō)明書的一部分,與本發(fā)明實(shí)施例一起用于解釋本發(fā)明,并不構(gòu)成對(duì)本發(fā)明的限制。在附圖中:
[0018]圖1為現(xiàn)有技術(shù)中的供電電路的結(jié)構(gòu)圖;
[0019]圖2為本發(fā)明實(shí)施例提供的供電電路的結(jié)構(gòu)圖之一;
[0020]圖3為本發(fā)明實(shí)施例1提供的供電電路的結(jié)構(gòu)圖;
[0021]圖4為本發(fā)明實(shí)施例1提供的DC/DC變換器電路的結(jié)構(gòu)圖;
[0022]圖5為本發(fā)明實(shí)施例提供的供電電路的結(jié)構(gòu)圖之二 ;
[0023]圖6為本發(fā)明實(shí)施例2提供的供電電路的詳細(xì)結(jié)構(gòu)圖;
[0024]圖7為本發(fā)明實(shí)施例2提供的DC/DC變換器電路的結(jié)構(gòu)圖。
【具體實(shí)施方式】
[0025]為了給出單路電源輸入的供電電路的實(shí)現(xiàn)方案,本發(fā)明實(shí)施例提供了一種供電電路,以下結(jié)合說(shuō)明書附圖對(duì)本發(fā)明的優(yōu)選實(shí)施例進(jìn)行說(shuō)明,應(yīng)當(dāng)理解,此處所描述的優(yōu)選實(shí)施例僅用于說(shuō)明和解釋本發(fā)明,并不用于限定本發(fā)明。并且在不沖突的情況下,本申請(qǐng)中的實(shí)施例及實(shí)施例中的特征可以相互組合。
[0026]本發(fā)明實(shí)施例提供了一種供電電路,如圖2所示,包括第一限流單元21、單向?qū)▎卧?2、第一開關(guān)單元23、第一處理器單元24和第一被供電對(duì)象單元25,其中:
[0027]第一限流單元21和單向?qū)▎卧?2串聯(lián)后的一端為輸入電源的第一接線端Vinl,另一端連接第一被供電對(duì)象單元25的第一端;第一被供電對(duì)象單元25的第二端為輸入電源的第二接線端Vin2 ;第一開關(guān)單元23的第一端為輸入電源的第一接線端Vinl,第二端連接第一被供電對(duì)象單兀25的第一端;第一處理器單兀24的兩個(gè)信號(hào)輸入端分別為輸入電源的兩個(gè)接線端Vinl和Vin2,一個(gè)信號(hào)輸出端連接第一開關(guān)單元23的第三端;第一處理器單元24判斷輸入電源的極性是否為預(yù)設(shè)指定極性,當(dāng)確定輸入電源的極性為預(yù)設(shè)指定極性時(shí),在供電電路上電后經(jīng)過(guò)第一預(yù)設(shè)時(shí)間后,控制第一開關(guān)單元23閉合;當(dāng)輸入電源的極性為預(yù)設(shè)指定極性時(shí),在供電電路上電后且經(jīng)過(guò)第一預(yù)設(shè)時(shí)間之前,單向?qū)▎卧?2導(dǎo)通。
[0028]較佳的,當(dāng)確定輸入電源的極性不為預(yù)設(shè)指定極性時(shí),發(fā)出輸入電源異常告警。
[0029]其中,第一限流單元21具體可以為電阻;單向?qū)▎卧?2具體可以為二極管、場(chǎng)效應(yīng)晶體管、絕緣柵雙極晶體管或二極管整流橋等;第一處理器單元24具體可以為DSP(Digital Signal Processing,數(shù)字信號(hào)處理器)、PLC (Programmable Logic Controller,可編程邏輯控制器)或單片機(jī)等。
[0030]第一開關(guān)單元23具體為常開開關(guān),進(jìn)一步的,該常開開關(guān)具體可以為繼電器、晶閘管或絕緣柵雙極晶體管等可控開關(guān)器件。
[0031]下面用具體實(shí)施例對(duì)本發(fā)明實(shí)施例提供的供電電路進(jìn)行詳細(xì)說(shuō)明。
[0032]實(shí)施例1:
[0033]本發(fā)明實(shí)施例1提供的供電電路的詳細(xì)結(jié)構(gòu)如圖3所示,包括電阻R1、二極管D3、常開開關(guān)S1、DSP和第一被供電對(duì)象單元25,其中:
[0034]電阻Rl和二極管D3串聯(lián)后的一端為輸入電源的第一接線端Vinl,另一端連接第一被供電對(duì)象單元25的第一端;第一被供電對(duì)象單元25的第二端為輸入電源的第二接線端Vin2 ;常開開關(guān)SI的第一端為輸入電源的第一接線端Vinl,第二端連接第一被供電對(duì)象單元25的第一端;DSP的兩個(gè)信號(hào)輸入端分別為輸入電源的兩個(gè)接線端Vinl和Vin2,一個(gè)信號(hào)輸出端連接常開開關(guān)SI的第三端。
[0035]為了進(jìn)一步說(shuō)明本發(fā)明實(shí)施例1提供的供電電路,下面對(duì)其工作原理進(jìn)行詳細(xì)闡述。
[0036]在本發(fā)明實(shí)施例中,能夠使電路正常工作的輸入電源極性即為預(yù)設(shè)指定極性。
[0037]當(dāng)輸入電源的極性為預(yù)設(shè)指定極性時(shí),二極管D3導(dǎo)通,此時(shí)該供電電路中構(gòu)成正向通路,輸入電源通過(guò)電阻R1、二極管D3供電至第一被供電對(duì)象單元25 ;DSP進(jìn)行輸入電源的極性的判斷,確定輸入電源的極性為預(yù)設(shè)指定極性,在供電電路上電后經(jīng)過(guò)第一預(yù)設(shè)時(shí)間后,控制常開開關(guān)SI閉合,電阻R1、二極管D3短路,輸入電源直接供電至第一被供電對(duì)象單元25。
[0038]其中,第一預(yù)設(shè)時(shí)間具體可根據(jù)實(shí)際情況基于緩啟動(dòng)要求和第一被供電對(duì)象單元25進(jìn)行設(shè)定。
[0039]當(dāng)輸入電源的極性不為預(yù)設(shè)指定極性時(shí),二極管D3關(guān)斷,該供電電路中無(wú)法構(gòu)成通路;DSP進(jìn)行輸入電源的極性的判斷,確定輸入電源的極性不為預(yù)設(shè)指定極性,發(fā)出輸入電源異常告警。
[0040]當(dāng)預(yù)設(shè)指定極性為正時(shí),DSP具體用于采用如下方式判斷輸入電源的極性是否為預(yù)設(shè)指定極性:
[0041]判斷輸入電源的第一接線端Vinl的對(duì)地電壓是否持續(xù)第二預(yù)設(shè)時(shí)間大于輸入電源的第二接線端Vin2的對(duì)地電壓;當(dāng)輸入電源的第一接線端Vinl的對(duì)地電壓是持續(xù)第二預(yù)設(shè)時(shí)間大于輸入電源的第二接線端Vin2的對(duì)地電壓時(shí),確定輸入電源的極性為預(yù)設(shè)指定極性,當(dāng)輸入電源的第一接線端Vinl的對(duì)地電壓不是持續(xù)第二預(yù)設(shè)時(shí)間大于輸入電源的第二接線端Vin2的對(duì)地電壓時(shí),確定輸入電源的極性不為預(yù)設(shè)指定極性。
[0042]其中,第二預(yù)設(shè)時(shí)間具體可根據(jù)防護(hù)的交流輸入電源的周期進(jìn)行設(shè)定。
[0043]相應(yīng)的,當(dāng)預(yù)設(shè)指定極性為負(fù)時(shí),DSP具體用于采用如下方式判斷輸入電源的極性是否為預(yù)設(shè)指定極性:
[0044]判斷輸入電源的第二接線端Vin2的對(duì)地電壓是否持續(xù)第二預(yù)設(shè)時(shí)間大于輸入電源的第一接線端Vinl的對(duì)地電壓;當(dāng)輸入電源的第二接線端Vin2的對(duì)地電壓是持續(xù)第二預(yù)設(shè)時(shí)間大于輸入電源的第一接線端Vinl的對(duì)地電壓時(shí),確定輸入電源的極性為預(yù)設(shè)指定極性,當(dāng)輸入電源的第二接線端Vin2的對(duì)地電壓不是持續(xù)第二預(yù)設(shè)時(shí)間大于輸入電源的第一接線端Vinl的對(duì)地電壓時(shí),確定輸入電源的極性不為預(yù)設(shè)指定極性。
[0045]第一被供電對(duì)象單元25可以為耗電負(fù)載,也可以為具體電路,如Boost變換器、Buck變換器以及二者的衍生電路結(jié)構(gòu)(如橋式電路)、LLC諧振式變換器等DC/DC變換器。當(dāng)?shù)谝槐还╇妼?duì)象單元25為Boost變換器時(shí),具體電路如圖4所示。其工作原理在此不再贅述。
[0046]為方便在各種情況下的電路通斷的控制,也可以在串聯(lián)的電阻Rl和二極管D3中加入一個(gè)開關(guān)。
[0047]可見,采用本發(fā)明實(shí)施例1提供的供電電路,在常開開關(guān)SI斷開時(shí),可以由二極管D3防止電路中構(gòu)成反向通路,并且,由DSP判斷輸入電源的極性是否為預(yù)設(shè)指定極性,當(dāng)確定輸入電源的極性是預(yù)設(shè)指定極性時(shí),才會(huì)控制常開開關(guān)Si閉合,因此能夠避免反向電流的產(chǎn)生,有效保護(hù)了電路中的器件。
[0048]本發(fā)明實(shí)施例還提供了一種供電電路,如圖5所示,包括第二限流單元51、第二開關(guān)單元52、第三開關(guān)單元53、第二處理器單元54和第二被供電對(duì)象單元55,其中:
[0049]第二限流單元51和第二開關(guān)單元52串聯(lián)后的一端為輸入電源的第一接線端Vinl,另一端連接第二被供電對(duì)象單元55的第一端;第二被供電對(duì)象單元55的第二端為輸入電源的第二接線端Vin2;第三開關(guān)單元53的第一端為輸入電源的第一接線端Vinl,第二端連接第二被供電對(duì)象單兀55的第一端;第二處理器單兀54的兩個(gè)信號(hào)輸入端分別為輸入電源的兩個(gè)接線端Vinl和Vin2,兩個(gè)信號(hào)輸出端分別連接第二開關(guān)單元52的第三端和第三開關(guān)單元53的第三端;第二處理器單元54判斷輸入電源的極性是否為預(yù)設(shè)指定極性,當(dāng)確定輸入電源的極性為預(yù)設(shè)指定極性時(shí),控制第二開關(guān)單元52閉合,經(jīng)過(guò)第一預(yù)設(shè)時(shí)間后,控制第三開關(guān)單元53閉合。
[0050]較佳的,當(dāng)確定輸入電源的極性不為預(yù)設(shè)指定極性時(shí),發(fā)出輸入電源異常告警。
[0051]其中,第二限流單元51具體可以為電阻;第二處理器單元54具體可以為DSP、PLC或單片機(jī)等。
[0052]第二開關(guān)單元52和第三開關(guān)單元53具體為常開開關(guān);進(jìn)一步的,該常開開關(guān)具體可以為繼電器、晶閘管或絕緣柵雙極晶體管等可控開關(guān)器件。
[0053]下面用具體實(shí)施例對(duì)本發(fā)明實(shí)施例提供的上述供電電路進(jìn)行詳細(xì)說(shuō)明。
[0054]實(shí)施例2:
[0055]本發(fā)明實(shí)施例2提供的供電電路的詳細(xì)結(jié)構(gòu)如圖6所示,包括電阻Rl、第一常開開關(guān)S1、第二常開開關(guān)S2、DSP和第二被供電對(duì)象單元55,其中:
[0056]電阻Rl和第二常開開關(guān)S2串聯(lián)后的一端為輸入電源的第一接線端Vinl,另一端連接第二被供電對(duì)象單元55的第一端;第二被供電對(duì)象單元55的第二端為輸入電源的第二接線端Vin2 ;第一常開開關(guān)SI的第一端為輸入電源的第一接線端Vinl,第二端連接第二被供電對(duì)象單元55的第一端;DSP的兩個(gè)信號(hào)輸入端分別為輸入電源的兩個(gè)接線端Vinl和Vin2,兩個(gè)信號(hào)輸出端分別連接第二常開開關(guān)S2的第三端和第一常開開關(guān)SI的第三端。
[0057]為了進(jìn)一步說(shuō)明本發(fā)明實(shí)施例2提供的供電電路,下面對(duì)其工作原理進(jìn)行詳細(xì)闡述。
[0058]在本發(fā)明實(shí)施例中,能夠使電路正常工作的輸入電源極性即為預(yù)設(shè)指定極性。
[0059]在該供電電路中,由DSP判斷輸入電源的極性是否為預(yù)設(shè)指定極性,當(dāng)確定輸入電源的極性為預(yù)設(shè)指定極性時(shí),控制第二常開開關(guān)S2閉合,此時(shí)該供電電路中構(gòu)成正向通路,輸入電源通過(guò)電阻Rl供電至第二被供電對(duì)象單元55 ;經(jīng)過(guò)第一預(yù)設(shè)時(shí)間后,DSP控制第一常開開關(guān)SI閉合,電阻Rl短路,輸入電源直接供電至第二被供電對(duì)象單元55。
[0060]其中,第一預(yù)設(shè)時(shí)間具體可根據(jù)實(shí)際情況基于緩啟動(dòng)要求和第二被供電對(duì)象單元55進(jìn)行設(shè)定。
[0061]當(dāng)DSP確定輸入電源的極性不為預(yù)設(shè)指定極性時(shí),發(fā)出輸入電源異常告警。
[0062]當(dāng)預(yù)設(shè)指定極性為正時(shí),DSP具體用于采用如下方式判斷輸入電源的極性是否為預(yù)設(shè)指定極性:
[0063]判斷輸入電源的第一接線端Vinl的對(duì)地電壓是否持續(xù)第二預(yù)設(shè)時(shí)間大于輸入電源的第二接線端Vin2的對(duì)地電壓;當(dāng)輸入電源的第一接線端Vinl的對(duì)地電壓是持續(xù)第二預(yù)設(shè)時(shí)間大于輸入電源的第二接線端Vin2的對(duì)地電壓時(shí),確定輸入電源的極性為預(yù)設(shè)指定極性,當(dāng)輸入電源的第一接線端Vinl的對(duì)地電壓不是持續(xù)第二預(yù)設(shè)時(shí)間大于輸入電源的第二接線端Vin2的對(duì)地電壓時(shí),確定輸入電源的極性不為預(yù)設(shè)指定極性。
[0064]其中,第二預(yù)設(shè)時(shí)間具體可根據(jù)防護(hù)的交流輸入電源的周期進(jìn)行設(shè)定。
[0065]相應(yīng)的,當(dāng)預(yù)設(shè)指定極性為負(fù)時(shí),DSP具體用于采用如下方式判斷輸入電源的極性是否為預(yù)設(shè)指定極性:
[0066]判斷輸入電源的第二接線端Vin2的對(duì)地電壓是否持續(xù)第二預(yù)設(shè)時(shí)間大于輸入電源的第一接線端Vinl的對(duì)地電壓;當(dāng)輸入電源的第二接線端Vin2的對(duì)地電壓是持續(xù)第二預(yù)設(shè)時(shí)間大于輸入電源的第一接線端Vinl的對(duì)地電壓時(shí),確定輸入電源的極性為預(yù)設(shè)指定極性,當(dāng)輸入電源的第二接線端Vin2的對(duì)地電壓不是持續(xù)第二預(yù)設(shè)時(shí)間大于輸入電源的第一接線端Vinl的對(duì)地電壓時(shí),確定輸入電源的極性不為預(yù)設(shè)指定極性。
[0067]第二被供電對(duì)象單元55可以為耗電負(fù)載,也可以為具體電路,如Boost變換器、Buck變換器以及二者的衍生電路結(jié)構(gòu)(如橋式電路)、LLC諧振式變換器等DC/DC變換器。當(dāng)?shù)诙还╇妼?duì)象單元55為Boost變換器時(shí),具體電路如圖7所示。其工作原理在此不再贅述。
[0068]可見,采用本發(fā)明實(shí)施例2提供的供電電路,由DSP判斷輸入電源的極性是否為預(yù)設(shè)指定極性,當(dāng)確定輸入電源的極性是預(yù)設(shè)指定極性時(shí),才會(huì)先后控制第二常開開關(guān)S2和第一常開開關(guān)SI閉合,因此能夠防止電路中反向通路的構(gòu)成,避免反向電流的產(chǎn)生,有效保護(hù)了電路中的器件。
[0069]綜上所述,本發(fā)明實(shí)施例提供的供電電路,包括第一限流單元、單向?qū)▎卧?、第一開關(guān)單元、第一處理器單元和第一被供電對(duì)象單元,其中:第一限流單元和單向?qū)▎卧?lián)后的一端為輸入電源的第一接線端,另一端連接第一被供電對(duì)象單元的第一端;第一被供電對(duì)象單元的第二端為輸入電源的第二接線端;第一開關(guān)單元的第一端為輸入電源的第一接線端,第二端連接第一被供電對(duì)象單元的第一端;第一處理器單元的兩個(gè)信號(hào)輸入端分別為輸入電源的兩個(gè)接線端,一個(gè)信號(hào)輸出端連接第一開關(guān)單元的第三端;第一處理器單元判斷輸入電源的極性是否為預(yù)設(shè)指定極性,當(dāng)確定輸入電源的極性為預(yù)設(shè)指定極性時(shí),在供電電路上電后經(jīng)過(guò)第一預(yù)設(shè)時(shí)間后,控制第一開關(guān)單元閉合;當(dāng)輸入電源的極性為預(yù)設(shè)指定極性時(shí),在供電電路上電后且經(jīng)過(guò)第一預(yù)設(shè)時(shí)間之前,單向?qū)▎卧獙?dǎo)通。采用本發(fā)明實(shí)施例提供的供電電路,能夠保護(hù)電路器件。
[0070]顯然,本領(lǐng)域的技術(shù)人員可以對(duì)本發(fā)明進(jìn)行各種改動(dòng)和變型而不脫離本發(fā)明的精神和范圍。這樣,倘若本發(fā)明的這些修改和變型屬于本發(fā)明權(quán)利要求及其等同技術(shù)的范圍之內(nèi),則本發(fā)明也意圖包含這些改動(dòng)和變型在內(nèi)。
【權(quán)利要求】
1.一種供電電路,其特征在于,包括第一限流單元、單向?qū)▎卧?、第一開關(guān)單元、第一處理器單元和第一被供電對(duì)象單元,其中: 所述第一限流單元和所述單向?qū)▎卧?lián)后的一端為輸入電源的第一接線端,另一端連接所述第一被供電對(duì)象單元的第一端; 所述第一被供電對(duì)象單元的第二端為所述輸入電源的第二接線端; 所述第一開關(guān)單元的第一端為所述輸入電源的第一接線端,第二端連接所述第一被供電對(duì)象單元的第一端; 所述第一處理器單元的兩個(gè)信號(hào)輸入端分別為所述輸入電源的兩個(gè)接線端,一個(gè)信號(hào)輸出端連接所述第一開關(guān)單元的第三端;所述第一處理器單元判斷所述輸入電源的極性是否為預(yù)設(shè)指定極性,當(dāng)確定所述輸入電源的極性為所述預(yù)設(shè)指定極性時(shí),在所述供電電路上電后經(jīng)過(guò)第一預(yù)設(shè)時(shí)間后,控制所述第一開關(guān)單元閉合;當(dāng)所述輸入電源的極性為所述預(yù)設(shè)指定極性時(shí),在所述供電電路上電后且經(jīng)過(guò)所述第一預(yù)設(shè)時(shí)間之前,所述單向?qū)▎卧獙?dǎo)通。
2.如權(quán)利要求1所述的電路,其特征在于,所述預(yù)設(shè)指定極性為正; 所述第一處理器單元具體用于采用如下方式判斷所述輸入電源的極性是否為所述預(yù)設(shè)指定極性: 判斷所述輸入電 源的第一接線端的對(duì)地電壓是否持續(xù)第二預(yù)設(shè)時(shí)間大于所述輸入電源的第二接線端的對(duì)地電壓;當(dāng)所述輸入電源的第一接線端的對(duì)地電壓是持續(xù)第二預(yù)設(shè)時(shí)間大于所述輸入電源的第二接線端的對(duì)地電壓時(shí),確定所述輸入電源的極性為所述預(yù)設(shè)指定極性,當(dāng)所述輸入電源的第一接線端的對(duì)地電壓不是持續(xù)第二預(yù)設(shè)時(shí)間大于所述輸入電源的第二接線端的對(duì)地電壓時(shí),確定所述輸入電源的極性不為所述預(yù)設(shè)指定極性。
3.如權(quán)利要求1所述的電路,其特征在于,所述預(yù)設(shè)指定極性為負(fù); 所述第一處理器單元具體用于采用如下方式判斷所述輸入電源的極性是否為所述預(yù)設(shè)指定極性: 判斷所述輸入電源的第二接線端的對(duì)地電壓是否持續(xù)第二預(yù)設(shè)時(shí)間大于所述輸入電源的第一接線端的對(duì)地電壓;當(dāng)所述輸入電源的第二接線端的對(duì)地電壓是持續(xù)第二預(yù)設(shè)時(shí)間大于所述輸入電源的第一接線端的對(duì)地電壓時(shí),確定所述輸入電源的極性為所述預(yù)設(shè)指定極性,當(dāng)所述輸入電源的第二接線端的對(duì)地電壓不是持續(xù)第二預(yù)設(shè)時(shí)間大于所述輸入電源的第一接線端的對(duì)地電壓時(shí),確定所述輸入電源的極性不為所述預(yù)設(shè)指定極性。
4.如權(quán)利要求1-3任一所述的電路,其特征在于,所述第一限流單元具體為電阻; 所述單向?qū)▎卧唧w為二極管、場(chǎng)效應(yīng)晶體管或絕緣柵雙極晶體管; 所述第一開關(guān)單元具體為常開開關(guān); 所述第一處理器單元具體為數(shù)字信號(hào)處理器、可編程邏輯控制器或單片機(jī)。
5.如權(quán)利要求4所述的電路,其特征在于,所述常開開關(guān)具體為繼電器、晶閘管或絕緣柵雙極晶體管。
6.一種供電電路,其特征在于,包括第二限流單元、第二開關(guān)單元、第三開關(guān)單元、第二處理器單元和第二被供電對(duì)象單元,其中: 所述第二限流單元和所述第二開關(guān)單元串聯(lián)后的一端為輸入電源的第一接線端,另一端連接所述第二被供電對(duì)象單元的第一端;所述第二被供電對(duì)象單元的第二端為所述輸入電源的第二接線端; 所述第三開關(guān)單元的第一端為所述輸入電源的第一接線端,第二端連接所述第二被供電對(duì)象單元的第一端; 所述第二處理器單元的兩個(gè)信號(hào)輸入端分別為所述輸入電源的兩個(gè)接線端,兩個(gè)信號(hào)輸出端分別連接所述第二開關(guān)單元的第三端和所述第三開關(guān)單元的第三端;所述第二處理器單元判斷所述輸入電源的極性是否為預(yù)設(shè)指定極性,當(dāng)確定所述輸入電源的極性為所述預(yù)設(shè)指定極性時(shí),控制所述第二開關(guān)單元閉合,經(jīng)過(guò)第一預(yù)設(shè)時(shí)間后,控制所述第三開關(guān)單元閉合。
7.如權(quán)利要求6所述的電路,其特征在于,所述預(yù)設(shè)指定極性為正; 所述第二處理器單元具體用于采用如下方式判斷所述輸入電源的極性是否為所述預(yù)設(shè)指定極性: 判斷所述輸入電源的第一接線端的對(duì)地電壓是否持續(xù)第二預(yù)設(shè)時(shí)間大于所述輸入電源的第二接線端的對(duì)地電壓;當(dāng)所述輸入電源的第一接線端的對(duì)地電壓是持續(xù)第二預(yù)設(shè)時(shí)間大于所述輸入電源的第二接線端的對(duì)地電壓時(shí),確定所述輸入電源的極性為所述預(yù)設(shè)指定極性,當(dāng)所述輸入電源的第一接線端的對(duì)地電壓不是持續(xù)第二預(yù)設(shè)時(shí)間大于所述輸入電源的第二接線端的對(duì)地電壓時(shí),確定所述輸入電源的極性不為所述預(yù)設(shè)指定極性。
8.如權(quán)利要求6所述的電路,其特征在于,所述預(yù)設(shè)指定極性為負(fù); 所述第二處理器單元具體用于采用如下方式判斷所述輸入電源的極性是否為所述預(yù)設(shè)指定極性: 判斷所述輸入電源的第二接線端的對(duì)地電壓是否持續(xù)第二預(yù)設(shè)時(shí)間大于所述輸入電源的第一接線端的對(duì)地電壓;當(dāng)所述輸入電源的第二接線端的對(duì)地電壓是持續(xù)第二預(yù)設(shè)時(shí)間大于所述輸入電源的第一接線端的對(duì)地電壓時(shí),確定所述輸入電源的極性為所述預(yù)設(shè)指定極性,當(dāng)所述輸入電源的第二接線端的對(duì)地電壓不是持續(xù)第二預(yù)設(shè)時(shí)間大于所述輸入電源的第一接線端的對(duì)地電壓時(shí),確定所述輸入電源的極性不為所述預(yù)設(shè)指定極性。
9.如權(quán)利要求6-8任一所述的電路,其特征在于,所述第二限流單元具體為電阻; 所述第二開關(guān)單元和所述第三開關(guān)單元具體為常開開關(guān); 所述第二處理器單元具體為數(shù)字信號(hào)處理器、可編程邏輯控制器或單片機(jī)。
10.如權(quán)利要求9所述的電路,其特征在于,所述常開開關(guān)具體為繼電器、晶閘管或絕緣柵雙極晶體管。
【文檔編號(hào)】H02H11/00GK104079166SQ201310097718
【公開日】2014年10月1日 申請(qǐng)日期:2013年3月25日 優(yōu)先權(quán)日:2013年3月25日
【發(fā)明者】劉兆元, 柳樹渡, 劉韌, 李清純 申請(qǐng)人:艾默生網(wǎng)絡(luò)能源系統(tǒng)北美公司