合至地址線126-1、126-2,其中第一區(qū)域126A遠(yuǎn)離地址線的第二區(qū)域126B (第二端子在此處耦合至地址線126-1、126-2)。微電子元件耦合至地址線的兩個(gè)以上的連接區(qū)域(示意性表示為126C、126D、126E和126F)設(shè)置在第一連接區(qū)域之間且超過(guò)第二區(qū)域。地址線126提供沿第一路徑方向150從第一端子通過(guò)兩個(gè)以上的連接區(qū)域的信號(hào)路徑或者提供沿與第一路徑方向相反的第二路徑方向152從第二端子通過(guò)兩個(gè)以上的連接區(qū)域到達(dá)第一端子的信號(hào)路徑。如以下在附加示例中進(jìn)一步解釋的,地址信息在封裝件內(nèi)流動(dòng)的方向150、152可以取決于微電子封裝件與高級(jí)組件(諸如電路板上或系統(tǒng)中)中的其他元件組裝的結(jié)構(gòu)。
[0065]在圖1A、圖1B、圖1C以及圖2中提供的示例中,地址信息被配置為在第一端子120和第二端子121之間沿著地址線126通過(guò)每一個(gè)連接區(qū)域126C、26D、126E和126F傳送,其中地址信息分別耦合至第一、第二、第三和第四微電子元件。地址信息在封裝件內(nèi)沿地址線的流動(dòng)沿著地址線的部分,地址線在與一行接觸件140在每個(gè)相應(yīng)微電子元件上延伸的同一方向上延伸。例如,地址線的包括連接區(qū)域126C的部分在垂直封裝布局方向160(平行于微電子元件110上的一行接觸件140延伸的方向)上延伸。此外,地址線的包括連接區(qū)域126D的部分在水平封裝布局方向162 (平行于微電子元件112上的一行接觸件140延伸的方向)上延伸。這種關(guān)系還適用于地址線的包括連接區(qū)域126E的部分(其在平行于微電子元件114的一行接觸件140的垂直封裝布局方向160上延伸),并且還適用于地址線的包括連接區(qū)域126F的部分(其在平行于微電子元件116的一行接觸件140的水平封裝布局方向上延伸)。
[0066]在圖1B進(jìn)一步所示的具體示例中,地址線126可以覆蓋封裝件100中的微電子元件110、112、114、116中的一個(gè)或多個(gè)的面。在圖1B的示例中,至少一些地址線126覆蓋微電子元件110、112、114、116,其可以是覆蓋每個(gè)微電子元件的相同地址線126,或者在一些情況下,地址線126的公共集合中的不同地址線可以覆蓋每個(gè)微電子元件。
[0067]參照?qǐng)D2,每個(gè)連接區(qū)域126C、126D、126E和126F可以沿著地址線具有相對(duì)于封裝件100的第一端子120確定的相應(yīng)延遲。如本文所使用的,關(guān)于組件內(nèi)的諸如地址線的信號(hào)線(諸如封裝件內(nèi)的封裝襯底上),“延遲”是指沿著信號(hào)線的電路徑長(zhǎng)度。因此,連接區(qū)域126C可以具有相對(duì)于第一端子120的第一延遲,以及連接區(qū)域126D可以具有相對(duì)于第一端子120的第二延遲,第二延遲大于第一延遲。可以根據(jù)圖1A-圖1C和圖2看到的實(shí)施例而實(shí)現(xiàn)的一種特性為提供封裝內(nèi)飛越式地址信令,其中沿地址線的第一和第二延遲之間的差大于第一端子與第一微電子元件的任何兩個(gè)地址輸入之間的,或者例如第一端子與第二微電子元件的任何兩個(gè)地址輸入之間的沿地址線的延遲。如圖2進(jìn)一步所示,每個(gè)微電子元件上被配置為接收地址信息的接觸件140通常被設(shè)置在接觸件的行的中心143以及與微電子元件的外圍邊緣相鄰的行的第一端144之間,并且沒(méi)有設(shè)置在中心143與第一端144相對(duì)的行的第二端145之間。
[0068]圖3提供了包括附加電路元件的系統(tǒng)176內(nèi)的封裝件100的互連的具體示例。如圖3所示,驅(qū)動(dòng)器170-1、170-2(可以作為封裝件100外的一個(gè)或多個(gè)部件175的元件)可以被配置為將地址信息傳輸至封裝件100的相應(yīng)第一端子120-1和120-2。在具體示例中,驅(qū)動(dòng)器170-1和170-2可以是作為或者包括微處理器或微控制器的部件175的元件,驅(qū)動(dòng)器170-1和170-2被配置為分別在封裝件外的部件上沿著相應(yīng)路徑172-1和172-2將地址信息驅(qū)動(dòng)至第一端子120-1和120-2。如上所述,該地址信息可在第一端子120-1和120-2處接收,然后被封裝件100的相應(yīng)地址線126-1和126-2承載至微電子元件110、112、114、116 (參見(jiàn)圖1A-圖1C和圖2)。
[0069]如圖3進(jìn)一步所示,封裝件100的第二端子121-1和121_2與相應(yīng)的地址線126_1和126-2耦合。如安裝在系統(tǒng)176中,第二端子121-1和121-2可以與封裝件100外的相應(yīng)端接電路178-1和178-2耦合。示意性地,端接電路可以包括相應(yīng)的端子電阻器或電阻電路177-1、177-2,它們耦合至參考電位179-1、179-2(每一個(gè)都可以是系統(tǒng)的電源或地參考)的相應(yīng)源或者例如被配置為施加電源或參考電位的電路。其他端接電路布置也可能包括在根據(jù)該實(shí)施例預(yù)期的范圍內(nèi),并且所有這些端接電路布置都認(rèn)為是可應(yīng)用的,除非另有明確指定。因此,在圖3所示的這種布置中,地址信息可以通過(guò)封裝件100外的驅(qū)動(dòng)器170-1、170-2驅(qū)動(dòng)至相應(yīng)的第一端子120-1和120-2,然后耦合至封裝襯底上的地址線126-1、126-2,其中地址信息隨后被順次路由至封裝件100的每個(gè)相應(yīng)連接區(qū)域,例如路由至連接區(qū)域126C(圖2),然后路由至連接區(qū)域126D,然后路由至連接區(qū)域126E以及然后路由至連接區(qū)域126F,在連接區(qū)域處地址信息耦合至相應(yīng)的微電子元件(例如,微電子元件110、112、114和116)。在圖3所示實(shí)施例中,在到達(dá)連接區(qū)域126F之后,地址信息分別在第二端子121-1和122-2以及耦合至第二端子的端接電路178-1和178-2處離開(kāi)封裝件100,提供用于封裝件100的相應(yīng)地址線126-1和126-2的端子以減少或消除地址信息中不想要的反射在與主電路徑方向150 (地址信息被配置在封裝件100內(nèi)流動(dòng)的方向)相反的電路徑方向152上傳播。
[0070]圖4A示出了微電子封裝件100內(nèi)的地址線的可能布置。如圖所示,可以通過(guò)匹配封裝襯底上的跡線和其他導(dǎo)體的長(zhǎng)度來(lái)控制沿著每條地址線126到連接區(qū)域(諸如連接區(qū)域126C)的延遲。在這種配置中,可以基于為微電子封裝件的操作所選的循環(huán)時(shí)間來(lái)在可接受的容限內(nèi)控制任何接觸件140 (圖2)之間的最大相對(duì)延遲(其是每個(gè)微電子元件的地址輸入)。因此,在一個(gè)示例中,在一個(gè)這種接觸件140與其另一個(gè)接觸件140處接收的地址信息之間的在一個(gè)微電子元件的接觸件140處看到的最大相對(duì)延遲可以是微電子封裝件100被配置為以最大額定可用速度操作的一個(gè)時(shí)鐘循環(huán)的一半的一小部分。在這些條件下,在一個(gè)微電子元件的接觸件140處到達(dá)的地址信息的這種容限內(nèi)的相對(duì)延遲可以在本文被稱為“無(wú)延遲”。在圖4A所示的具體示例中,如上所述,從“a”到“b”順次布置的八條地址線的集合在其上以第一連接區(qū)域126C開(kāi)始,然后順次到連接區(qū)域126D、126E和126F路由地址信息。如表示圖4A的簡(jiǎn)化版本的圖4B所示(示出被稱為線“126-1”的單條地址線),從稱為“120a”的第一端子到稱為“121a”的第二端子的地址線的電路徑可以沿垂直和水平封裝布局方向160、162中的每一個(gè)具有跡線長(zhǎng)度,其在封裝件的每條地址線126 (圖4A)之間是相對(duì)均勻的。通過(guò)跟隨通過(guò)連接區(qū)域126C、126D等的圖4A所示地址線126的示例性電路徑,可以看出每條地址線(例如地址線126-1)可以在垂直封裝布局方向160和水平封裝布局方向162上延伸。
[0071]因此,通過(guò)圖4B所示地址線126-1和圖4A所示每一條其他地址線126之間的比較,可以看出每條地址線的每個(gè)部分都可以在垂直和水平封裝布局方向160、162 (圖2)上偏移,作為幫助從第一端子到第二端子沿著地址線提供相同電路徑長(zhǎng)度的一種方式。
[0072]可以以各種方式來(lái)設(shè)置地址線126和每個(gè)微電子元件110、112、114、116之前的電互連。由于封裝襯底上的地址線126表示向封裝件的每個(gè)微電子元件110、112、114、116提供地址信息的總線,所以有利地減小了地址線上的負(fù)載。具體地,有利地減少了遠(yuǎn)離地址線126延伸的接頭(stub)(諸如將地址線親合至每個(gè)微電子元件上的接觸件140)的長(zhǎng)度。如參照?qǐng)D1B所討論的,減小接頭長(zhǎng)度的一種方式為,對(duì)于一些或所有地址線126來(lái)說(shuō)覆蓋微電子元件的設(shè)置接觸件140的表面。
[0073]參照?qǐng)D5,減小接頭長(zhǎng)度的另一種方式為,在地址線126中插入突出端(jog),使得相應(yīng)地址線的第二部分在朝向接觸件140遠(yuǎn)離與其耦合的第一部分(例如地址線的部分226-1)的方向上延伸,使得耦合第二部分和接觸件140的接頭的長(zhǎng)度變短。如圖5所示,即使當(dāng)?shù)刂肪€126的第一部分226-1在平行于最近的微電子元件的接觸件140的行的方向160上延伸時(shí),該部分也可以不覆蓋微電子兀件的表面。第二部分226-2A在第一部分和與其耦合的接觸件140之間的方向上延伸,以及另一第二部分226-2B在與其耦合的接觸件140與耦合部分226-2B的地址線的第一部分226-1B之間的方向上延伸。
[0074]圖6A、圖6B、圖6C和圖6D示出了可以減小地址線和微電子元件的接觸件之間的接頭長(zhǎng)度的結(jié)構(gòu)的又一示例。因此,圖6A示出了在地址線26之間具有長(zhǎng)度47的接頭46,其中長(zhǎng)度47小于與接頭46耦合的微電子元件110的寬度W的一半。然而,圖6A中地址信息向接觸件140的流動(dòng)從地址線26開(kāi)始,然后通過(guò)接頭46到達(dá)接觸件140。圖6B示出了接頭48的長(zhǎng)度49可以通過(guò)在地址線中插入突出端50、51 (在地址線的第一部分52A、52B與接觸件140之間的方向上延伸)而顯著減小的示例。突出端50、51可以表示封裝件上的跡線或其他布線,地址信息通過(guò)其在封裝件的地址總線的方向上被路由。
[0075]