專(zhuān)利名稱(chēng):地址轉(zhuǎn)換器半導(dǎo)體器件和具有它的半導(dǎo)體存儲(chǔ)器件的制作方法
技術(shù)領(lǐng)域:
本發(fā)明涉及一種半導(dǎo)體器件的地址轉(zhuǎn)換器和具有它的半導(dǎo)體存儲(chǔ)器件,具體地,涉及一種半導(dǎo)體器件的地址轉(zhuǎn)換器和具有它的半導(dǎo)體存儲(chǔ)器件,在所述半導(dǎo)體器件中,即使外部地指定了相同的地址,在施加電源時(shí),也內(nèi)部地指定不同的地址。
背景技術(shù):
半導(dǎo)體器件需要用于讀取和寫(xiě)入數(shù)據(jù)的地址。地址被用于指定在半導(dǎo)體存儲(chǔ)器件的存儲(chǔ)單元陣列中的某些存儲(chǔ)單元,使得能夠輸入或者輸出數(shù)據(jù)。地址由外部控制器件分配。
半導(dǎo)體存儲(chǔ)器件的地址包括行地址和列地址的組合,行地址用于選擇存儲(chǔ)單元陣列的行,列地址用于選擇存儲(chǔ)單元陣列的列。
圖1是說(shuō)明傳統(tǒng)半導(dǎo)體存儲(chǔ)器件的方框圖。
在諸如同步動(dòng)態(tài)隨機(jī)存取存儲(chǔ)器(SDRAM)的同步存儲(chǔ)器件的情況下,半導(dǎo)體存儲(chǔ)器件從外部部分接收時(shí)鐘CLK,并將它用作其操作的基準(zhǔn)。
地址寄存器24從外部部分接收地址ADD和時(shí)鐘CLK,將地址ADD分類(lèi)為行地址RA和列地址CA,并且將它們與時(shí)鐘CLK同步和將它們分別輸出到行解碼器22和列解碼器23。
命令解碼器25接收命令com,以及將用于有效(active)操作的行地址選通(row address strobe,RAS)信號(hào)和RAS(CBR)之前的CAS信號(hào)輸出到行解碼器22。命令解碼器25將列地址選通(column address strobe,CAS)信號(hào)輸出到列解碼器23用于讀取或者寫(xiě)入操作。命令解碼器25將寫(xiě)入使能信號(hào)WE輸出到數(shù)據(jù)IO部分26以控制數(shù)據(jù)輸入和輸出。
行解碼器22接收來(lái)自命令解碼器25的RAS信號(hào),并且進(jìn)行有效操作以接收來(lái)自地址寄存器24的行地址RA,由此在存儲(chǔ)單元陣列21的多個(gè)字線中指定確定的字線。行解碼器22接收來(lái)自命令解碼器25的CBR信號(hào),以使存儲(chǔ)單元陣列21進(jìn)行刷新操作。
列解碼器23在讀取或者寫(xiě)入操作期間由從命令解碼器25施加的CAS信號(hào)控制,并且接收來(lái)自地址寄存器24的列地址CA以在存儲(chǔ)單元陣列21的多個(gè)位線中指定確定的位線。
存儲(chǔ)單元陣列21包括在橫向方向配置的多個(gè)字線、在垂直方向配置的多個(gè)位線、以及在字線和位線之間的交叉點(diǎn)上配置的存儲(chǔ)單元。存儲(chǔ)單元陣列21還包括多個(gè)傳感放大器,用于檢測(cè)和放大數(shù)據(jù)。
在存儲(chǔ)單元陣列21中,當(dāng)選擇了在由行解碼器22選擇的字線和由列解碼器23選擇的位線之間的交叉點(diǎn)上配置的存儲(chǔ)單元時(shí),根據(jù)從命令解碼器25施加的讀取或者寫(xiě)入命令,傳感放大器將所選擇存儲(chǔ)單元的數(shù)據(jù)DQi輸出到外部部分或者放大并且在存儲(chǔ)單元陣列中存儲(chǔ)從外部部分輸入的數(shù)據(jù)DQi。
數(shù)據(jù)IO部分26接收來(lái)自命令解碼器25的寫(xiě)入使能信號(hào)WE,以從/向存儲(chǔ)單元接收/輸出數(shù)據(jù),所述存儲(chǔ)單元配置在由行解碼器22指定的字線和由列解碼器23指定的位線之間的交叉點(diǎn)上。
當(dāng)在電源施加到半導(dǎo)體存儲(chǔ)器件上之后產(chǎn)生了功率穩(wěn)定信號(hào)(未示出)時(shí),模式設(shè)置部分27接收來(lái)自命令解碼器25的模式設(shè)置信號(hào)MRS。響應(yīng)于模式設(shè)置信號(hào)MRS,模式設(shè)置部分27組合以地址ADD形式從外部部分施加的設(shè)置信號(hào),以存儲(chǔ)半導(dǎo)體存儲(chǔ)器件的默認(rèn)設(shè)置。就是說(shuō),模式設(shè)置部分27通過(guò)用于輸入地址ADD的端子來(lái)接收設(shè)置信號(hào),并且當(dāng)電源施加在半導(dǎo)體存儲(chǔ)器件上時(shí)進(jìn)行半導(dǎo)體存儲(chǔ)器件的默認(rèn)設(shè)置。
當(dāng)施加了電源時(shí),具有上述存儲(chǔ)結(jié)構(gòu)的半導(dǎo)體器件以地址順序從指定初始地址激活,然后進(jìn)行讀取或者寫(xiě)入操作,但是不施加電源時(shí),所有的信息將丟失。當(dāng)再次施加電源使得進(jìn)行用于存儲(chǔ)數(shù)據(jù)的處理時(shí),讀取或者寫(xiě)入操作以與先前處理相同的地址順序進(jìn)行重復(fù)。因此,某些存儲(chǔ)單元的使用頻率增加,結(jié)果隨著時(shí)間的過(guò)去,具有高使用頻率的存儲(chǔ)單元被重壓(stress)。由于在超精細(xì)處理中可能發(fā)生的熱載流子效應(yīng),施加在存儲(chǔ)單元上的重壓變得更為嚴(yán)重,導(dǎo)致在半導(dǎo)體存儲(chǔ)器件的壽命和可靠性上產(chǎn)生壞的影響。
相同的現(xiàn)象發(fā)生在是非易失性存儲(chǔ)器件的閃爍存儲(chǔ)器中,但是閃爍存儲(chǔ)器具有即使不施加電源也能用于存儲(chǔ)信息的特征,從而使用這個(gè)特征,在先前處理中使用的存儲(chǔ)單元的地址信息被存儲(chǔ)。當(dāng)再次施加電源時(shí),在某個(gè)區(qū)域中存儲(chǔ)的所用存儲(chǔ)單元的地址被讀取,并且從未使用的地址開(kāi)始分配寫(xiě)入處理。
根據(jù)日本專(zhuān)利公開(kāi)號(hào)2003-249087,在具有中央處理器件、存儲(chǔ)器件和地址轉(zhuǎn)換電路的計(jì)算機(jī)系統(tǒng)中,當(dāng)復(fù)位,即把從中央處理單元輸出的開(kāi)始地址的多個(gè)確定位用作掩模(mask)時(shí),該開(kāi)始地址被轉(zhuǎn)換。日本專(zhuān)利公開(kāi)號(hào)2003-249087特征在于,ROM和RAM的指定地址被轉(zhuǎn)換,并且分立轉(zhuǎn)換電路被配置在存儲(chǔ)器件之外。
根據(jù)日本專(zhuān)利公開(kāi)號(hào)2003-249087,非易失性存儲(chǔ)器件包括復(fù)位地址設(shè)置電路,以當(dāng)施加了電源時(shí)或者在復(fù)位之后將任意的某個(gè)地址指定為初始開(kāi)始地址。日本專(zhuān)利公開(kāi)號(hào)2003-249087使用了非易失性存儲(chǔ)器件的特征用于復(fù)位地址設(shè)置電路指定某個(gè)地址,從而其不能夠用于易失性存儲(chǔ)器件中。
在上述傳統(tǒng)的半導(dǎo)體器件中,由于初始地址被以相同方式指定,因此某些存儲(chǔ)單元的使用頻率增加,具有高使用頻率的存儲(chǔ)單元受到重壓,導(dǎo)致了半導(dǎo)體器件的短壽命和低可靠性。為了解決上述問(wèn)題,分立地址轉(zhuǎn)換電路被配置在半導(dǎo)體存儲(chǔ)器件之外,或者將非易失性存儲(chǔ)器件用于轉(zhuǎn)換初始地址,但其不能夠用于易失性存儲(chǔ)器件。
發(fā)明內(nèi)容本發(fā)明的目的是提供一種半導(dǎo)體器件的地址轉(zhuǎn)換器,其被嵌置在所述半導(dǎo)體器件中和轉(zhuǎn)換從外部部分施加的地址。
本發(fā)明的另一個(gè)目的是提供一種半導(dǎo)體器件,其中能夠轉(zhuǎn)換從外部部分施加的地址。
根據(jù)本發(fā)明的一個(gè)方面,半導(dǎo)體器件針對(duì)一種地址轉(zhuǎn)換器,包括時(shí)鐘產(chǎn)生部分,用于當(dāng)施加電源時(shí)產(chǎn)生至少一個(gè)時(shí)鐘信號(hào);控制信號(hào)設(shè)置裝置,用于在模式設(shè)置操作期間設(shè)置控制信號(hào);極性選擇信號(hào)產(chǎn)生部分,用于響應(yīng)于所述至少一個(gè)時(shí)鐘信號(hào)和所述控制信號(hào),產(chǎn)生至少一個(gè)極性選擇信號(hào);和地址轉(zhuǎn)換部分,用于響應(yīng)于所述至少一個(gè)極性選擇信號(hào),轉(zhuǎn)換從外部部分施加的地址的至少一位以輸出轉(zhuǎn)換的地址。
在一個(gè)實(shí)施例中,所述時(shí)鐘產(chǎn)生部分包括至少一個(gè)環(huán)形振蕩器,其中由電源電壓和周?chē)鷾囟犬a(chǎn)生的時(shí)鐘信號(hào)的周期變化是大的。
在一個(gè)實(shí)施例中,所述極性選擇信號(hào)產(chǎn)生部分包括至少一個(gè)D觸發(fā)器。
在一個(gè)實(shí)施例中,所述地址轉(zhuǎn)換部分包括至少一個(gè)異或電路。
在一個(gè)實(shí)施例中,所述控制信號(hào)設(shè)置裝置在模式設(shè)置操作期間附加地設(shè)置測(cè)試控制信號(hào)。
在一個(gè)實(shí)施例中,所述地址轉(zhuǎn)換部分包括第一傳輸門(mén),用于響應(yīng)于所述測(cè)試控制信號(hào)來(lái)傳輸轉(zhuǎn)換的地址;第二傳輸門(mén),用于響應(yīng)于所述測(cè)試控制信號(hào)來(lái)傳輸所述至少一個(gè)極性選擇信號(hào);以及異或門(mén),用于接收和異或所述轉(zhuǎn)換的地址和從所述第二傳輸門(mén)傳輸?shù)乃鰳O性選擇信號(hào),以輸出與從外部部分施加的地址相同的地址。
根據(jù)另一個(gè)方面,本發(fā)明針對(duì)一種半導(dǎo)體器件的地址轉(zhuǎn)換器,包括時(shí)鐘產(chǎn)生部分,用于當(dāng)施加電源時(shí)產(chǎn)生時(shí)鐘信號(hào);延遲部分,用于延遲在所述時(shí)鐘產(chǎn)生部分中產(chǎn)生的時(shí)鐘信號(hào)以輸出至少一個(gè)延遲的時(shí)鐘信號(hào);控制信號(hào)設(shè)置裝置,用于在模式設(shè)置操作期間設(shè)置控制信號(hào);極性選擇信號(hào)產(chǎn)生部分,用于響應(yīng)于所述至少一個(gè)延遲的時(shí)鐘信號(hào)和所述控制信號(hào),產(chǎn)生至少一個(gè)極性選擇信號(hào);和地址轉(zhuǎn)換部分,用于響應(yīng)于所述至少一個(gè)極性選擇信號(hào),轉(zhuǎn)換從外部部分施加的地址的至少一位以輸出轉(zhuǎn)換的地址。
在一個(gè)實(shí)施例中,所述時(shí)鐘產(chǎn)生部分包括環(huán)形振蕩器,其中由電源電壓和周?chē)鷾囟犬a(chǎn)生的時(shí)鐘信號(hào)的周期變化是大的。
在一個(gè)實(shí)施例中,所述延遲部分包括至少一個(gè)緩沖器,并且當(dāng)所述延遲部分包括多個(gè)緩沖器時(shí),所述多個(gè)緩沖器具有相互不同的延遲時(shí)間。
在一個(gè)實(shí)施例中,所述極性選擇信號(hào)產(chǎn)生部分包括至少一個(gè)D觸發(fā)器。
在一個(gè)實(shí)施例中,所述地址轉(zhuǎn)換部分包括至少一個(gè)異或電路。
在一個(gè)實(shí)施例中,所述控制信號(hào)設(shè)置裝置在模式設(shè)置操作期間附加地設(shè)置測(cè)試控制信號(hào)。
在一個(gè)實(shí)施例中,所述地址轉(zhuǎn)換部分包括第一傳輸門(mén),用于響應(yīng)于所述測(cè)試控制信號(hào)來(lái)傳輸轉(zhuǎn)換的地址;第二傳輸門(mén),用于響應(yīng)于所述測(cè)試控制信號(hào)來(lái)傳輸所述至少一個(gè)極性選擇信號(hào);以及異或門(mén),用于接收和異或所述轉(zhuǎn)換的地址和從所述第二傳輸門(mén)傳輸?shù)乃鰳O性選擇信號(hào),以輸出與從外部部分施加的地址相同的地址。
根據(jù)另一個(gè)方面,本發(fā)明針對(duì)一種半導(dǎo)體存儲(chǔ)器件,包括存儲(chǔ)單元陣列,其包括多個(gè)存儲(chǔ)單元,所述多個(gè)存儲(chǔ)單元的每一個(gè)連接在多個(gè)字線的每一個(gè)和多個(gè)位線的每一個(gè)之間;行解碼器,用于響應(yīng)于行地址來(lái)訪問(wèn)所述多個(gè)字線;列解碼器,用于響應(yīng)于列地址來(lái)訪問(wèn)所述多個(gè)位線;模式設(shè)置部分,用于在模式設(shè)置操作期間設(shè)置控制信號(hào);命令解碼器,用于分析從外部部分施加的命令和指令有效操作或者讀取或者寫(xiě)入操作;數(shù)據(jù)IO部分,用于從/向由行解碼器和列解碼器指定的存儲(chǔ)單元上接收/輸出數(shù)據(jù);極性選擇部分,用于當(dāng)施加了電源時(shí)產(chǎn)生至少一個(gè)時(shí)鐘信號(hào)和響應(yīng)于所述至少一個(gè)時(shí)鐘信號(hào)和所述控制信號(hào)來(lái)產(chǎn)生至少一個(gè)極性選擇信號(hào);和地址轉(zhuǎn)換部分,用于響應(yīng)于所述至少一個(gè)極性選擇信號(hào),在有效操作期間轉(zhuǎn)換從外部部分施加的地址的行地址的至少一位和在讀取或者寫(xiě)入操作期間轉(zhuǎn)換從外部部分施加的地址的列地址的至少一位,由此輸出轉(zhuǎn)換的地址。
在一個(gè)實(shí)施例中,所述極性選擇部分包括時(shí)鐘產(chǎn)生部分,用于當(dāng)施加了電源時(shí)產(chǎn)生至少一個(gè)時(shí)鐘信號(hào);和極性選擇信號(hào)產(chǎn)生部分,用于響應(yīng)于所述至少一個(gè)時(shí)鐘信號(hào)和所述控制信號(hào),產(chǎn)生至少一個(gè)極性選擇信號(hào)。
在一個(gè)實(shí)施例中,所述時(shí)鐘產(chǎn)生部分包括至少一個(gè)環(huán)形振蕩器,其中由電源電壓和周?chē)鷾囟犬a(chǎn)生的時(shí)鐘信號(hào)的周期變化是大的。
在一個(gè)實(shí)施例中,所述極性選擇部分包括時(shí)鐘產(chǎn)生部分,用于當(dāng)施加了電源時(shí)產(chǎn)生時(shí)鐘信號(hào);延遲部分,用于延遲在所述時(shí)鐘產(chǎn)生部分中產(chǎn)生的時(shí)鐘信號(hào)以輸出至少一個(gè)延遲的時(shí)鐘信號(hào);和極性選擇信號(hào)產(chǎn)生部分,用于響應(yīng)于所述至少一個(gè)延遲的時(shí)鐘信號(hào)和所述控制信號(hào),產(chǎn)生至少一個(gè)極性選擇信號(hào)。
在一個(gè)實(shí)施例中,所述時(shí)鐘產(chǎn)生部分包括環(huán)形振蕩器,其中由電源電壓和周?chē)鷾囟犬a(chǎn)生的時(shí)鐘信號(hào)的周期變化是大的。
在一個(gè)實(shí)施例中,所述延遲部分包括至少一個(gè)緩沖器,并且當(dāng)所述延遲部分包括多個(gè)緩沖器時(shí),所述多個(gè)緩沖器具有相互不同的延遲時(shí)間。
在一個(gè)實(shí)施例中,所述地址轉(zhuǎn)換部分包括至少一個(gè)異或電路。
在一個(gè)實(shí)施例中,所述模式設(shè)置部分在模式設(shè)置操作期間附加地設(shè)置測(cè)試控制信號(hào)。
在一個(gè)實(shí)施例中,所述地址轉(zhuǎn)換部分包括第一傳輸門(mén),用于響應(yīng)于所述測(cè)試控制信號(hào)來(lái)傳輸轉(zhuǎn)換的地址;第二傳輸門(mén),用于響應(yīng)于所述測(cè)試控制信號(hào)來(lái)傳輸所述至少一個(gè)極性選擇信號(hào);以及異或門(mén),用于接收和異或所述轉(zhuǎn)換的地址和從所述第二傳輸門(mén)傳輸?shù)乃鰳O性選擇信號(hào),以輸出與從外部部分施加的地址相同的地址。
在一個(gè)實(shí)施例中,所述半導(dǎo)體存儲(chǔ)器件還包括猝發(fā)控制部分,用于響應(yīng)于從地址轉(zhuǎn)換部分施加的列地址,在用來(lái)讀取或者寫(xiě)入順序地址的數(shù)據(jù)的猝發(fā)操作期間,產(chǎn)生順序的列地址和將所述順序的列地址輸出到所述地址轉(zhuǎn)換部分。
根據(jù)另一個(gè)方面,本發(fā)明針對(duì)一種半導(dǎo)體存儲(chǔ)器件,包括多個(gè)存儲(chǔ)單元陣列存儲(chǔ)庫(kù),其每一個(gè)包括多個(gè)存儲(chǔ)單元,所述多個(gè)存儲(chǔ)單元的每一個(gè)連接在多個(gè)字線的每一個(gè)和多個(gè)位線的每一個(gè)之間;行解碼器,用于響應(yīng)于行地址來(lái)訪問(wèn)所述多個(gè)字線;列解碼器,用于響應(yīng)于列地址來(lái)訪問(wèn)所述多個(gè)位線;存儲(chǔ)庫(kù)選擇部分,用于響應(yīng)于存儲(chǔ)庫(kù)地址來(lái)訪問(wèn)所述存儲(chǔ)單元陣列存儲(chǔ)庫(kù);模式設(shè)置部分,用于在模式設(shè)置操作期間設(shè)置控制信號(hào);命令解碼器,用于分析從外部部分施加的命令和指令有效操作或者讀取或者寫(xiě)入操作;數(shù)據(jù)IO部分,用于從/向由存儲(chǔ)庫(kù)選擇部分、行解碼器和列解碼器指定的存儲(chǔ)單元接收/輸出數(shù)據(jù);極性選擇部分,用于當(dāng)施加了電源時(shí)產(chǎn)生至少一個(gè)時(shí)鐘信號(hào)和響應(yīng)于所述至少一個(gè)時(shí)鐘信號(hào)和所述控制信號(hào)來(lái)產(chǎn)生至少一個(gè)極性選擇信號(hào);和地址轉(zhuǎn)換部分,用于響應(yīng)于所述至少一個(gè)極性選擇信號(hào),在有效操作期間轉(zhuǎn)換從外部部分施加的地址的行地址和存儲(chǔ)庫(kù)地址的至少一位以產(chǎn)生轉(zhuǎn)換的存儲(chǔ)庫(kù)地址或者轉(zhuǎn)換的行地址,以及在讀取或者寫(xiě)入操作期間轉(zhuǎn)換從外部部分施加的地址的列地址的至少一位。
在一個(gè)實(shí)施例中,所述極性選擇部分包括時(shí)鐘產(chǎn)生部分,用于當(dāng)施加了電源時(shí)產(chǎn)生至少一個(gè)時(shí)鐘信號(hào);和極性選擇信號(hào)產(chǎn)生部分,用于響應(yīng)于所述至少一個(gè)時(shí)鐘信號(hào)和所述控制信號(hào),產(chǎn)生至少一個(gè)極性選擇信號(hào)。
在一個(gè)實(shí)施例中,所述時(shí)鐘產(chǎn)生部分包括至少一個(gè)環(huán)形振蕩器,其中由電源電壓和周?chē)鷾囟犬a(chǎn)生的時(shí)鐘信號(hào)的周期變化是大的。
在一個(gè)實(shí)施例中,所述極性選擇部分包括時(shí)鐘產(chǎn)生部分,用于當(dāng)施加了電源時(shí)產(chǎn)生時(shí)鐘信號(hào);延遲部分,用于延遲在所述時(shí)鐘產(chǎn)生部分中產(chǎn)生的時(shí)鐘信號(hào)以輸出至少一個(gè)延遲的時(shí)鐘信號(hào);和極性選擇信號(hào)產(chǎn)生部分,用于響應(yīng)于所述至少一個(gè)延遲的時(shí)鐘信號(hào)和所述控制信號(hào),產(chǎn)生至少一個(gè)極性選擇信號(hào)。
在一個(gè)實(shí)施例中,所述時(shí)鐘產(chǎn)生部分包括環(huán)形振蕩器,其中由電源電壓和周?chē)鷾囟犬a(chǎn)生的時(shí)鐘信號(hào)的周期變化是大的。
在一個(gè)實(shí)施例中,所述延遲部分包括至少一個(gè)緩沖器,并且當(dāng)所述延遲部分包括多個(gè)緩沖器時(shí),所述多個(gè)緩沖器具有相互不同的延遲時(shí)間。
在一個(gè)實(shí)施例中,所述地址轉(zhuǎn)換部分包括至少一個(gè)異或電路。
在一個(gè)實(shí)施例中,所述模式設(shè)置部分在模式設(shè)置操作期間附加地設(shè)置測(cè)試控制信號(hào)。
在一個(gè)實(shí)施例中,所述地址轉(zhuǎn)換部分包括第一傳輸門(mén),用于響應(yīng)于所述測(cè)試控制信號(hào)來(lái)傳輸轉(zhuǎn)換的地址;第二傳輸門(mén),用于響應(yīng)于所述測(cè)試控制信號(hào)來(lái)傳輸所述至少一個(gè)極性選擇信號(hào);以及異或門(mén),用于接收和異或所述轉(zhuǎn)換的地址和從所述第二傳輸門(mén)傳輸?shù)乃鰳O性選擇信號(hào),以輸出與從外部部分施加的地址相同的地址。
在一個(gè)實(shí)施例中,所述半導(dǎo)體存儲(chǔ)器件還包括猝發(fā)控制部分,用于響應(yīng)于從地址轉(zhuǎn)換部分施加的列地址,在用來(lái)讀取或者寫(xiě)入順序地址的數(shù)據(jù)的猝發(fā)操作期間,產(chǎn)生順序的列地址和將所述順序的列地址輸出到所述地址轉(zhuǎn)換部分。
通過(guò)結(jié)合附圖對(duì)本發(fā)明的優(yōu)選實(shí)施例進(jìn)行更詳細(xì)描述,本發(fā)明的上述和其它目的、特性、優(yōu)點(diǎn)將變得更加清楚,附圖中,相同的標(biāo)記在不同的視圖中是指相同的部件。附圖不需要依比例決定,重點(diǎn)在于說(shuō)明本發(fā)明的原理。
圖1是說(shuō)明傳統(tǒng)的半導(dǎo)體存儲(chǔ)器件的方框圖。
圖2是說(shuō)明根據(jù)本發(fā)明第一實(shí)施例的半導(dǎo)體器件的地址轉(zhuǎn)換器的方框圖。
圖3是說(shuō)明圖2的半導(dǎo)體器件的地址轉(zhuǎn)換器的詳細(xì)方框圖,這里轉(zhuǎn)換了1位地址。
圖4是說(shuō)明圖3的半導(dǎo)體器件的修正的地址轉(zhuǎn)換器的方框圖,這里增加了用于存儲(chǔ)單元測(cè)試的測(cè)試路徑。
圖5是說(shuō)明根據(jù)本發(fā)明第二實(shí)施例的半導(dǎo)體器件的地址轉(zhuǎn)換器的方框圖。
圖6是說(shuō)明圖6的半導(dǎo)體器件的地址轉(zhuǎn)換器的詳細(xì)方框圖,這里轉(zhuǎn)換了1位地址。
圖7是說(shuō)明根據(jù)本發(fā)明第一實(shí)施例的具有半導(dǎo)體器件的地址轉(zhuǎn)換器的半導(dǎo)體存儲(chǔ)器件的方框圖。
圖8是說(shuō)明根據(jù)本發(fā)明第二實(shí)施例的具有半導(dǎo)體器件的地址轉(zhuǎn)換器的半導(dǎo)體存儲(chǔ)器件的方框圖。
圖9是說(shuō)明根據(jù)本發(fā)明第三實(shí)施例的具有半導(dǎo)體器件的地址轉(zhuǎn)換器的半導(dǎo)體存儲(chǔ)器件的方框圖。
具體實(shí)施方式圖2是說(shuō)明根據(jù)本發(fā)明第一實(shí)施例的半導(dǎo)體器件的地址轉(zhuǎn)換器的方框圖。
圖3是說(shuō)明圖2的半導(dǎo)體器件的地址轉(zhuǎn)換器的詳細(xì)方框圖,這里轉(zhuǎn)換了1位地址。
參考圖2和3,時(shí)鐘產(chǎn)生部分110包括至少一個(gè)環(huán)形振蕩器111,以當(dāng)電源被施加在半導(dǎo)體器件上時(shí)產(chǎn)生具有不同周期的時(shí)鐘信號(hào)CLK_sig。環(huán)形振蕩器111是在諸如DRAM的半導(dǎo)體存儲(chǔ)器件中采用的典型的環(huán)形振蕩器111,其周期變化極大地依賴(lài)于電源電壓和溫度。就是說(shuō),在高電壓或者低溫下,其周期是短的,而在低電壓或者高溫下,其周期是長(zhǎng)的。有許多用于降低環(huán)形振蕩器111之周期變化的技術(shù),但是,由于本發(fā)明利用該周期變化,因此使用具有高周期變化的環(huán)形振蕩器111。
響應(yīng)于從外部部分施加的模式設(shè)置信號(hào)MRS,模式設(shè)置部分140輸出控制信號(hào)CON1。模式設(shè)置信號(hào)MRS是從外部部分施加的信號(hào),用于半導(dǎo)體器件的初始設(shè)置,其在施加電源之后設(shè)置和在施加了電源的同時(shí)保持。
極性選擇信號(hào)產(chǎn)生部分120包括至少一個(gè)D觸發(fā)器(flip flop)121,其響應(yīng)于從時(shí)鐘產(chǎn)生部分110的環(huán)形振蕩器111產(chǎn)生的時(shí)鐘信號(hào)CLK_sig和從模式設(shè)置部分140施加的控制信號(hào)CON1而隨機(jī)地產(chǎn)生極性選擇信號(hào)PS。本文中,“隨機(jī)地”是指所輸出的極性選擇信號(hào)PS不是常數(shù),因?yàn)槊總€(gè)環(huán)形振蕩器111的周期變化是嚴(yán)重的,因此當(dāng)施加了控制信號(hào)CON1時(shí),施加到極性選擇信號(hào)產(chǎn)生部分120的時(shí)鐘信號(hào)CLK_sig不是常數(shù)。
地址轉(zhuǎn)換部分130包括至少一個(gè)XOR(“異”或)電路131,將極性選擇信號(hào)PS和從外部部分施加的地址ADD的一個(gè)地址位An進(jìn)行異或邏輯運(yùn)算,以輸出轉(zhuǎn)換的地址TADD。當(dāng)極性選擇信號(hào)PS具有高電平時(shí),轉(zhuǎn)換的地址位TAn具有與地址位An相反的極性,當(dāng)極性選擇信號(hào)PS具有低電平時(shí),轉(zhuǎn)換的地址位TAn具有與地址位An相同的極性。
在上述半導(dǎo)體器件的地址轉(zhuǎn)換器中,一旦施加了電源就產(chǎn)生控制信號(hào)CON1,并且然后被保持,因此在電源施加的時(shí)候,從外部部分施加的地址ADD就被連續(xù)地轉(zhuǎn)換。
就是說(shuō),在施加了電源的時(shí)候,圖2和3的半導(dǎo)體器件的地址轉(zhuǎn)換器就以位為單位隨機(jī)地轉(zhuǎn)換從外部部分施加的地址,由此產(chǎn)生轉(zhuǎn)換的地址。由于從外部部分施加的地址能夠以位為單位被轉(zhuǎn)換,因此其能夠被應(yīng)用于地址的1位或者所有位。
但是,由于轉(zhuǎn)換地址轉(zhuǎn)換器隨機(jī)地內(nèi)部映射地址,因此在測(cè)試期間外部部分不能夠知道有關(guān)缺陷存儲(chǔ)單元的信息。
圖4示出了用于補(bǔ)償上述問(wèn)題的半導(dǎo)體器件的地址轉(zhuǎn)換器。
圖4是說(shuō)明圖3的半導(dǎo)體器件的改進(jìn)的地址轉(zhuǎn)換器的方框圖,這里增加了用于存儲(chǔ)單元測(cè)試的測(cè)試路徑。
圖4中,環(huán)形振蕩器111、D觸發(fā)器121和第一XOR電路131是與圖3的相同。
響應(yīng)于從圖2的模式設(shè)置部分140輸出的表示是否處于測(cè)試模式的控制信號(hào)CON2,第一傳輸門(mén)162在處于測(cè)試模式時(shí)不傳輸被轉(zhuǎn)換的地址位TAn,在不處于測(cè)試模式時(shí)傳輸被轉(zhuǎn)換的地址位TAn。
第二傳輸門(mén)163從D觸發(fā)器121接收極性選擇信號(hào)PS,并且響應(yīng)于控制信號(hào)CON2,當(dāng)處于測(cè)試模式時(shí)傳輸它,當(dāng)不處于測(cè)試模式時(shí)不傳輸它。
第二XOR電路161從第一XOR電路131接收被轉(zhuǎn)換的地址位TAn和當(dāng)處于測(cè)試模式時(shí)從第二傳輸門(mén)163接收極性選擇信號(hào)PS,并且將它們進(jìn)行異或以產(chǎn)生地址位An。
圖4中,兩個(gè)控制信號(hào)CON1和CON2是不同的信號(hào),但是從圖1的模式設(shè)置部分27接收的一個(gè)控制信號(hào)CON能夠被用作為這兩個(gè)控制信號(hào)CON1和CON2。
圖4半導(dǎo)體器件的修正的地址轉(zhuǎn)換器在測(cè)試模式中“按原樣”輸出地址ADD,而不轉(zhuǎn)換它,因此,外部測(cè)試裝置能夠知道有關(guān)缺陷存儲(chǔ)單元的信息。
圖5是說(shuō)明根據(jù)本發(fā)明第二實(shí)施例的半導(dǎo)體器件的地址轉(zhuǎn)換器的方框圖。
圖6是說(shuō)明圖6的半導(dǎo)體器件的地址轉(zhuǎn)換器的詳細(xì)方框圖,這里轉(zhuǎn)換了1位地址。
在圖5和6中,圖5的極性選擇信號(hào)產(chǎn)生部分220、地址轉(zhuǎn)換部分230和模式設(shè)置部分240與圖2的相同,而圖6的D觸發(fā)器221和第一XOR電路231與圖3的相同。
圖2的時(shí)鐘產(chǎn)生部分110包括至少一個(gè)環(huán)形振蕩器111,但是圖5的時(shí)鐘產(chǎn)生部分210包括一個(gè)環(huán)形振蕩器211。這里,環(huán)形振蕩器211具有其周期變化極大地依賴(lài)于電源電壓和周?chē)鷾囟鹊奶卣?,如在圖4中描述的。
延遲部分250包括至少一個(gè)緩沖器251和在不同的時(shí)間段期間延遲從時(shí)鐘產(chǎn)生部分210的環(huán)形振蕩器211產(chǎn)生的時(shí)鐘信號(hào)CLK_sig以產(chǎn)生延遲的時(shí)鐘信號(hào)DCLK_sig。
就是說(shuō),圖5和6的地址轉(zhuǎn)換器包括一個(gè)環(huán)形振蕩器211和至少一個(gè)緩沖器251,以及轉(zhuǎn)換從外部部分施加的地址ADD以輸出轉(zhuǎn)換的地址TADD。
對(duì)于圖4所示的測(cè)試模式,測(cè)試通路能夠被附加地配置,但是其操作是與圖4的相同,因此其說(shuō)明不被重復(fù)。
表1展示了由被施加4位地址ADD的半導(dǎo)體器件的地址轉(zhuǎn)換器完成的示例性地址轉(zhuǎn)換。
如表1中所示,作為地址ADD的位A3,A2,A1和A0,可以施加“0000”、“0001”、...、“1111”。
表1中,第一轉(zhuǎn)換地址TADD1對(duì)應(yīng)于這種情況當(dāng)對(duì)應(yīng)于第三位的時(shí)鐘信號(hào)CLK_sig具有高電平時(shí)施加控制信號(hào)CON1,當(dāng)對(duì)應(yīng)于第一、第二和第四位的時(shí)鐘信號(hào)CLK_sig具有低電平時(shí)施加控制信號(hào)CON1。因此,地址ADD的第三位TA2在輸出之前被反轉(zhuǎn),而第一位(TA0)、第二位(TA1)和第四位(TA3)“按原樣”被輸出。
就是說(shuō),輸出轉(zhuǎn)換地址TADD1,使得當(dāng)施加了“0000”的地址ADD時(shí),內(nèi)部地址被轉(zhuǎn)換成“0100”,當(dāng)施加了“0001”的地址ADD時(shí),內(nèi)部地址被轉(zhuǎn)換成“0101”,以及當(dāng)施加了“1111”的地址ADD時(shí),內(nèi)部地址被轉(zhuǎn)換成“1011”。
當(dāng)?shù)刂稟DD的某位被轉(zhuǎn)換以輸出如表1中所示的轉(zhuǎn)換地址TADD時(shí),即使地址ADD從存儲(chǔ)器的第一地址順序地前進(jìn),轉(zhuǎn)換地址TADD從存儲(chǔ)器的隨機(jī)地址前進(jìn)并且不順序地前進(jìn)。
表1中,第二轉(zhuǎn)換地址TADD2對(duì)應(yīng)于這種情況當(dāng)對(duì)應(yīng)于所有位的時(shí)鐘信號(hào)CLK_sig具有高電平時(shí),施加控制信號(hào)CON1。所有位(TA3,TA2,TA1和TA0)在輸出之前被反轉(zhuǎn)。因此,如表1所示,當(dāng)從外部部分施加的地址從存儲(chǔ)器的第一地址順序地前進(jìn)時(shí),第二轉(zhuǎn)換地址從存儲(chǔ)器的最后地址以相反順序前進(jìn)。
就是說(shuō),輸出轉(zhuǎn)換的地址TADD2,使得當(dāng)施加了“0000”的地址ADD時(shí),內(nèi)部地址被轉(zhuǎn)換成“1111”,當(dāng)施加了“0001”的地址ADD時(shí),內(nèi)部地址被轉(zhuǎn)換成“1110”,以及當(dāng)施加了“1111”的地址ADD時(shí),內(nèi)部地址被轉(zhuǎn)換成“0000”。
圖7是說(shuō)明根據(jù)本發(fā)明第一實(shí)施例的、具有半導(dǎo)體器件的地址轉(zhuǎn)換器的半導(dǎo)體存儲(chǔ)器件的方框圖。
極性選擇部分341對(duì)應(yīng)于圖2的極性選擇信號(hào)產(chǎn)生部分120和時(shí)鐘產(chǎn)生部分110的組合或者圖5的極性選擇信號(hào)產(chǎn)生部分220、延遲部分250和時(shí)鐘產(chǎn)生部分210的組合,并且當(dāng)施加電源時(shí)產(chǎn)生至少一個(gè)時(shí)鐘信號(hào)以及響應(yīng)于所述至少一個(gè)時(shí)鐘信號(hào)和從模式設(shè)置部分370施加的控制信號(hào)CON1而產(chǎn)生至少一個(gè)極性選擇信號(hào)PS。
除了圖1的地址寄存器24的功能之外,地址轉(zhuǎn)換部分342具有用于轉(zhuǎn)換從外部部分施加的地址ADD以輸出轉(zhuǎn)換的行地址TRA和轉(zhuǎn)換的列地址TCA的功能。地址轉(zhuǎn)換部分342包括至少一個(gè)XOR電路,如圖3和6中所示。響應(yīng)于從極性選擇部分341施加的至少一個(gè)極性選擇信號(hào)PS,地址轉(zhuǎn)換部分342在有效操作(active operation)期間轉(zhuǎn)換從外部部分施加的地址ADD的行地址的至少一位以輸出轉(zhuǎn)換的行地址TRA,以及在讀取或者寫(xiě)入期間轉(zhuǎn)換地址ADD的列地址的至少一位以輸出轉(zhuǎn)換的列地址TCA。在同步存儲(chǔ)裝置的情況下,其接收從外部部分施加的時(shí)鐘信號(hào)CLK和輸出與所述時(shí)鐘同步的轉(zhuǎn)換的行地址TRA和轉(zhuǎn)換的列地址TCA。
地址轉(zhuǎn)換部分342附加地包括第一和第二傳輸門(mén)和第二XOR電路,如圖4中所示,并且能夠增加測(cè)試通路,使得能夠響應(yīng)于從模式設(shè)置部分370施加的表明其是否處于測(cè)試模式的控制信號(hào)CON2來(lái)進(jìn)行存儲(chǔ)單元測(cè)試。
響應(yīng)于從模式設(shè)置部分370輸出的控制信號(hào)CON2,第一傳輸門(mén)在其處于測(cè)試模式時(shí)不傳輸轉(zhuǎn)換的地址位,在其不處于測(cè)試模式時(shí)傳輸轉(zhuǎn)換的地址位TAn。
第二傳輸門(mén)從極性選擇部分341接收極性選擇信號(hào)PS,并且響應(yīng)于從模式設(shè)置部分370施加的控制信號(hào)CON2,在其處于測(cè)試模式時(shí)傳輸它,在其不處于測(cè)試模式時(shí)不傳輸它。
第二XOR電路從第一XOR電路接收被轉(zhuǎn)換的地址位和當(dāng)處于測(cè)試模式時(shí)從第二傳輸門(mén)接收極性選擇信號(hào),并且將它們進(jìn)行異或以產(chǎn)生地址位。
如在圖4中,兩個(gè)控制信號(hào)CON1和CON2是不同的信號(hào),但是從模式設(shè)置部分370接收的一個(gè)控制信號(hào)CON能夠被用作為這兩個(gè)控制信號(hào)CON1和CON2。
行解碼器320由CBR信號(hào)和RAS信號(hào)控制,并且接收由地址轉(zhuǎn)換部分342轉(zhuǎn)換的被轉(zhuǎn)換行地址TRA以指定存儲(chǔ)單元陣列310的某個(gè)行。
列解碼器330接收由地址轉(zhuǎn)換部分342轉(zhuǎn)換的被轉(zhuǎn)換列地址TRA以指定對(duì)應(yīng)存儲(chǔ)陣列310的某個(gè)列。
存儲(chǔ)單元陣列310包括在橫向方向配置的多個(gè)字線、在垂直方向配置的多個(gè)位線、以及在字線和位線之間的交叉點(diǎn)上配置的存儲(chǔ)單元。存儲(chǔ)單元陣列310還包括用于檢測(cè)和放大數(shù)據(jù)的多個(gè)傳感放大器。
在存儲(chǔ)單元陣列310中,當(dāng)選擇了在由行解碼器320選擇的字線和由列解碼器330選擇的位線之間的交叉點(diǎn)上配置的存儲(chǔ)單元時(shí),根據(jù)從命令解碼器施加的讀取或者寫(xiě)入命令,傳感放大器將所選擇存儲(chǔ)單元的數(shù)據(jù)DQi輸出到外部部分或者放大并且在存儲(chǔ)單元陣列中存儲(chǔ)從外部部分輸入的數(shù)據(jù)DQi。
命令解碼器350分析從外部部分施加的命令com和將用于半導(dǎo)體存儲(chǔ)器件初始設(shè)置的模式設(shè)置信號(hào)MRS輸出到模式設(shè)置部分370,并且將行地址選通(RAS)信號(hào)和CBR信號(hào)輸出到行解碼器320用于有效操作。命令解碼器350將列地址選通(CAS)信號(hào)輸出到列解碼器330用于讀取或者寫(xiě)入操作。命令解碼器350將寫(xiě)入使能信號(hào)WE輸出到數(shù)據(jù)IO部分360以控制數(shù)據(jù)輸入和輸出。
當(dāng)在電源施加到半導(dǎo)體存儲(chǔ)器件上之后產(chǎn)生了功率穩(wěn)定信號(hào)(未示出)時(shí),模式設(shè)置部分370接收來(lái)自命令解碼器350的模式設(shè)置信號(hào)MRS。響應(yīng)于模式設(shè)置信號(hào)MRS,模式設(shè)置部分370組合以地址ADD形式從外部部分施加的設(shè)置信號(hào),以存儲(chǔ)半導(dǎo)體存儲(chǔ)器件的默認(rèn)設(shè)置。模式設(shè)置信號(hào)MRS在一旦施加了電源時(shí)就產(chǎn)生并且在電源被保持的時(shí)候繼續(xù)保持該設(shè)置。響應(yīng)于模式設(shè)置信號(hào)MRS,模式設(shè)置部分370將控制信號(hào)CON1輸出到極性選擇部分341以產(chǎn)生極性選擇信號(hào)PS和將控制信號(hào)CON2輸出到地址轉(zhuǎn)換部分342以進(jìn)行測(cè)試操作。
根據(jù)從命令解碼器350施加的寫(xiě)入使能信號(hào)WE,數(shù)據(jù)IO部分360從由行解碼器320和列解碼器330指定的地址ADD的存儲(chǔ)單元中輸出數(shù)據(jù)DQi或者將從外部部分施加的數(shù)據(jù)DQi存儲(chǔ)在所指定的存儲(chǔ)單元中。
圖7的半導(dǎo)體存儲(chǔ)器件轉(zhuǎn)換從外部部分施加的地址ADD的至少一位,以將由行解碼器320和列解碼器330指定的存儲(chǔ)單元陣列310的存儲(chǔ)單元隨機(jī)地改變到隨機(jī)存儲(chǔ)單元。
施加到極性選擇部分341的控制信號(hào)CON1和施加到地址轉(zhuǎn)換部分342的控制信號(hào)CON2一次被施加,然后繼續(xù)地保持,結(jié)果,地址轉(zhuǎn)換部分342繼續(xù)地轉(zhuǎn)換和輸出從外部部分施加的地址ADD。
圖8是說(shuō)明根據(jù)本發(fā)明第二實(shí)施例的、具有半導(dǎo)體器件的地址轉(zhuǎn)換器的半導(dǎo)體存儲(chǔ)器件的方框圖。
圖8的半導(dǎo)體存儲(chǔ)器件具有存儲(chǔ)單元陣列存儲(chǔ)庫(kù)(bank)結(jié)構(gòu),并且包括多個(gè)行解碼器420和多個(gè)存儲(chǔ)單元陣列存儲(chǔ)庫(kù)410。
類(lèi)似于圖7,極性選擇部分441在施加了電源時(shí)產(chǎn)生至少一個(gè)時(shí)鐘信號(hào),并且響應(yīng)于該至少一個(gè)時(shí)鐘信號(hào)和從模式設(shè)置信號(hào)470施加的控制信號(hào)CON1產(chǎn)生至少一個(gè)極性選擇信號(hào)PS。
響應(yīng)于從極性選擇部分441施加的至少一個(gè)極性選擇信號(hào)PS,地址轉(zhuǎn)換部分442轉(zhuǎn)換從外部部分施加的地址的行地址和存儲(chǔ)庫(kù)地址的至少一位以產(chǎn)生轉(zhuǎn)換的存儲(chǔ)庫(kù)地址TBA或者轉(zhuǎn)換的行地址TRA和在有效操作期間分別將它們輸出到存儲(chǔ)庫(kù)選擇部分480和行解碼器420,以及轉(zhuǎn)換從外部部分施加的地址ADD的列地址的至少一位和在讀取或者寫(xiě)入操作期間輸出轉(zhuǎn)換的列地址TCA。
地址轉(zhuǎn)換部分442附加地包括第一和第二傳輸門(mén)和第二XOR電路,并且能夠增加測(cè)試通路,使得能夠響應(yīng)于從模式設(shè)置部分470施加的表明其是否處于測(cè)試模式的控制信號(hào)CON2來(lái)進(jìn)行存儲(chǔ)單元測(cè)試。
存儲(chǔ)庫(kù)選擇部分480接收從地址轉(zhuǎn)換部分442施加的被轉(zhuǎn)換存儲(chǔ)庫(kù)地址TBA,以及選擇和激活多個(gè)行解碼器420的一個(gè),以選擇多個(gè)存儲(chǔ)單元陣列存儲(chǔ)庫(kù)410的一個(gè)。
多個(gè)行解碼器420的一個(gè)通過(guò)存儲(chǔ)庫(kù)選擇部分480選擇,并且所選擇的行解碼器420接收由地址轉(zhuǎn)換部分442轉(zhuǎn)換的被轉(zhuǎn)換行地址TRA,以指定在多個(gè)存儲(chǔ)單元陣列存儲(chǔ)庫(kù)410中的對(duì)應(yīng)存儲(chǔ)單元陣列存儲(chǔ)庫(kù)的某個(gè)行。
列解碼器430接收由地址轉(zhuǎn)換部分442轉(zhuǎn)換的被轉(zhuǎn)換列地址TCA,以指定所述對(duì)應(yīng)存儲(chǔ)單元陣列存儲(chǔ)庫(kù)的某個(gè)列。
多個(gè)存儲(chǔ)單元陣列存儲(chǔ)庫(kù)410的每一個(gè)包括存儲(chǔ)單元陣列,并且每個(gè)存儲(chǔ)單元陣列包括在橫向方向配置的多個(gè)字線、在垂直方向配置的多個(gè)位線、以及在字線和位線之間的交叉點(diǎn)上配置的存儲(chǔ)單元。每個(gè)存儲(chǔ)單元陣列還包括用于檢測(cè)和放大數(shù)據(jù)的多個(gè)傳感放大器。
在多個(gè)存儲(chǔ)單元陣列存儲(chǔ)庫(kù)410的每一個(gè)的存儲(chǔ)單元陣列中,當(dāng)一個(gè)存儲(chǔ)單元陣列存儲(chǔ)庫(kù)被存儲(chǔ)庫(kù)選擇部分480選擇和在由行解碼器420選擇的字線和由列解碼器430選擇的位線之間的交叉點(diǎn)上配置的存儲(chǔ)單元被選擇時(shí),根據(jù)從命令解碼器450施加的讀取或者寫(xiě)入命令,傳感放大器將所選擇存儲(chǔ)單元的數(shù)據(jù)DQi輸出到外部部分或者放大并且在存儲(chǔ)單元陣列中存儲(chǔ)從外部部分輸入的數(shù)據(jù)DQi當(dāng)在電源施加到半導(dǎo)體存儲(chǔ)器件上之后產(chǎn)生了功率穩(wěn)定信號(hào)(未示出)時(shí),模式設(shè)置部分470接收來(lái)自命令解碼器450的模式設(shè)置信號(hào)MRS。響應(yīng)于模式設(shè)置信號(hào)MRS,模式設(shè)置部分470組合以地址ADD形式從外部部分施加的設(shè)置信號(hào),以存儲(chǔ)半導(dǎo)體存儲(chǔ)器件的默認(rèn)設(shè)置。響應(yīng)于模式設(shè)置信號(hào)MRS,模式設(shè)置部分470將控制信號(hào)CON1輸出到極性選擇部分441以產(chǎn)生極性選擇信號(hào)PS和將控制信號(hào)CON2輸出到地址轉(zhuǎn)換部分442以進(jìn)行測(cè)試操作。
命令解碼器450分析從外部部分施加的命令com和將用于半導(dǎo)體存儲(chǔ)器件初始設(shè)置的模式設(shè)置信號(hào)MRS輸出到模式設(shè)置部分470,并且將行地址選通(RAS)信號(hào)和CBR信號(hào)輸出到行解碼器420用于有效操作,類(lèi)似于圖7。命令解碼器450將列地址選通(CAS)信號(hào)輸出到列解碼器430用于讀取或者寫(xiě)入操作。命令解碼器450將寫(xiě)入使能信號(hào)WE輸出到數(shù)據(jù)IO部分460以控制數(shù)據(jù)輸入和輸出。
類(lèi)似于圖7,根據(jù)從命令解碼器450施加的寫(xiě)入使能信號(hào)WE,數(shù)據(jù)IO部分460從由行解碼器420和列解碼器430指定的地址ADD的存儲(chǔ)單元中輸出數(shù)據(jù)DQi或者將從外部部分施加的數(shù)據(jù)DQi存儲(chǔ)在所指定的存儲(chǔ)單元中。
圖9是說(shuō)明根據(jù)本發(fā)明第三實(shí)施例的具有半導(dǎo)體器件的地址轉(zhuǎn)換器的半導(dǎo)體存儲(chǔ)器件的方框圖。
圖9的半導(dǎo)體存儲(chǔ)器件具有存儲(chǔ)單元陣列存儲(chǔ)庫(kù)結(jié)構(gòu),并且支持等待(latency)功能和猝發(fā)讀取或者寫(xiě)入功能。
等待功能指如下同步半導(dǎo)體存儲(chǔ)器件的功能,其中施加外部命令以預(yù)先指定當(dāng)半導(dǎo)體存儲(chǔ)器件輸出數(shù)據(jù)時(shí)的時(shí)間。
猝發(fā)功能指如下功能,當(dāng)?shù)刂稟DD從外部部件施加時(shí),順序地產(chǎn)生預(yù)定數(shù)目的地址ADD以指定存儲(chǔ)單元和輸入/輸出數(shù)據(jù),即使該地址ADD沒(méi)有被附加地施加也是這樣。
極性選擇部分541在施加了電源時(shí)產(chǎn)生至少一個(gè)時(shí)鐘信號(hào),并且響應(yīng)于該至少一個(gè)時(shí)鐘信號(hào)和從模式設(shè)置信號(hào)570施加的控制信號(hào)CON1產(chǎn)生至少一個(gè)極性選擇信號(hào)PS。
響應(yīng)于從極性選擇部分541施加的至少一個(gè)極性選擇信號(hào)PS,地址轉(zhuǎn)換部分542轉(zhuǎn)換從外部部分施加的地址ADD的行地址和存儲(chǔ)庫(kù)地址的至少一位以產(chǎn)生轉(zhuǎn)換的存儲(chǔ)庫(kù)地址TBA或者轉(zhuǎn)換的行地址TRA和在有效操作期間分別將它們輸出到存儲(chǔ)庫(kù)選擇部分580和行解碼器520,以及轉(zhuǎn)換從外部部分施加的地址ADD的列地址的至少一位和在讀取或者寫(xiě)入操作期間輸出轉(zhuǎn)換的列地址TCA。另外,地址轉(zhuǎn)換部分542將通過(guò)轉(zhuǎn)換從外部部分施加的地址ADD的列地址的至少一位所產(chǎn)生的轉(zhuǎn)換列地址TCA輸出到等待和猝發(fā)控制部分590用于所述猝發(fā)功能,并且接收和轉(zhuǎn)換從所述等待和猝發(fā)控制部分590產(chǎn)生的列地址CA和將被轉(zhuǎn)換的列地址TCA輸出到列解碼器。
地址轉(zhuǎn)換部分542附加地包括第一和第二傳輸門(mén)和第二XOR電路,并且能夠增加測(cè)試通路,使得能夠響應(yīng)于從模式設(shè)置部分570施加的表明其是否處于測(cè)試模式的控制信號(hào)CON2來(lái)進(jìn)行存儲(chǔ)單元測(cè)試。
存儲(chǔ)庫(kù)選擇部分580接收從地址轉(zhuǎn)換部分542施加的被轉(zhuǎn)換存儲(chǔ)庫(kù)地址TBA,以及選擇和激活多個(gè)行解碼器520的一個(gè),以選擇多個(gè)存儲(chǔ)單元陣列存儲(chǔ)庫(kù)510的一個(gè)。
多個(gè)行解碼器520的一個(gè)被存儲(chǔ)庫(kù)選擇部分580選擇,并且所選擇的行解碼器520接收由地址轉(zhuǎn)換部分542轉(zhuǎn)換的被轉(zhuǎn)換行地址TRA,以指定在多個(gè)存儲(chǔ)單元陣列存儲(chǔ)庫(kù)510中的對(duì)應(yīng)存儲(chǔ)單元陣列存儲(chǔ)庫(kù)的某個(gè)行。
列解碼器530接收由地址轉(zhuǎn)換部分542轉(zhuǎn)換的被轉(zhuǎn)換列地址TCA,以指定所述對(duì)應(yīng)存儲(chǔ)單元陣列存儲(chǔ)庫(kù)510的某個(gè)列。
多個(gè)存儲(chǔ)單元陣列存儲(chǔ)庫(kù)510的每一個(gè)包括存儲(chǔ)單元陣列,并且每個(gè)存儲(chǔ)單元陣列包括在橫向方向配置的多個(gè)字線、在垂直方向配置的多個(gè)位線、以及在字線和位線之間的交叉點(diǎn)上配置的存儲(chǔ)單元。每個(gè)存儲(chǔ)單元陣列還包括用于檢測(cè)和放大數(shù)據(jù)的多個(gè)傳感放大器。
在多個(gè)存儲(chǔ)單元陣列存儲(chǔ)庫(kù)510的每一個(gè)的存儲(chǔ)單元陣列中,當(dāng)一個(gè)存儲(chǔ)單元陣列存儲(chǔ)庫(kù)被存儲(chǔ)庫(kù)選擇部分580選擇和在由行解碼器520選擇的字線和由列解碼器530選擇的位線之間的交叉點(diǎn)上配置的存儲(chǔ)單元被選擇時(shí),根據(jù)從命令解碼器550施加的讀取或者寫(xiě)入命令,傳感放大器將所選擇存儲(chǔ)單元的數(shù)據(jù)DQi輸出到外部部分或者放大并且在存儲(chǔ)單元陣列中存儲(chǔ)從外部部分輸入的數(shù)據(jù)DQi。
當(dāng)在電源施加到半導(dǎo)體存儲(chǔ)器件上之后產(chǎn)生了功率穩(wěn)定信號(hào)(未示出)時(shí),模式設(shè)置部分570接收來(lái)自命令解碼器550的模式設(shè)置信號(hào)MRS。響應(yīng)于模式設(shè)置信號(hào)MRS,模式設(shè)置部分570組合以地址ADD形式從外部部分施加的設(shè)置信號(hào),以存儲(chǔ)半導(dǎo)體存儲(chǔ)器件的默認(rèn)設(shè)置。響應(yīng)于模式設(shè)置信號(hào)MRS,模式設(shè)置部分570將控制信號(hào)CON1輸出到極性選擇部分541以產(chǎn)生極性選擇信號(hào)PS和將控制信號(hào)CON2輸出到地址轉(zhuǎn)換部分542使得能夠進(jìn)行測(cè)試操作。模式設(shè)置部分570還將在存儲(chǔ)的默認(rèn)設(shè)置中的等待設(shè)置和猝發(fā)長(zhǎng)度設(shè)置輸出到所述等待和猝發(fā)控制部分590。
命令解碼器550分析從外部部分施加的命令com和將用于半導(dǎo)體存儲(chǔ)器件初始設(shè)置的模式設(shè)置信號(hào)MRS輸出到模式設(shè)置部分570,并且將行地址選通(RAS)信號(hào)和CBR信號(hào)輸出到行解碼器520用于有效操作的。命令解碼器550將列地址選通(CAS)信號(hào)輸出到列解碼器530用于讀取或者寫(xiě)入操作。命令解碼器550將寫(xiě)入使能信號(hào)WE輸出到數(shù)據(jù)IO部分560以控制數(shù)據(jù)輸入和輸出。
圖9的等待和猝發(fā)控制部分590從模式設(shè)置部分570接收等待設(shè)置以控制用于數(shù)據(jù)IO部分560輸出數(shù)據(jù)DQi的時(shí)間,并且從模式設(shè)置部分570接收用于指定地址產(chǎn)生數(shù)目的猝發(fā)長(zhǎng)度設(shè)置和接收由地址轉(zhuǎn)換部分542轉(zhuǎn)換從外部部分施加的地址ADD的列地址而產(chǎn)生的被轉(zhuǎn)換列地址TCA,以及基于轉(zhuǎn)換列地址TCA順序地產(chǎn)生列地址CA和將它輸出到地址轉(zhuǎn)換部分542。
由于等待和猝發(fā)控制部分590順序地產(chǎn)生列地址CA,當(dāng)對(duì)應(yīng)存儲(chǔ)單元陣列存儲(chǔ)庫(kù)510的某個(gè)行由所產(chǎn)生的列地址CA指定時(shí),在從外部部分施加和轉(zhuǎn)換的被轉(zhuǎn)換列地址TCA中可能發(fā)生錯(cuò)誤。因此,類(lèi)似于從外部部分施加的地址ADD,從等待和猝發(fā)控制部分590產(chǎn)生的列地址CA也被輸出到地址轉(zhuǎn)換部分542和然后被轉(zhuǎn)換,由此預(yù)先防止可能內(nèi)部發(fā)生的錯(cuò)誤。
根據(jù)從命令解碼器550施加的寫(xiě)入使能信號(hào)WE,數(shù)據(jù)IO部分560從由行解碼器520和列解碼器530指定的地址ADD的存儲(chǔ)單元中輸出數(shù)據(jù)DQi或者將從外部部分施加的數(shù)據(jù)DQi存儲(chǔ)在所指定的存儲(chǔ)單元中。但是,數(shù)據(jù)IO部分560能夠在由等待和猝發(fā)控制部分590指定的時(shí)刻將數(shù)據(jù)DQi輸出到外部部分。
在上述實(shí)施例中,已經(jīng)說(shuō)明了圖8和9的具有存儲(chǔ)單元陣列存儲(chǔ)庫(kù)結(jié)構(gòu)的半導(dǎo)體存儲(chǔ)器件具有等待功能和猝發(fā)讀取或者寫(xiě)入功能,但是不具有存儲(chǔ)單元陣列存儲(chǔ)庫(kù)結(jié)構(gòu)的圖7的半導(dǎo)體存儲(chǔ)器件也能夠具有等待功能和猝發(fā)讀取或者寫(xiě)入功能。
在圖7到9的半導(dǎo)體存儲(chǔ)器件中,傳統(tǒng)半導(dǎo)體存儲(chǔ)器件的地址寄存器被極性選擇部分341,441,或者541的地址轉(zhuǎn)換部分342,442,或者542替代,但是地址寄存器能夠附加地配置。
一個(gè)地址轉(zhuǎn)換部分342,442,或者542被用于轉(zhuǎn)換地址,但是可以配置分立的地址轉(zhuǎn)換部分用于存儲(chǔ)庫(kù)地址、行地址和列地址,并且地址能夠以分立的位為單位轉(zhuǎn)換。
兩個(gè)控制信號(hào)CON1和CON2從模式設(shè)置部分370,470或者570中輸出,典型的半導(dǎo)體存儲(chǔ)器件的模式設(shè)置部分能夠使用用于指定測(cè)試模式或者正常模式的信號(hào)以?xún)H僅使用一個(gè)控制信號(hào)CON。
在上述實(shí)施例中,著重于半導(dǎo)體存儲(chǔ)器件說(shuō)明了本發(fā)明的半導(dǎo)體器件的地址轉(zhuǎn)換器,但是其能夠應(yīng)用于其它的半導(dǎo)體器件。
如上述,根據(jù)本發(fā)明的半導(dǎo)體器件的地址轉(zhuǎn)換器和半導(dǎo)體存儲(chǔ)器件被設(shè)置來(lái)無(wú)論何時(shí)施加電源時(shí)不同地轉(zhuǎn)換地址,使得無(wú)論何時(shí)施加了電源時(shí)隨機(jī)地映射地址以指定不同地址,即使輸入被施加于相同地址上也是這樣,由此分散集中在某個(gè)存儲(chǔ)單元上的重壓,導(dǎo)致半導(dǎo)體存儲(chǔ)器件的長(zhǎng)壽命和高可靠性。由于缺陷存儲(chǔ)單元能夠在測(cè)試模式中檢查,因此能夠進(jìn)行有效的測(cè)試。而且,本發(fā)明能夠被用于易失性存儲(chǔ)器件和非易失性存儲(chǔ)器件。
盡管已經(jīng)參考示例性實(shí)施例特別展示和說(shuō)明了本發(fā)明,但是,本領(lǐng)域技術(shù)人員應(yīng)當(dāng)理解,在不脫離由所附權(quán)利要求
限定的本發(fā)明的精神和范圍的情況下,可以在形式和細(xì)節(jié)上進(jìn)行變化。
權(quán)利要求
1.一種半導(dǎo)體器件的地址轉(zhuǎn)換器,包括時(shí)鐘產(chǎn)生部分,用于當(dāng)施加電源電壓時(shí)產(chǎn)生至少一個(gè)時(shí)鐘信號(hào);控制信號(hào)設(shè)置裝置,用于在模式設(shè)置操作期間設(shè)置控制信號(hào);極性選擇信號(hào)產(chǎn)生部分,用于響應(yīng)于所述至少一個(gè)時(shí)鐘信號(hào)和所述控制信號(hào),產(chǎn)生至少一個(gè)極性選擇信號(hào);和地址轉(zhuǎn)換部分,用于響應(yīng)于所述至少一個(gè)極性選擇信號(hào),轉(zhuǎn)換從外部部分施加的地址的至少一位以輸出轉(zhuǎn)換的地址。
2.根據(jù)權(quán)利要求
1的轉(zhuǎn)換器,其中,所述時(shí)鐘產(chǎn)生部分包括至少一個(gè)環(huán)形振蕩器,其中由該電源電壓和周?chē)鷾囟犬a(chǎn)生的時(shí)鐘信號(hào)的周期變化是大的。
3.根據(jù)權(quán)利要求
1的轉(zhuǎn)換器,其中,所述極性選擇信號(hào)產(chǎn)生部分包括至少一個(gè)D觸發(fā)器。
4.根據(jù)權(quán)利要求
1的轉(zhuǎn)換器,其中,所述地址轉(zhuǎn)換部分包括至少一個(gè)異或電路。
5.根據(jù)權(quán)利要求
1的轉(zhuǎn)換器,其中,所述控制信號(hào)設(shè)置裝置在模式設(shè)置操作期間附加地設(shè)置測(cè)試控制信號(hào)。
6.根據(jù)權(quán)利要求
5的轉(zhuǎn)換器,其中,所述地址轉(zhuǎn)換部分包括第一傳輸門(mén),用于響應(yīng)于所述測(cè)試控制信號(hào)來(lái)傳輸轉(zhuǎn)換的地址;第二傳輸門(mén),用于響應(yīng)于所述測(cè)試控制信號(hào)來(lái)傳輸所述至少一個(gè)極性選擇信號(hào);以及異或門(mén),用于接收和異或所述轉(zhuǎn)換的地址和從所述第二傳輸門(mén)傳輸?shù)乃鰳O性選擇信號(hào),以輸出與從外部部分施加的地址相同的地址。
7.一種半導(dǎo)體器件的地址轉(zhuǎn)換器,包括時(shí)鐘產(chǎn)生部分,用于當(dāng)施加電源電壓時(shí)產(chǎn)生時(shí)鐘信號(hào);延遲部分,用于延遲在所述時(shí)鐘產(chǎn)生部分中產(chǎn)生的時(shí)鐘信號(hào)以輸出至少一個(gè)延遲的時(shí)鐘信號(hào);控制信號(hào)設(shè)置裝置,用于在模式設(shè)置操作期間設(shè)置控制信號(hào);極性選擇信號(hào)產(chǎn)生部分,用于響應(yīng)于所述至少一個(gè)延遲的時(shí)鐘信號(hào)和所述控制信號(hào),產(chǎn)生至少一個(gè)極性選擇信號(hào);和地址轉(zhuǎn)換部分,用于響應(yīng)于所述至少一個(gè)極性選擇信號(hào),轉(zhuǎn)換從外部部分施加的地址的至少一位以輸出轉(zhuǎn)換的地址。
8.根據(jù)權(quán)利要求
7的轉(zhuǎn)換器,其中,所述時(shí)鐘產(chǎn)生部分包括環(huán)形振蕩器,其中由該電源電壓和周?chē)鷾囟犬a(chǎn)生的時(shí)鐘信號(hào)的周期變化是大的。
9.根據(jù)權(quán)利要求
7的轉(zhuǎn)換器,其中,所述延遲部分包括至少一個(gè)緩沖器,并且當(dāng)所述延遲部分包括多個(gè)緩沖器時(shí),所述多個(gè)緩沖器具有相互不同的延遲時(shí)間。
10.根據(jù)權(quán)利要求
7的轉(zhuǎn)換器,其中,所述極性選擇信號(hào)產(chǎn)生部分包括至少一個(gè)D觸發(fā)器。
11.根據(jù)權(quán)利要求
7的轉(zhuǎn)換器,其中,所述地址轉(zhuǎn)換部分包括至少一個(gè)異或電路。
12.根據(jù)權(quán)利要求
7的轉(zhuǎn)換器,其中,所述控制信號(hào)設(shè)置裝置在模式設(shè)置操作期間附加地設(shè)置測(cè)試控制信號(hào)。
13.根據(jù)權(quán)利要求
12的轉(zhuǎn)換器,其中,所述地址轉(zhuǎn)換部分包括第一傳輸門(mén),用于響應(yīng)于所述測(cè)試控制信號(hào)來(lái)傳輸轉(zhuǎn)換的地址;第二傳輸門(mén),用于響應(yīng)于所述測(cè)試控制信號(hào)來(lái)傳輸所述至少一個(gè)極性選擇信號(hào);以及異或門(mén),用于接收和異或所述轉(zhuǎn)換的地址和從所述第二傳輸門(mén)傳輸?shù)乃鰳O性選擇信號(hào),以輸出與從外部部分施加的地址相同的地址。
14.一種半導(dǎo)體存儲(chǔ)器件,包括存儲(chǔ)單元陣列,其包括多個(gè)存儲(chǔ)單元,所述多個(gè)存儲(chǔ)單元的每一個(gè)連接在多個(gè)字線的每一個(gè)和多個(gè)位線的每一個(gè)之間;行解碼器,用于響應(yīng)于行地址來(lái)訪問(wèn)所述多個(gè)字線;列解碼器,用于響應(yīng)于列地址來(lái)訪問(wèn)所述多個(gè)位線;模式設(shè)置部分,用于在模式設(shè)置操作期間設(shè)置控制信號(hào);命令解碼器,用于分析從外部部分施加的命令和指令有效操作或者讀取或者寫(xiě)入操作;數(shù)據(jù)IO部分,用于從/向由行解碼器和列解碼器指定的存儲(chǔ)單元接收/輸出數(shù)據(jù);極性選擇部分,用于當(dāng)施加電源電壓時(shí)產(chǎn)生至少一個(gè)時(shí)鐘信號(hào)和響應(yīng)于所述至少一個(gè)時(shí)鐘信號(hào)和所述控制信號(hào)來(lái)產(chǎn)生至少一個(gè)極性選擇信號(hào);和地址轉(zhuǎn)換部分,用于響應(yīng)于所述至少一個(gè)極性選擇信號(hào),在有效操作期間轉(zhuǎn)換從外部部分施加的地址的行地址的至少一位和在讀取或者寫(xiě)入操作期間轉(zhuǎn)換從外部部分施加的地址的列地址的至少一位,由此輸出轉(zhuǎn)換的地址。
15.根據(jù)權(quán)利要求
14的器件,其中,所述極性選擇部分包括時(shí)鐘產(chǎn)生部分,用于當(dāng)施加該電源電壓時(shí)產(chǎn)生所述至少一個(gè)時(shí)鐘信號(hào);極性選擇信號(hào)產(chǎn)生部分,用于響應(yīng)于所述至少一個(gè)時(shí)鐘信號(hào)和所述控制信號(hào),產(chǎn)生所述至少一個(gè)極性選擇信號(hào)。
16.根據(jù)權(quán)利要求
15的器件,其中,所述時(shí)鐘產(chǎn)生部分包括至少一個(gè)環(huán)形振蕩器,其中由該電源電壓和周?chē)鷾囟犬a(chǎn)生的時(shí)鐘信號(hào)的周期變化是大的。
17.根據(jù)權(quán)利要求
14的器件,其中,所述極性選擇部分包括時(shí)鐘產(chǎn)生部分,用于當(dāng)施加該電源電壓時(shí)產(chǎn)生時(shí)鐘信號(hào);延遲部分,用于延遲在所述時(shí)鐘產(chǎn)生部分中產(chǎn)生的時(shí)鐘信號(hào)以輸出至少一個(gè)延遲的時(shí)鐘信號(hào);和極性選擇信號(hào)產(chǎn)生部分,用于響應(yīng)于所述至少一個(gè)延遲的時(shí)鐘信號(hào)和所述控制信號(hào),產(chǎn)生所述至少一個(gè)極性選擇信號(hào)。
18.根據(jù)權(quán)利要求
17的器件,其中,所述時(shí)鐘產(chǎn)生部分包括環(huán)形振蕩器,其中由該電源電壓和周?chē)鷾囟犬a(chǎn)生的時(shí)鐘信號(hào)的周期變化是大的。
19.根據(jù)權(quán)利要求
17的器件,其中,所述延遲部分包括至少一個(gè)緩沖器,并且當(dāng)所述延遲部分包括多個(gè)緩沖器時(shí),所述多個(gè)緩沖器具有相互不同的延遲時(shí)間。
20.根據(jù)權(quán)利要求
14的器件,其中,所述地址轉(zhuǎn)換部分包括至少一個(gè)異或電路。
21.根據(jù)權(quán)利要求
14的器件,其中,所述模式設(shè)置部分在模式設(shè)置操作期間附加地設(shè)置測(cè)試控制信號(hào)。
22.根據(jù)權(quán)利要求
21的器件,其中,所述地址轉(zhuǎn)換部分包括第一傳輸門(mén),用于響應(yīng)于所述測(cè)試控制信號(hào)來(lái)傳輸轉(zhuǎn)換的地址;第二傳輸門(mén),用于響應(yīng)于所述測(cè)試控制信號(hào)來(lái)傳輸所述至少一個(gè)極性選擇信號(hào);以及異或門(mén),用于接收和異或所述轉(zhuǎn)換的地址和從所述第二傳輸門(mén)傳輸?shù)乃鰳O性選擇信號(hào),以輸出與從外部部分施加的地址相同的地址。
23.根據(jù)權(quán)利要求
14的器件,還包括猝發(fā)控制部分,用于響應(yīng)于在用來(lái)讀取或者寫(xiě)入順序地址的數(shù)據(jù)的猝發(fā)操作期間從地址轉(zhuǎn)換部分施加的列地址,產(chǎn)生順序的列地址和將所述順序的列地址輸出到所述地址轉(zhuǎn)換部分。
24.一種半導(dǎo)體存儲(chǔ)器件,包括多個(gè)存儲(chǔ)單元陣列存儲(chǔ)庫(kù),其每一個(gè)包括多個(gè)存儲(chǔ)單元,所述多個(gè)存儲(chǔ)單元的每一個(gè)連接在多個(gè)字線的每一個(gè)和多個(gè)位線的每一個(gè)之間;行解碼器,用于響應(yīng)于行地址來(lái)訪問(wèn)所述多個(gè)字線;列解碼器,用于響應(yīng)于列地址來(lái)訪問(wèn)所述多個(gè)位線;存儲(chǔ)庫(kù)選擇部分,用于響應(yīng)于存儲(chǔ)庫(kù)地址來(lái)訪問(wèn)所述存儲(chǔ)單元陣列存儲(chǔ)庫(kù);模式設(shè)置部分,用于在模式設(shè)置操作期間設(shè)置控制信號(hào);命令解碼器,用于分析從外部部分施加的命令和指令有效操作或者讀取或者寫(xiě)入操作;數(shù)據(jù)IO部分,用于從/向由存儲(chǔ)庫(kù)選擇部分、行解碼器和列解碼器指定的存儲(chǔ)單元接收/輸出數(shù)據(jù);極性選擇部分,用于當(dāng)施加電源電壓時(shí)產(chǎn)生至少一個(gè)時(shí)鐘信號(hào)和響應(yīng)于所述至少一個(gè)時(shí)鐘信號(hào)和所述控制信號(hào)來(lái)產(chǎn)生至少一個(gè)極性選擇信號(hào);和地址轉(zhuǎn)換部分,用于響應(yīng)于所述至少一個(gè)極性選擇信號(hào),在有效操作期間轉(zhuǎn)換從外部部分施加的地址的行地址和存儲(chǔ)庫(kù)地址的至少一位以產(chǎn)生轉(zhuǎn)換的存儲(chǔ)庫(kù)地址或者轉(zhuǎn)換的行地址,以及在讀取或者寫(xiě)入操作期間轉(zhuǎn)換從外部部分施加的地址的列地址的至少一位。
25.根據(jù)權(quán)利要求
24的器件,其中,所述極性選擇部分包括時(shí)鐘產(chǎn)生部分,用于當(dāng)施加該電源電壓時(shí)產(chǎn)生至少一個(gè)時(shí)鐘信號(hào);極性選擇信號(hào)產(chǎn)生部分,用于響應(yīng)于所述至少一個(gè)時(shí)鐘信號(hào)和所述控制信號(hào),產(chǎn)生所述至少一個(gè)極性選擇信號(hào)。
26.根據(jù)權(quán)利要求
25的器件,其中,所述時(shí)鐘產(chǎn)生部分包括至少一個(gè)環(huán)形振蕩器,其中由該電源電壓和周?chē)鷾囟犬a(chǎn)生的時(shí)鐘信號(hào)的周期變化是大的。
27.根據(jù)權(quán)利要求
24的器件,其中,所述極性選擇部分包括時(shí)鐘產(chǎn)生部分,用于當(dāng)施加該電源電壓時(shí)產(chǎn)生時(shí)鐘信號(hào);延遲部分,用于延遲在所述時(shí)鐘產(chǎn)生部分中產(chǎn)生的時(shí)鐘信號(hào)以輸出至少一個(gè)延遲的時(shí)鐘信號(hào);和極性選擇信號(hào)產(chǎn)生部分,用于響應(yīng)于所述至少一個(gè)延遲的時(shí)鐘信號(hào)和所述控制信號(hào),產(chǎn)生至少一個(gè)極性選擇信號(hào)。
28.根據(jù)權(quán)利要求
27的器件,其中,所述時(shí)鐘產(chǎn)生部分包括環(huán)形振蕩器,其中由該電源電壓和周?chē)鷾囟犬a(chǎn)生的時(shí)鐘信號(hào)的周期變化是大的。
29.根據(jù)權(quán)利要求
27的器件,其中,所述延遲部分包括至少一個(gè)緩沖器,并且當(dāng)所述延遲部分包括多個(gè)緩沖器時(shí),所述多個(gè)緩沖器具有相互不同的延遲時(shí)間。
30.根據(jù)權(quán)利要求
24的器件,其中,所述地址轉(zhuǎn)換部分包括至少一個(gè)異或電路。
31.根據(jù)權(quán)利要求
24的器件,其中,所述模式設(shè)置部分在模式設(shè)置操作期間附加地設(shè)置測(cè)試控制信號(hào)。
32.根據(jù)權(quán)利要求
31的器件,其中,所述地址轉(zhuǎn)換部分包括第一傳輸門(mén),用于響應(yīng)于所述測(cè)試控制信號(hào)來(lái)傳輸轉(zhuǎn)換的地址;第二傳輸門(mén),用于響應(yīng)于所述測(cè)試控制信號(hào)來(lái)傳輸所述至少一個(gè)極性選擇信號(hào);以及異或門(mén),用于接收和異或所述轉(zhuǎn)換的地址和從所述第二傳輸門(mén)傳輸?shù)乃鰳O性選擇信號(hào),以輸出與從外部部分施加的地址相同的地址。
33.根據(jù)權(quán)利要求
24的器件,還包括猝發(fā)控制部分,用于響應(yīng)于從地址轉(zhuǎn)換部分施加的列地址,在用來(lái)讀取或者寫(xiě)入順序地址的數(shù)據(jù)的猝發(fā)操作期間,產(chǎn)生順序的列地址和將所述順序的列地址輸出到所述地址轉(zhuǎn)換部分。
專(zhuān)利摘要
一種半導(dǎo)體器件的地址轉(zhuǎn)換器包括時(shí)鐘產(chǎn)生部分,用于當(dāng)施加了電源時(shí)產(chǎn)生至少一個(gè)時(shí)鐘信號(hào);控制信號(hào)設(shè)置裝置,用于在模式設(shè)置操作期間設(shè)置控制信號(hào);極性選擇信號(hào)產(chǎn)生部分,用于響應(yīng)于所述至少一個(gè)時(shí)鐘信號(hào)和所述控制信號(hào),產(chǎn)生至少一個(gè)極性選擇信號(hào);和地址轉(zhuǎn)換部分,用于響應(yīng)于所述至少一個(gè)極性選擇信號(hào)來(lái)轉(zhuǎn)換從外部部分施加的地址的至少一位以輸出轉(zhuǎn)換的地址。
文檔編號(hào)G11C8/08GK1992075SQ200610171271
公開(kāi)日2007年7月4日 申請(qǐng)日期2006年12月28日
發(fā)明者秋喆煥, 宋浩圣 申請(qǐng)人:三星電子株式會(huì)社導(dǎo)出引文BiBTeX, EndNote, RefMan