本實(shí)用新型涉及協(xié)同身份核準(zhǔn)裝置,具體涉及具有信息反饋功能的多區(qū)域協(xié)同身份核準(zhǔn)裝置。
背景技術(shù):
隨著科技的進(jìn)步和社會(huì)的發(fā)展,使得人們逐漸開(kāi)始摒棄非智能識(shí)別方式,智能識(shí)別裝置得到了越來(lái)越多人的認(rèn)可。目前市場(chǎng)上的智能識(shí)別裝置主要是人臉識(shí)別方式,這種非接觸性的智能識(shí)別方式以其快速簡(jiǎn)單并且不需要人被動(dòng)配合被廣泛應(yīng)用。然而,人臉識(shí)別方式由于光照、表情、角度、裝飾等一些因素的影響,識(shí)別結(jié)果會(huì)出現(xiàn)偏差,使得識(shí)別結(jié)果不準(zhǔn)確,不能滿足人們的生產(chǎn)需求。
技術(shù)實(shí)現(xiàn)要素:
為了解決上述問(wèn)題,本實(shí)用新型公開(kāi)具有信息反饋功能的多區(qū)域協(xié)同身份核準(zhǔn)裝置,識(shí)別效果好,識(shí)別結(jié)果準(zhǔn)備率高。
本實(shí)用新型的目的是這樣實(shí)現(xiàn)的:
具有信息反饋功能的多區(qū)域協(xié)同身份核準(zhǔn)裝置,包括人臉識(shí)別模塊、虹膜識(shí)別模塊、控制輸出模塊;其中,人臉識(shí)別模塊與虹膜識(shí)別模塊的輸出端與控制輸出模塊輸入端相連接;所述人臉識(shí)別模塊包括依次連接的第一圖像采集電路、第一圖像處理電路;所述虹膜識(shí)別模塊包括依次連接的第二圖像采集電路、第二圖像處理電路;所述控制輸出模塊包括依次連接的FPGA控制部分、通訊電路和DSP控制部分;所述FPGA控制部分包括FPGA芯片及其與FPGA芯片相連的第一外圍電路;所述DSP控制部分包括DSP芯片及其與DSP芯片相連的第二外圍電路;所述通訊電路包括依次相連接的幀存儲(chǔ)電路、幀計(jì)算電路和FIFO存儲(chǔ)電路;所述FIFO存儲(chǔ)電路采用雙時(shí)鐘脈沖,DSP通過(guò)EDMA通道從FIFO存儲(chǔ)器中搬運(yùn)數(shù)據(jù)到SDRAM存儲(chǔ)器中,使用EDMA進(jìn)行搬運(yùn)數(shù)據(jù),避免了對(duì)數(shù)據(jù)一致性的人工維護(hù),減小了開(kāi)發(fā)的復(fù)雜度。
所述人臉識(shí)別模塊中第一圖像采集電路包括依次連接的圖像傳感單元、AD采集單元、人臉檢測(cè)單元;圖像傳感單元采用CCD技術(shù)實(shí)現(xiàn)的傳感器實(shí)現(xiàn)攝像,圖像處理速度設(shè)為30幀/秒。首先使用攝像機(jī)DS-2CC572P-IR1攝像機(jī)攝取人的人臉圖像,并且把圖像數(shù)據(jù)傳遞給AD轉(zhuǎn)換單元,AD轉(zhuǎn)換單元經(jīng)編碼、解碼、編碼過(guò)程后將所處理圖像傳遞給人臉檢測(cè)單元,當(dāng)人臉檢測(cè)單元檢測(cè)到的圖像不清晰或者環(huán)境惡劣,成像效果不好時(shí),人臉檢測(cè)單元反饋給圖像傳感單元繼續(xù)對(duì)圖像進(jìn)行捕捉,直至圖像清晰;所述人臉檢測(cè)單元采用I2C總線結(jié)構(gòu)形式。
所述虹膜識(shí)別模塊中第二圖像采集電路包括依次連接的紅外光源單元和CMOS圖像處理單元,當(dāng)CMOS圖像處理單元接收到的虹膜信號(hào)不清晰時(shí),反饋給紅外光源單元繼續(xù)采集虹膜信號(hào)。
所述紅外光源單元包括850nm的紅外LED燈和940nm的紅外LED燈,兩種紅外光源單元在幀的有效信號(hào)下交替工作。
所述控制輸出模塊中第一外圍電路包括第一電源電路、第一時(shí)鐘電路、第一復(fù)位電路、VGA接口電路,所述第一時(shí)鐘電路選用50MHz的時(shí)鐘頻率,通過(guò)有源晶振提供;濾波電容值0.1uF;所述VGA接口電路將處理后的圖像通過(guò)該電路在顯示器上顯示,數(shù)字信號(hào)FPGA通過(guò)ADV7123芯片將信號(hào)進(jìn)行DA轉(zhuǎn)換,將轉(zhuǎn)換后的模擬信號(hào)作用給VGA模擬信號(hào),實(shí)現(xiàn)圖像的顯示。
所述控制輸出模塊中第二外圍電路包括第二電源電路、第二時(shí)鐘電路、第二復(fù)位電路、EMIF接口電路、存儲(chǔ)器電路,所述第二述時(shí)鐘電路主芯片CY22381,頻率20MHz。
所述DSP芯片選用TMS320DM642,F(xiàn)PGA芯片選用EP2C35F484C8,配置時(shí)間不大于100ms,所述FPGA芯片EP2C35F484C8具有4個(gè)鎖相環(huán)PLL,分布芯片的四個(gè)角,進(jìn)行合成芯片的不同頻率的時(shí)鐘以及時(shí)鐘相位的調(diào)整。
本實(shí)用新型與現(xiàn)有技術(shù)相比,具有如下有益效果:根據(jù)本實(shí)用新型所公開(kāi)的具有信息反饋功能的多區(qū)域協(xié)同身份核準(zhǔn)裝置,具有人臉識(shí)別和虹膜識(shí)別雙識(shí)別系統(tǒng),滿足多區(qū)域協(xié)同身份核準(zhǔn),提高了識(shí)別的成功率。而且本實(shí)用新型成本低,裝置簡(jiǎn)單,對(duì)改善生活水平具有重要作用,易于實(shí)現(xiàn)。
附圖說(shuō)明
圖1是根據(jù)本實(shí)用新型的實(shí)施例的具有信息反饋功能的多區(qū)域協(xié)同身份核準(zhǔn)裝置的結(jié)構(gòu)框圖。
具體實(shí)施方式
具有信息反饋功能的多區(qū)域協(xié)同身份核準(zhǔn)裝置,包括人臉識(shí)別模塊、虹膜識(shí)別模塊、控制輸出模塊;其中,其中,人臉識(shí)別模塊與虹膜識(shí)別模塊的輸出端與控制輸出模塊輸入端相連接;所述人臉識(shí)別模塊包括依次連接的第一圖像采集電路、第一圖像處理電路;所述虹膜識(shí)別模塊包括依次連接的第二圖像采集電路、第二圖像處理電路;所述控制輸出模塊包括依次連接的FPGA控制部分、通訊電路和DSP控制部分;所述FPGA控制部分包括FPGA芯片及其與FPGA芯片相連的第一外圍電路;所述DSP控制部分包括DSP芯片及其與DSP芯片相連的第二外圍電路;所述通訊電路包括依次相連接的幀存儲(chǔ)電路、幀計(jì)算電路和FIFO存儲(chǔ)電路;所述FIFO存儲(chǔ)電路采用雙時(shí)鐘脈沖,DSP通過(guò)EDMA通道從FIFO存儲(chǔ)器中搬運(yùn)數(shù)據(jù)到SDRAM存儲(chǔ)器中,使用EDMA進(jìn)行搬運(yùn)數(shù)據(jù),避免了對(duì)數(shù)據(jù)一致性的人工維護(hù),減小了開(kāi)發(fā)的復(fù)雜度。
所述人臉識(shí)別模塊中第一圖像采集電路包括依次連接的圖像傳感單元、AD采集單元、人臉檢測(cè)單元;圖像傳感單元采用CCD技術(shù)實(shí)現(xiàn)的傳感器實(shí)現(xiàn)攝像,圖像處理速度設(shè)為30幀/秒。首先使用攝像機(jī)DS-2CC572P-IR1攝像機(jī)攝取人的人臉圖像,并且把圖像數(shù)據(jù)傳遞給AD轉(zhuǎn)換單元,AD轉(zhuǎn)換單元經(jīng)編碼、解碼、編碼過(guò)程后將所處理圖像傳遞給人臉檢測(cè)單元,當(dāng)人臉檢測(cè)單元檢測(cè)到的圖像不清晰或者環(huán)境惡劣,成像效果不好時(shí),人臉檢測(cè)單元反饋給圖像傳感單元繼續(xù)對(duì)圖像進(jìn)行捕捉,直至圖像清晰;所述人臉檢測(cè)單元采用I2C總線結(jié)構(gòu)形式;所述虹膜識(shí)別模塊中第二圖像采集電路包括依次連接的紅外光源單元和CMOS圖像處理單元,當(dāng)CMOS圖像處理單元接收到的虹膜信號(hào)不清晰時(shí),反饋給紅外光源單元繼續(xù)采集虹膜信號(hào);所述紅外光源單元包括850nm的紅外LED燈和940nm的紅外LED燈,兩種紅外光源單元在幀的有效信號(hào)下交替工作;所述控制輸出模塊中第一外圍電路包括第一電源電路、第一時(shí)鐘電路、第一復(fù)位電路、VGA接口電路,所述第一時(shí)鐘電路選用50MHz的時(shí)鐘頻率,通過(guò)有源晶振提供;濾波電容值0.1uF;所述VGA接口電路將處理后的圖像通過(guò)該電路在顯示器上顯示,數(shù)字信號(hào)FPGA通過(guò)ADV7123芯片將信號(hào)進(jìn)行DA轉(zhuǎn)換,將轉(zhuǎn)換后的模擬信號(hào)作用給VGA模擬信號(hào),實(shí)現(xiàn)圖像的顯示;所述控制輸出模塊中第二外圍電路包括第二電源電路、第二時(shí)鐘電路、第二復(fù)位電路、EMIF接口電路、存儲(chǔ)器電路,所述第二述時(shí)鐘電路主芯片CY22381,頻率20MHz;所述DSP芯片選用TMS320DM642,F(xiàn)PGA芯片選用EP2C35F484C8,配置時(shí)間不大于100ms,所述FPGA芯片EP2C35F484C8具有4個(gè)鎖相環(huán)PLL,分布芯片的四個(gè)角,進(jìn)行合成芯片的不同頻率的時(shí)鐘以及時(shí)鐘相位的調(diào)整。