技術(shù)總結(jié)
本實(shí)用新型涉及一種多路讀寫多容量選擇的FIFO控制器,屬于數(shù)字集成電路的技術(shù)領(lǐng)域??刂破靼ǎ篎IFO控制電路、用戶SRAM讀寫控制電路、地址譯碼電路、多路選擇電路、SRAM存儲(chǔ)體電路。該控制器根據(jù)系統(tǒng)輸入容量選擇信號分配當(dāng)前FIFO容量,對除去FIFO占用空間后的SRAM存儲(chǔ)體電路進(jìn)行劃分得到各用戶設(shè)備類似FIFO操作的數(shù)據(jù)存儲(chǔ)空間,根據(jù)地址譯碼電路輸出的選擇信號完成系統(tǒng)所選FIFO的讀寫操作以及系統(tǒng)所選用戶設(shè)備的類似FIFO操作,利用同一塊大容量SRAM實(shí)現(xiàn)了FIFO容量可選,并與其它設(shè)備共享訪問FIFO未占用的SRAM地址空間,整合了全芯片SRAM存儲(chǔ)體,提高資源利用率。
技術(shù)研發(fā)人員:周燁;周金風(fēng);王宇星;黃剛;陸俊嘉
受保護(hù)的技術(shù)使用者:無錫芯響電子科技有限公司
文檔號碼:201621462473
技術(shù)研發(fā)日:2016.12.28
技術(shù)公布日:2017.08.22