處理器模塊檢測裝置及系統(tǒng)的制作方法
【專利摘要】本實用新型提出處理器模塊檢測裝置及系統(tǒng),所述處理器模塊檢測裝置包括用于電連接處理器模塊各端口的處理器模塊端子單元,電連接處理器模塊端子單元的串口檢測單元、外圍接口檢測單元、靜態(tài)隨機存取存儲器和輸入/輸出端口檢測單元。本實用新型能夠檢測處理器模塊的每一個輸入/輸出端口,并且能夠檢測處理器芯片的每項功能,并且能夠快速定位故障點,并可通過液晶顯示器顯示或者串口打印出來,大大提高維護效率,降低維護成本。
【專利說明】處理器模塊檢測裝置及系統(tǒng)
【技術(shù)領域】
[0001]本實用新型涉及產(chǎn)品檢測裝置及系統(tǒng),特別是涉及用于檢測具備一定功能的處理器模塊的裝置及系統(tǒng)。
【背景技術(shù)】
[0002]在復雜的涉及處理器產(chǎn)品的開發(fā)過程中,通常采用處理器模塊化設計,也就是將處理器,簡稱FLASH的閃存存儲器,簡稱RAM的隨機存取存儲器,時鐘芯片等外圍芯片和器件設置在一個小的印刷電路板PCB上,制成處理器模塊。處理器模塊化設計可為主板節(jié)省空間,同時方便整臺設備查找故障和維護。處理器模塊是其所工作設備的核心,對處理器模塊的檢測就非常重要?,F(xiàn)有技術(shù)對處理器模塊的檢測方案是制造檢驗工裝,根據(jù)處理器模塊需要完成的功能在該工裝上添加外圍電路?,F(xiàn)有技術(shù)對處理器模塊的檢測方案還存在以下的缺陷和不足之處:
[0003]現(xiàn)有技術(shù)檢測方案往往只能針對部分功能實施檢測,也不能檢測到處理器模塊的每一個輸入/輸出端口,即I/o端口,并且不能自動檢測,檢測操作流程多;而且現(xiàn)有技術(shù)檢測方案還需要工具輔助檢測,這些工具包括串口線、網(wǎng)口線、示波器等;另外,現(xiàn)有技術(shù)檢測方案即使檢測到故障,也不能準確定位,往往需要用完全替換處理器模塊的方式排除故障,造成維護不方便且成本高。
實用新型內(nèi)容
[0004]本實用新型要解決的技術(shù)問題在于避免現(xiàn)有技術(shù)的不足之處而提出能夠?qū)μ幚砥髂K進行全面檢測并定位故障點的處理器模塊檢測裝置,以及能夠批量化檢測處理器模塊的處理器模塊檢測系統(tǒng)。
[0005]本實用新型解決所述技術(shù)問題可以通過采用以下技術(shù)方案來實現(xiàn):
[0006]設計、制造一種處理器模塊檢測裝置,包括用于電連接處理器模塊各端口的處理器模塊端子單元,用于檢測處理器模塊串口的、電連接處理器模塊端子單元的串口檢測單元,用于檢測處理器模塊的網(wǎng)絡接口和通用串行總線接口的、電連接處理器模塊端子單元的至少一外圍接口檢測單元,用于檢測處理器模塊數(shù)據(jù)總線和地址總線的、電連接處理器模塊端子單元的靜態(tài)隨機存取存儲器,用于檢測處理器模塊各輸入/輸出端口的、電連接處理器模塊端子單元的輸入/輸出端口檢測單元,用于為裝置提供電源的、電連接處理器模塊端子單元的電源輸入單元,用于顯示檢測狀態(tài)的、電連接處理器模塊端子單元的狀態(tài)指示單元;所述狀態(tài)指示單元包括至少一個狀態(tài)指示燈。
[0007]所述串口檢測單元可以具體為如下結(jié)構(gòu),所述串口檢測單元包括串口收發(fā)器芯片、第一短接帽和第二短接帽,所述處理器模塊包括第一串口和第二串口。當處理器模塊設置在處理器模塊端子單元內(nèi)時,所述串口收發(fā)器芯片的第一發(fā)送接口電連接處理器模塊的第一串口的接收端,該串口收發(fā)器芯片的第二接收接口電連接處理器模塊的第一串口的發(fā)送端;所述串口收發(fā)器芯片的第三發(fā)送接口電連接處理器模塊的第二串口的接收端,該串口收發(fā)器芯片的第四接收接口電連接處理器模塊的第二串口的發(fā)送端。所述串口檢測單元還設置有電連接第一串口的發(fā)送端的第一短接節(jié)點,電連接第一串口的接收端的第三短接節(jié)點,電連接第二串口的發(fā)送端的第二短接節(jié)點,電連接第二串口的接收端的第四短接節(jié)點;當串口檢測單元啟動檢測時,所述第一短接帽電連接第一、第四短接節(jié)點,第二短接帽電連接第二、第三短接節(jié)點。
[0008]具體而言,所述靜態(tài)隨機存取存儲器采用存儲器芯片IS61LV256AL-10TI,包括八個地址總線接口和十五個數(shù)據(jù)總線接口。當處理器模塊設置在處理器模塊端子單元內(nèi)時,所述處理器模塊的地址總線電連接靜態(tài)隨機存取存儲器的地址總線接口,處理器模塊的數(shù)據(jù)總線電連接靜態(tài)隨機存取存儲器的數(shù)據(jù)總線接口,通過對靜態(tài)隨機存取存儲器讀寫數(shù)據(jù)檢測處理器模塊的總線電路。
[0009]所述輸入/輸出端口檢測單元可以具體為如下結(jié)構(gòu),所述輸入/輸出端口檢測單元包括至少一個數(shù)據(jù)緩存器,以及至少一個3/8譯碼器;所述數(shù)據(jù)緩存器采用總線收發(fā)器芯片SN74HC245DW,包括八個數(shù)據(jù)輸入端口和八個數(shù)據(jù)輸出端口。當處理器模塊設置在處理器模塊端子單元內(nèi)時,所述處理器模塊的所有輸入/輸出端口分別電連接各數(shù)據(jù)緩存器的輸入端口 ;所述處理器模塊的三個地址總線電連接3/8譯碼器的輸入端,該3/8譯碼器的輸出端分別電連接數(shù)據(jù)緩存器的片選信號輸入端;處理器模塊通過讀取數(shù)據(jù)緩存器的數(shù)據(jù)輸出端口判斷檢測處理器模塊輸入/輸出端口的電路通道是否正確。
[0010]更具體地,所述處理器模塊檢測裝置還包括用于顯示檢測結(jié)果的、電連接處理器模塊端子單元的液晶顯示器單元,用于檢測處理器模塊功耗的、電連接處理器模塊端子單元的電流檢測單元,用于復位檢測裝置的、電連接處理器模塊端子單元的復位電路單元,用于調(diào)試處理器模塊的、電連接處理器模塊端子單元的調(diào)試燒錄單元。
[0011]具體地,所述處理器模塊包括處理器,電連接該處理器的閃存存儲器、隨機存取存儲器、時鐘芯片和用于實現(xiàn)特定功能的外圍器件;所述處理器、閃存存儲器、隨機存取存儲器、時鐘芯片和外圍器件都安裝在一印刷電路板上。
[0012]本實用新型解決所述技術(shù)問題還可以通過采用以下技術(shù)方案來實現(xiàn):
[0013]設計、制造一種處理器模塊檢測系統(tǒng),包括至少一處理器模塊檢測裝置和直流電源。處理器模塊檢測裝置包括用于電連接處理器模塊各端口的處理器模塊端子單元,用于檢測處理器模塊串口的、電連接處理器模塊端子單元的串口檢測單元,用于檢測處理器模塊的網(wǎng)絡接口和通用串行總線接口的、電連接處理器模塊端子單元的至少一外圍接口檢測單元,用于檢測處理器模塊數(shù)據(jù)總線和地址總線的、電連接處理器模塊端子單元的靜態(tài)隨機存取存儲器,用于檢測處理器模塊各輸入/輸出端口的、電連接處理器模塊端子單元的輸入/輸出端口檢測單元,用于顯示檢測狀態(tài)的、電連接處理器模塊端子單元的至少一狀態(tài)指示燈。所述處理器模塊檢測裝置各自的電源輸入端口并聯(lián)電連接所述直流電源。
[0014]同現(xiàn)有技術(shù)相比較,本實用新型“處理器模塊檢測裝置及系統(tǒng)”的技術(shù)效果在于:
[0015]1.本實用新型通過跳線改變線路結(jié)構(gòu),以兩兩交叉收發(fā)端的方式對串口、網(wǎng)口和通用串行總線USB接口實現(xiàn)快速檢測;通過輸入/輸出端口檢測單元,本實用新型可以檢測處理器模塊的每一個輸入/輸出I/O端口,并且能夠檢測處理器芯片的每項功能;進而本實用新型能夠有效防止出貨時有虛焊,漏焊,錯焊,功能損壞芯片或者器件;
[0016]2.本實用新型能夠快速定位故障點,并可通過液晶顯示器顯示或者串口打印出來,大大提高維護效率,降低維護成本;
[0017]3.本實用新型采用盡量少的外圍芯片,通過軟件編程實現(xiàn)各項功能的自動檢測,不需要其他輔助工具。
【專利附圖】
【附圖說明】
[0018]圖1是本實用新型處理器模塊檢測裝置優(yōu)選實施例的電原理示意框圖;
[0019]圖2是所述優(yōu)選實施例的串口檢測單元12的電原理示意圖;
[0020]圖3是所述優(yōu)選實施例的靜態(tài)隨機存取存儲器14的端口連接示意圖;
[0021]圖4是所述優(yōu)選實施例的數(shù)據(jù)緩存器151的端口連接示意圖;
[0022]圖5是所述優(yōu)選實施例的檢測流程示意圖;
[0023]圖6是本實用新型處理器模塊檢測系統(tǒng)優(yōu)選實施例的電原理示意框圖。
【具體實施方式】
[0024]以下結(jié)合附圖所示實施例作進一步詳述。
[0025]本實用新型提出一種處理器模塊檢測裝置1,如圖1所示,包括用于電連接處理器模塊各端口的處理器模塊端子單元11,用于檢測處理器模塊串口的、電連接處理器模塊端子單元的串口檢測單元12,用于檢測處理器模塊的網(wǎng)絡接口和通用串行總線接口的、電連接處理器模塊端子單元的至少一外圍接口檢測單元13,用于檢測處理器模塊數(shù)據(jù)總線和地址總線的、電連接處理器模塊端子單元的靜態(tài)隨機存取存儲器14,用于檢測處理器模塊各輸入/輸出端口的、電連接處理器模塊端子單元的輸入/輸出端口檢測單元15,用于為裝置提供電源的、電連接處理器模塊端子單元的電源輸入單元16,用于顯示檢測狀態(tài)的、電連接處理器模塊端子單元的狀態(tài)指示單元17。所述狀態(tài)指示單元17包括至少一個狀態(tài)指示燈。
[0026]本實用新型優(yōu)選實施例,如圖2所示,所述串口檢測單元12包括串口收發(fā)器芯片
121、第一短接帽122和第二短接帽123,所述處理器模塊包括第一串口31和第二串口 32。所述串口收發(fā)器芯片121采用SP3232EEN芯片。當處理器模塊設置在處理器模塊端子單元11內(nèi)時,所述串口收發(fā)器芯片121的第一發(fā)送接口 TlO電連接處理器模塊的第一串口 31的接收端Rel,該串口收發(fā)器芯片121的第二接收接口 Rll電連接處理器模塊的第一串口 31的發(fā)送端Trl。所述串口收發(fā)器芯片121的第三發(fā)送接口 T20電連接處理器模塊的第二串口 32的接收端Re2,該串口收發(fā)器芯片121的第四接收接口 R21電連接處理器模塊的第二串口 32的發(fā)送端Tr2。所述串口檢測單元12還設置有電連接第一串口 31的發(fā)送端Trl的第一短接節(jié)點F1,電連接第一串口 31的接收端Rel的第三短接節(jié)點F3,電連接第二串口32的發(fā)送端Tr2的第二短接節(jié)點F2,電連接第二串口 32的接收端Re2的第四短接節(jié)點F4。當串口檢測單元12啟動檢測時,所述第一短接帽122電連接第一、第四短接節(jié)點F1、F4,第二短接帽123電連接第二、第三短接節(jié)點F2、F4。串口檢測單元12通過第一、第二短接帽
122、123將兩串口31、32的發(fā)送端和接收端交叉電連接,兩串口 31、32之間兩兩互相收發(fā)數(shù)據(jù)來驗證處理器模塊的串口電路是否正常。如果串口有故障,則狀態(tài)指示單元17有相應的故障指示燈指示。如后文提及,還可以通過液晶顯示屏顯示出串口的故障點。作為串口收發(fā)器芯片121的SP3232EEN芯片,其電源接口 Vcc電連接裝置電源Vc,接地接口 GND接地,在電源接口 Vcc與接地接口 GND之間電連接有第一電容Cl。SP3232EEN芯片的第一電容正接口 Cl+與第一電容負接口 Cl-之間電連接有第二電容C2。SP3232EEN芯片的第二電容正接口 C2+與第二電容負接口 C2-之間電連接有第三電容C3。SP3232EEN芯片的正電接口 V+與地之間電連接有第四電容C4,SP3232EEN芯片的負電接口 V-與地之間電連接有第五電容C5。
[0027]本實用新型優(yōu)選實施例,如圖1所示,所述外圍接口檢測單元13包括第一網(wǎng)口單元131、第二網(wǎng)口單元132和通用串行總線USB接口 133。它們可以采用上述串口檢測方案的相同原理,通過短接帽實現(xiàn)兩兩收發(fā)交叉電連接的方式,實現(xiàn)接口自檢,從而查找故障點并通過狀態(tài)指示單元17相應故障指示燈或者液晶顯示屏顯示故障。
[0028]本實用新型優(yōu)選實施例,如圖3所示,所述靜態(tài)隨機存取存儲器14采用存儲器芯片IS61LV256AL-10TI,包括八個地址總線接口 DQO至DQ7,以及十五個數(shù)據(jù)總線接口 AO至A14。當處理器模塊設置在處理器模塊端子單元11內(nèi)時,所述處理器模塊的地址總線通過處理器模塊端子單元11電連接靜態(tài)隨機存取存儲器14的地址總線接口 DQO至DQ7,處理器模塊的數(shù)據(jù)總線通過處理器模塊端子單元11電連接靜態(tài)隨機存取存儲器14的數(shù)據(jù)總線接口 AO至A14,通過對靜態(tài)隨機存取存儲器14讀寫數(shù)據(jù)檢測處理器模塊的總線電路。存儲器芯片IS61LV256AL-10TI的電源接口 Vcc電連接裝置電源Vc,該電源接口 Vcc與地之間還并聯(lián)電連接有第六電容C6和第七電容C7。IS61LV256AL-10TI的電源接口 Vcc與使能端口CE#之間還電連接有第一電容R1。
[0029]本實用新型優(yōu)選實施例,如圖4所示,所述輸入/輸出端口檢測單元15包括至少一個數(shù)據(jù)緩存器151,以及至少一個3/8譯碼器(圖中為示出)。所述數(shù)據(jù)緩存器151采用總線收發(fā)器芯片SN74HC245DW,包括八個數(shù)據(jù)輸入端口 BO至B7和八個數(shù)據(jù)輸出端口 AO至A7。當處理器模塊設置在處理器模塊端子單元11內(nèi)時,所述處理器模塊的所有輸入/輸出I/O端口通過處理器模塊端子單元11分別電連接各數(shù)據(jù)緩存器151的輸入端口 BO至B7。所述處理器模塊的三個地址總線電連接3/8譯碼器的輸入端,該3/8譯碼器的輸出端分別電連接數(shù)據(jù)緩存器的片選信號輸入端0E。處理器模塊所有輸入/輸出I/O端口都交替輸出高低電平。處理器模塊通過3/8譯碼器把3個地址總線位譯碼成片選信號,然后處理器模塊通過選擇片選信號打開相應的數(shù)據(jù)緩存器151,最后處理器模塊再讀取數(shù)據(jù)總線上的輸入/輸出I/O端口值,判斷總線上讀取的高低電平與處理器輸入/輸出I/O端口輸出的高低電平是否一致,程序就能判斷出對應的輸入/輸出I/O端口硬件電路通道是否正確。
[0030]本實用新型優(yōu)選實施例,如圖1所示,除了上述各檢測單元,所述處理器模塊檢測裝置I還包括用于顯示檢測結(jié)果的、電連接處理器模塊端子單元11的液晶顯示器單元181,從而處理器模塊檢測裝置除了可以通過串口打印檢測結(jié)果,通過狀態(tài)指示單元17相應故障指示燈顯示故障點外,還可以通過液晶顯示屏單元181更直觀的掌握檢測結(jié)果。所述處理器模塊檢測裝置I還包括用于檢測處理器模塊功耗的、電連接處理器模塊端子單元11的電流檢測單元182。處理器模塊檢測裝置I還包括用于復位檢測裝置的、電連接處理器模塊端子單元11的復位電路單元183,以及用于調(diào)試處理器模塊的、電連接處理器模塊端子單元11的調(diào)試燒錄單元184,調(diào)試燒錄單元184通過調(diào)試燒錄接口 JTAG實現(xiàn)與處理器模塊端子單元11電連接。
[0031]本實用新型優(yōu)選實施例,所述處理器模塊包括處理器,電連接該處理器的簡稱FLASH的閃存存儲器,簡稱RAM的隨機存取存儲器,時鐘芯片和用于實現(xiàn)特定功能的外圍器件。所述處理器、閃存存儲器、隨機存取存儲器、時鐘芯片和外圍器件都安裝在一印刷電路板上。
[0032]本實用新型優(yōu)選實施例,如圖5所示,采用以下檢測流程。第一、系統(tǒng)初始化后,進行串口檢測。由于串口作為檢測信息的打印輸出接口,所以首先檢測串口是否通信正常。檢測原理是,串口之間兩兩互相收發(fā)數(shù)據(jù)來驗證處理器模塊的串口電路是否正常,第一串口 31的發(fā)送端Trl輸出在印刷電路板PCB上用短接帽122接到第二串口 32的接收端Re2輸入。第一串口 31的接收端Rel輸入在印刷電路板PCB上用短接帽123接到第二串口 32的發(fā)送端Tr2輸出。如果串口 31、32有故障,則狀態(tài)指示單元17有相應的故障指示燈指示。第二、串口檢測正常后自動地同時進行通用串行總線USB接口檢測,網(wǎng)口檢測和總線接口檢測,通用串行總線USB接口檢測,網(wǎng)口檢測都由外圍接口檢測單元13完成,它們自動檢測原理與串口檢測是一樣的。通用串行總線USB接口 /網(wǎng)絡接口信號之間通過短接帽連接,兩兩互相收發(fā)數(shù)據(jù)來驗證處理器模塊的通用串行總線USB接口 /網(wǎng)絡接口電路是否正常??偩€檢測原理是,處理器模塊總線對檢測裝置上的靜態(tài)隨機存取存儲器SRAM芯片IS61LV256AL-10TI進行讀寫數(shù)據(jù),這樣程序就能通過這些數(shù)據(jù)來判斷處理器模塊總線電路是否正常。這三項檢測同步進行。第三、總線檢測正常后再進行所有的輸入/輸出I/O端口檢測,輸入/輸出I/O端口有很多復用功能,只需檢測輸入/輸出I/O端口硬件電路通道是否正確。檢測原理是,首先處理器所有輸入/輸出I/O端口都交替輸出高低電平。每個輸入/輸出I/O端口都連接到了作為數(shù)據(jù)緩存器151的SN74HC245DW芯片,處理器模塊通過3/8譯碼器把3個地址總線位譯碼成片選信號,然后處理器模塊通過選擇片選信號打開相應的數(shù)據(jù)緩存器151,最后處理器模塊再讀取數(shù)據(jù)總線上的輸入/輸出I/O端口值,判斷總線上讀取的高低電平與處理器輸入/輸出I/O端口輸出的高低電平是否一致,程序就能判斷出對應的輸入/輸出I/O端口硬件電路通道是否正確。第四、每項功能檢測后,都會對該功能進行相應的處理,沒有故障顯示檢查通過并有狀態(tài)指示單元17的指示燈指示。檢測到故障則定位故障點并通過狀態(tài)指示單元17的指示燈報警指示,同時通過串口打印故障信息或者通過液晶顯示屏單元181輸出顯示故障信息。
[0033]為了滿足批量檢測的應用,本實用新型以上述處理器模塊檢測裝置I為基礎提出一種處理器模塊檢測系統(tǒng),包括至少一處理器模塊檢測裝置I和直流電源4。所述處理器模塊檢測裝置I從I至N依次編號,N是自然數(shù)。如上所述,如圖1所示,處理器模塊檢測裝置I包括用于電連接處理器模塊各端口的處理器模塊端子單元11,用于檢測處理器模塊串口的、電連接處理器模塊端子單元11的串口檢測單元12,用于檢測處理器模塊的網(wǎng)絡接口和通用串行總線接口的、電連接處理器模塊端子單元11的至少一外圍接口檢測單元13,用于檢測處理器模塊數(shù)據(jù)總線和地址總線的、電連接處理器模塊端子單元11的靜態(tài)隨機存取存儲器14,用于檢測處理器模塊各輸入/輸出端口的、電連接處理器模塊端子單元11的輸入/輸出端口檢測單元15,用于顯示檢測狀態(tài)的、電連接處理器模塊端子單元11的狀態(tài)指示單元17。所述狀態(tài)指示單元17包括至少一個狀態(tài)指示燈。如圖6所示,所述處理器模塊檢測裝置I各自的電源輸入端口并聯(lián)電連接所述直流電源4,所述直流電源4能夠提供5V至42V的直流電源。每一個處理器模塊檢測裝置I都是獨立的。也可以把多個處理器模塊檢測裝置I制造在一起。為了應用起來更加靈活,本實用新型優(yōu)選實施例把處理器模塊檢測裝置I分開設置。
【權(quán)利要求】
1.一種處理器模塊檢測裝置,其特征在于: 包括用于電連接處理器模塊各端口的處理器模塊端子單元,用于檢測處理器模塊串口的、電連接處理器模塊端子單元的串口檢測單元,用于檢測處理器模塊的網(wǎng)絡接口和通用串行總線接口的、電連接處理器模塊端子單元的至少一外圍接口檢測單元,用于檢測處理器模塊數(shù)據(jù)總線和地址總線的、電連接處理器模塊端子單元的靜態(tài)隨機存取存儲器,用于檢測處理器模塊各輸入/輸出端口的、電連接處理器模塊端子單元的輸入/輸出端口檢測單元,用于為裝置提供電源的、電連接處理器模塊端子單元的電源輸入單元,用于顯示檢測狀態(tài)的、電連接處理器模塊端子單元的狀態(tài)指示單元;所述狀態(tài)指示單元包括至少一個狀態(tài)指示燈。
2.根據(jù)權(quán)利要求1所述的處理器模塊檢測裝置,其特征在于: 所述串口檢測單元包括串口收發(fā)器芯片、第一短接帽和第二短接帽,所述處理器模塊包括第一串口和第二串口 ; 當處理器模塊設置在處理器模塊端子單元內(nèi)時,所述串口收發(fā)器芯片的第一發(fā)送接口電連接處理器模塊的第一串口的接收端,該串口收發(fā)器芯片的第二接收接口電連接處理器模塊的第一串口的發(fā)送端;所述串口收發(fā)器芯片的第三發(fā)送接口電連接處理器模塊的第二串口的接收端,該串口收發(fā)器芯片的第四接收接口電連接處理器模塊的第二串口的發(fā)送端; 所述串口檢測單元還設置有電連接第一串口的發(fā)送端的第一短接節(jié)點,電連接第一串口的接收端的第三短接節(jié)點,電連接第二串口的發(fā)送端的第二短接節(jié)點,電連接第二串口的接收端的第四短接節(jié)點;當串口檢測單元啟動檢測時,所述第一短接帽電連接第一、第四短接節(jié)點,第二短接帽電連接第二、第三短接節(jié)點。
3.根據(jù)權(quán)利要求1所述的處理器模塊檢測裝置,其特征在于: 所述靜態(tài)隨機存取存儲器采用存儲器芯片13611^256八1-1011,包括八個地址總線接口和十五個數(shù)據(jù)總線接口; 當處理器模塊設置在處理器模塊端子單元內(nèi)時,所述處理器模塊的地址總線電連接靜態(tài)隨機存取存儲器的地址總線接口,處理器模塊的數(shù)據(jù)總線電連接靜態(tài)隨機存取存儲器的數(shù)據(jù)總線接口,通過對靜態(tài)隨機存取存儲器讀寫數(shù)據(jù)檢測處理器模塊的總線電路。
4.根據(jù)權(quán)利要求1所述的處理器模塊檢測裝置,其特征在于: 所述輸入/輸出端口檢測單元包括至少一個數(shù)據(jù)緩存器,以及至少一個3/8譯碼器;所述數(shù)據(jù)緩存器采用總線收發(fā)器芯片%74此24501,包括八個數(shù)據(jù)輸入端口和八個數(shù)據(jù)輸出端口 ; 當處理器模塊設置在處理器模塊端子單元內(nèi)時,所述處理器模塊的所有輸入/輸出端口分別電連接各數(shù)據(jù)緩存器的輸入端口 ;所述處理器模塊的三個地址總線電連接3/8譯碼器的輸入端,該3/8譯碼器的輸出端分別電連接數(shù)據(jù)緩存器的片選信號輸入端;處理器模塊通過讀取數(shù)據(jù)緩存器的數(shù)據(jù)輸出端口判斷檢測處理器模塊輸入/輸出端口的電路通道是否正確。
5.根據(jù)權(quán)利要求1所述的處理器模塊檢測裝置,其特征在于: 還包括用于顯示檢測結(jié)果的、電連接處理器模塊端子單元的液晶顯示器單元。
6.根據(jù)權(quán)利要求1所述的處理器模塊檢測裝置,其特征在于: 還包括用于檢測處理器模塊功耗的、電連接處理器模塊端子單元的電流檢測單元。
7.根據(jù)權(quán)利要求1所述的處理器模塊檢測裝置,其特征在于: 還包括用于復位檢測裝置的、電連接處理器模塊端子單元的復位電路單元。
8.根據(jù)權(quán)利要求1所述的處理器模塊檢測裝置,其特征在于: 還包括用于調(diào)試處理器模塊的、電連接處理器模塊端子單元的調(diào)試燒錄單元。
9.根據(jù)權(quán)利要求1所述的處理器模塊檢測裝置,其特征在于: 所述處理器模塊包括處理器,電連接該處理器的閃存存儲器、隨機存取存儲器、時鐘芯片和用于實現(xiàn)特定功能的外圍器件;所述處理器、閃存存儲器、隨機存取存儲器、時鐘芯片和外圍器件都安裝在一印刷電路板上。
10.一種處理器模塊檢測系統(tǒng),其特征在于: 包括至少一處理器模塊檢測裝置和直流電源; 處理器模塊檢測裝置包括用于電連接處理器模塊各端口的處理器模塊端子單元,用于檢測處理器模塊串口的、電連接處理器模塊端子單元的串口檢測單元,用于檢測處理器模塊的網(wǎng)絡接口和通用串行總線接口的、電連接處理器模塊端子單元的至少一外圍接口檢測單元,用于檢測處理器模塊數(shù)據(jù)總線和地址總線的、電連接處理器模塊端子單元的靜態(tài)隨機存取存儲器,用于檢測處理器模塊各輸入/輸出端口的、電連接處理器模塊端子單元的輸入/輸出端口檢測單元,用于顯示檢測狀態(tài)的、電連接處理器模塊端子單元的狀態(tài)指示單元;所述狀態(tài)指示單元包括至少一個狀態(tài)指示燈; 所述處理器模塊檢測裝置各自的電源輸入端口并聯(lián)電連接所述直流電源。
【文檔編號】G06F11/22GK204117136SQ201420477224
【公開日】2015年1月21日 申請日期:2014年8月23日 優(yōu)先權(quán)日:2014年8月23日
【發(fā)明者】廖令 申請人:航天科工深圳(集團)有限公司