專(zhuān)利名稱(chēng):一種帶有溫度補(bǔ)償和基準(zhǔn)電壓電路的欠壓鎖定電路的制作方法
技術(shù)領(lǐng)域:
本實(shí)用新型涉及欠壓鎖定電路,尤其涉及到帶有溫度補(bǔ)償和基準(zhǔn)電壓電路的欠壓鎖定電路。
背景技術(shù):
為了提高系統(tǒng)的可靠性和穩(wěn)定性,芯片內(nèi)部常集成欠壓鎖定電路。欠壓鎖定電路的實(shí)質(zhì)就是通過(guò)比較ー個(gè)基準(zhǔn)電壓和電源的采樣電壓,輸出一個(gè)控制信號(hào)去控制芯片是否正常工作。傳統(tǒng)的欠壓鎖定電路翻轉(zhuǎn)閾值會(huì)隨著溫度的變化而變化,從而 造成系統(tǒng)不穩(wěn)定;同時(shí)傳統(tǒng)的欠壓鎖定電路沒(méi)有滯回功能,這樣會(huì)導(dǎo)致系統(tǒng)反復(fù)開(kāi)關(guān)現(xiàn)象。
發(fā)明內(nèi)容本實(shí)用新型g在解決現(xiàn)有技術(shù)的不足,提供ー種穩(wěn)定性很高的帶有溫度補(bǔ)償和基準(zhǔn)電壓電路的欠壓鎖定電路。帶有溫度補(bǔ)償和基準(zhǔn)電壓電路的欠壓鎖定電路,包括電壓采樣電路、溫度補(bǔ)償和基準(zhǔn)電壓電路、電壓比較電路、遲滯反饋電路和輸出整形驅(qū)動(dòng)電路所述電壓采樣電路是對(duì)所加的電壓進(jìn)行采樣;所述溫度補(bǔ)償和基準(zhǔn)電壓電路是產(chǎn)生具有溫度補(bǔ)償特性的基準(zhǔn)電壓;所述電壓比較電路是對(duì)所述采樣的電壓與所述溫度補(bǔ)償和基準(zhǔn)電壓電路產(chǎn)生的具有溫度補(bǔ)償?shù)幕鶞?zhǔn)電壓進(jìn)行比較;所述遲滯反饋電路是對(duì)電壓比較電路輸出的電壓信號(hào)進(jìn)行遲滯反饋,產(chǎn)生電壓遲滯回差特性;所述輸出整形驅(qū)動(dòng)電路是把電壓比較電路輸出的電壓信號(hào)整形出適合芯片處理的信號(hào),同時(shí)增加驅(qū)動(dòng)能力。所述電壓采樣電路包括第一電阻、第二電阻和第三電阻,這三個(gè)電阻串聯(lián)形成分壓結(jié)構(gòu)所述第一電阻的一端接電源,另一端接所述第二電阻的一端;所述第二電阻的一端接所述第一電阻一端,另一端接所述第三電阻的一端;所述第三電阻的一端接所述第二電阻一端,另一端接地。所述溫度補(bǔ)償和基準(zhǔn)電壓電路包括啟動(dòng)電路、第一偏置電流、第四電阻、第五電阻、第六電阻、第七電阻、第八電阻、第一 NPN管、第二 NPN管所述啟動(dòng)電路是提供給所述溫度補(bǔ)償和基準(zhǔn)電壓電路電流進(jìn)行啟動(dòng);所述第一偏置電流是提供給所述溫度補(bǔ)償和基準(zhǔn)電壓電路提供電流;所述第一偏置電流的一端接電源,另一端接第四電阻的一端;所述第四電阻的一端接所述第一偏置電流,另一端接所述第五電阻和所述第六電阻的一端;所述第五電阻的一端接所述第四電阻的一端和所述第六電阻的一端,另一端接所述第七電阻的一端和所述第一 NPN管的基極;所述第六電阻的一端接所述第四電阻的一端和所述第五電阻的一端,另一端接所述第二 NPN管的集電極;所述第七電阻的一端接所述第五電阻的一端和所述第一 NPN管的基極,另一端接所述第一 NPN管的集電極和所 述第二 NPN管的基極;所述第八電阻的一端接所述第二 NPN管的發(fā)射扱,另一端接地;所述第一 NPN管的基極接所述第五電阻的 一端和所述第七電阻的一端,集電極接所述第七電阻的一端和所述第二 NPN管的基板,發(fā)射極接地;所述第二 NPN管的基極接所述第七電阻的一端和所述第一 NPN管的集電極,集電極接所述第六電阻的一端,發(fā)射極接所述第八電阻的一端。所述電壓比較電路的正端接所述第二電阻的一端和所述第三電阻的一端,負(fù)端接所述第四電阻的一端、所述第五電阻的一端和所述第六電阻的一端,輸出端接所述遲滯反饋電路的輸入端和所述輸出整形驅(qū)動(dòng)電路的輸入端。所述遲滯反饋電路包括第一反相器、第二反相器和第一 PMOS管所述第一反相器的輸入端接所述電壓比較電路的輸出端和所述輸出整形驅(qū)動(dòng)電路的輸入端,輸出端接所述第二反相器的輸入端;所述第二反相器的輸入端所述第一反相器的輸出端,輸出端接所述第一 PMOS管的柵極;所述第一 PMOS管的柵極接所述第二反相器的輸出端,源極接電源和所述第一電阻的一端,漏極接所述第一電阻的另一端。所述輸出整形驅(qū)動(dòng)電路由遲滯反相器組成,輸入端接所述電壓比較電路的輸出端和所述遲滯反饋電路的輸入端,輸出端接芯片內(nèi)部所控制的電路。帶有溫度補(bǔ)償和基準(zhǔn)電壓電路的欠壓鎖定電路的方法,包括如下步驟(I)上電后啟動(dòng)電路工作,提供給溫度補(bǔ)償和基準(zhǔn)電壓電路電流,使溫度補(bǔ)償和基準(zhǔn)電壓電路開(kāi)始工作,產(chǎn)生具有有溫度補(bǔ)償特性的基準(zhǔn)電壓;(2)電壓采樣電路對(duì)所加的電壓進(jìn)行采樣;(3)電壓比較電路對(duì)步驟(2)采樣的電壓與步驟(I)產(chǎn)生的基準(zhǔn)電壓進(jìn)行比較;(4)遲滯反饋電路對(duì)步驟(3)比較產(chǎn)生的電壓遲滯反饋,產(chǎn)生電壓遲滯回差特性;(5)輸出整形驅(qū)動(dòng)電路對(duì)步驟(4)輸出的電壓信號(hào)整形出適合芯片處理的信號(hào),同時(shí)增加驅(qū)動(dòng)能力;(6)重復(fù)步驟(1)-(5)。所述步驟(I)實(shí)現(xiàn)的方法為上電后,啟動(dòng)電路開(kāi)始工作,啟動(dòng)電路產(chǎn)生電流,提供給溫度補(bǔ)償和基準(zhǔn)電壓電路電流,使溫度補(bǔ)償和基準(zhǔn)電壓電路開(kāi)始工作,利用第一 NPN管和第二 NPN管之間的VBE差值,這個(gè)差值降在第八電阻上產(chǎn)生電流,這個(gè)電流在第六電阻上產(chǎn)生電壓、再加上第八電阻上的電壓和第二 NPN管的VCE等于具有有溫度補(bǔ)償特性的基準(zhǔn)電壓。所述步驟(2)實(shí)現(xiàn)的方法為通過(guò)第一電阻、第二電阻和第三電阻的分壓,采樣出所需要的電壓;采樣的電壓隨著電源電壓的升高而升高,降低而降低;采樣的電壓按電源電壓的同一比例變化。[0040]所述步驟(3)實(shí)現(xiàn)的方法為電壓比較電路對(duì)步驟(2)采樣的電壓與步驟⑴產(chǎn)生的基準(zhǔn)電壓進(jìn)行比較;當(dāng)步驟(2)采樣的電壓高于步驟(I)產(chǎn)生的基準(zhǔn)電壓吋,電壓比較電路輸出端為高電平,此時(shí)第一 PMOS管的柵極電壓為高電平,第一 PMOS管不導(dǎo)通,遲滯反饋電路不會(huì)起作用;當(dāng)步驟⑵采樣的電壓低于步驟⑴產(chǎn)生的基準(zhǔn)電壓吋,電壓比較電路輸出端為低電平,此時(shí)第一 PMOS管的柵極電壓為低電平,第一 PMOS管導(dǎo)通,遲滯反饋電路會(huì)起作用;這時(shí)產(chǎn)生遲滯回差特性。所述步驟(4)實(shí)現(xiàn)的方法為遲滯反饋電路對(duì)步驟(3)比較產(chǎn)生的電壓遲滯反饋,產(chǎn)生電壓遲滯回差特性;當(dāng)電壓比較電路輸出端為高電平,遲滯反饋電路不會(huì)起作用;電壓比較電路輸出端為低電平,遲滯反饋電路會(huì)起作用。所述步驟(5)實(shí)現(xiàn)的方法為輸出整形驅(qū)動(dòng)電路對(duì)步驟(4)輸出的 電壓信號(hào)整形出適合芯片處理的信號(hào),同時(shí)增加驅(qū)動(dòng)能力。利用本實(shí)用新型提供的欠壓鎖定電路能更好地提高系統(tǒng)的可靠性和穩(wěn)定性。
圖I為本實(shí)用新型的帶有溫度補(bǔ)償和基準(zhǔn)電壓電路的欠壓鎖定電路的結(jié)構(gòu)圖。圖2為本實(shí)用新型的帶有溫度補(bǔ)償和基準(zhǔn)電壓電路的欠壓鎖定電路的電路圖。圖3為溫度補(bǔ)償和基準(zhǔn)電壓電路輸出的基準(zhǔn)電壓隨溫度的變化圖。圖4為本實(shí)用新型的欠壓鎖定電路電壓遲滯變化圖。
具體實(shí)施方式
以下結(jié)合附圖對(duì)本實(shí)用新型內(nèi)容進(jìn)ー步說(shuō)明。帶溫度補(bǔ)償和基準(zhǔn)電壓電路的欠壓鎖定電路,如圖I、圖2所示,包括電壓采樣電路11、溫度補(bǔ)償和基準(zhǔn)電壓電路14、電壓比較電路12、遲滯反饋電路13和輸出整形驅(qū)動(dòng)電路15 所述電壓采樣電路11是對(duì)所加的電壓進(jìn)行采樣;所述溫度補(bǔ)償和基準(zhǔn)電壓電路14是產(chǎn)生具有溫度補(bǔ)償特性的基準(zhǔn)電壓24 ;所述電壓比較電路12是對(duì)所述采樣的電壓22與所述溫度補(bǔ)償和基準(zhǔn)電壓電路14產(chǎn)生的具有溫度補(bǔ)償?shù)幕鶞?zhǔn)電壓24進(jìn)行比較;所述遲滯反饋電路13是對(duì)電壓比較電路12輸出的電壓信號(hào)23進(jìn)行遲滯反饋,產(chǎn)生電壓遲滯特性21 ;所述輸出整形驅(qū)動(dòng)電路15是把電壓比較電路12輸出的電壓信號(hào)23整形出適合芯片處理的信號(hào)25,同時(shí)增加驅(qū)動(dòng)能力。所述電壓采樣電路11包括第一電阻R51、第二電阻R52和第三電阻R53,這三個(gè)電阻串聯(lián)形成分壓結(jié)構(gòu)所述第一電阻R51的一端接電源VCC,另一端接所述第二電阻R52的一端;所述第二電阻R52的一端接所述第一電阻R51 —端,另一端接所述第三電阻R53的一端;所述第三電阻R53的一端接所述第二電阻R52 —端,另一端接地。所述溫度補(bǔ)償和基準(zhǔn)電壓電路14包括啟動(dòng)電路37、第一偏置電流36、第四電阻R25、第五電阻R23、第六電阻R24、第七電阻R22、第八電阻R21、第一 NPN管Q1、第二 NPN管Q2 所述啟動(dòng)電路37是提供給所述溫度補(bǔ)償和基準(zhǔn)電壓電路14電流進(jìn)行啟動(dòng);所述第一偏置電流36是提供給所述溫度補(bǔ)償和基準(zhǔn)電壓電路14提供電流;所述第一偏置電流36的一端接電源VCC,另一端接第四電阻R25的一端;所述第四電阻R25的一端接所述第一偏置電流36,另一端接所述第五電阻R23和所述第六電阻R24的一端;所述第五電阻R23的一端接所述第四電阻R25的一端和所述第六電阻R 24的一端,另一端接所述第七電阻R22的一端和所述第一 NPN管Ql的基極;所述第六電阻R24的一端24接所述第四電阻R25的一端和所述第五電阻R23的
一端,另一端接所述第二 NPN管Q2的集電極;所述第七電阻R22的一端接所述第五電阻R23的一端和所述第一 NPN管Ql的基扱,另一端接所述第一 NPN管Ql的集電極和所述第二 NPN管Q2的基極;所述第八電阻R21的一端接所述第二 NPN管Q2的發(fā)射扱,另一端接地;所述第一 NPN管Ql的基極接所述第五電阻R23的一端和所述第七電阻R22的一端,集電極接所述第七電阻R22的一端和所述第二 NPN管Q2的基板,發(fā)射極接地;所述第二 NPN管Q2的基極接所述第七電阻R22的一端和所述第一 NPN管Ql的集電極,集電極接所述第六電阻R24的一端,發(fā)射極接所述第八電阻R21的一端。所述電壓比較電路12的正端接所述第二電阻R52的一端和所述第三電阻R53的一端,負(fù)端接所述第四電阻R25的一端、所述第五電阻R23的一端和所述第六電阻R24的一端,輸出端23接所述遲滯反饋電路13的輸入端和所述輸出整形驅(qū)動(dòng)電路15的輸入端。所述遲滯反饋電路13包括第一反相器33、第二反相器34和第一 PMOS管35 所述第一反相器33的輸入端23接所述電壓比較電路12的輸出端和所述輸出整形驅(qū)動(dòng)電路15的輸入端,輸出端接所述第二反相器34的輸入端;所述第二反相器34的輸入端所述第一反相器33的輸出端,輸出端接所述第一PMOS管35的柵極;所述第一 PMOS管35的柵極接所述第二反相器34的輸出端,源極接電源VCC和所述第一電阻R51的一端,漏極接所述第一電阻R51的另一端。所述輸出整形驅(qū)動(dòng)電路15由遲滯反相器32組成,輸入端接所述電壓比較電路12的輸出端23和所述遲滯反饋電路13的輸入端,輸出端25接芯片內(nèi)部所控制的電路。圖3為溫度補(bǔ)償和基準(zhǔn)電壓電路輸出的基準(zhǔn)電壓隨溫度的變化圖。圖4為本實(shí)用新型的欠壓鎖定電路電壓遲滯回差變化圖。本實(shí)用新型公開(kāi)了ー種帶有溫度補(bǔ)償和基準(zhǔn)電壓電路的欠壓鎖定電路,并且參照附圖描述了本實(shí)用新型的具體實(shí)施方式
和效果。應(yīng)該理解到的是上述實(shí)施例只是對(duì)本實(shí)用新型的說(shuō)明,而不是對(duì)本實(shí)用新型的限制,任何不超出本實(shí)用新型實(shí)質(zhì)精神范圍內(nèi)的實(shí)用新型創(chuàng)造,均落入本實(shí)用新型保護(hù)范圍之內(nèi)。
權(quán)利要求1.帶有溫度補(bǔ)償和基準(zhǔn)電壓電路的欠壓鎖定電路,其特征在于包括電壓采樣電路、溫度補(bǔ)償和基準(zhǔn)電壓電路、電壓比較電路、遲滯反饋電路和輸出整形驅(qū)動(dòng)電路 所述電壓采樣電路是對(duì)所加的電壓進(jìn)行采樣; 所述溫度補(bǔ)償和基準(zhǔn)電壓電路是產(chǎn)生具有溫度補(bǔ)償特性的基準(zhǔn)電壓; 所述電壓比較電路是對(duì)所述采樣的電壓與所述溫度補(bǔ)償和基準(zhǔn)電壓電路產(chǎn)生的具有溫度補(bǔ)償?shù)幕鶞?zhǔn)電壓進(jìn)行比較; 所述遲滯反饋電路是對(duì)電壓比較電路輸出的電壓信號(hào)進(jìn)行遲滯反饋,產(chǎn)生電壓遲滯回差特性; 所述輸出整形驅(qū)動(dòng)電路是把電壓比較電路輸出的電壓信號(hào)整形出適合芯片處理的信號(hào),同時(shí)增加驅(qū)動(dòng)能力。
2.如權(quán)利要求I所述帶有溫度補(bǔ)償和基準(zhǔn)電壓電路的欠壓鎖定電路,其特征在于所述電壓采樣電路包括第一電阻、第二電阻和第三電阻,這三個(gè)電阻串聯(lián)形成分壓結(jié)構(gòu) 所述第一電阻的一端接電源,另一端接所述第二電阻的一端; 所述第二電阻的一端接所述第一電阻一端,另一端接所述第三電阻的一端; 所述第三電阻的一端接所述第二電阻一端,另一端接地。
3.如權(quán)利要求I所述帶有溫度補(bǔ)償和基準(zhǔn)電壓電路的欠壓鎖定電路,其特征在于所述溫度補(bǔ)償和基準(zhǔn)電壓電路包括啟動(dòng)電路、第一偏置電流、第四電阻、第五電阻、第六電阻、第七電阻、第八電阻、第一 NPN管、第二 NPN管 所述啟動(dòng)電路是提供給所述溫度補(bǔ)償和基準(zhǔn)電壓電路電流進(jìn)行啟動(dòng); 所述第一偏置電流是提供給所述溫度補(bǔ)償和基準(zhǔn)電壓電路提供電流; 所述第一偏置電流的一端接電源,另一端接第四電阻的一端; 所述第四電阻的一端接所述第一偏置電流,另一端接所述第五電阻和所述第六電阻的一端; 所述第五電阻的一端接所述第四電阻的一端和所述第六電阻的一端,另一端接所述第七電阻的一端和所述第一 NPN管的基極; 所述第六電阻的一端接所述第四電阻的一端和所述第五電阻的一端,另一端接所述第二 NPN管的集電極; 所述第七電阻的一端接所述第五電阻的一端和所述第一 NPN管的基極,另一端接所述第一 NPN管的集電極和所述第二 NPN管的基極; 所述第八電阻的一端接所述第二 NPN管的發(fā)射極,另一端接地; 所述第一 NPN管的基極接所述第五電阻的一端和所述第七電阻的一端,集電極接所述第七電阻的一端和所述第二 NPN管的基極,發(fā)射極接地; 所述第二 NPN管的基極接所述第七電阻的一端和所述第一 NPN管的集電極,集電極接所述第六電阻的一端,發(fā)射極接所述第八電阻的一端。
4.如權(quán)利要求I所述帶有溫度補(bǔ)償和基準(zhǔn)電壓電路的欠壓鎖定電路,其特征在于所述電壓比較電路的正端接所述第二電阻的一端和所述第三電阻的一端,負(fù)端接所述第四電阻的一端、所述第五電阻的一端和所述第六電阻的一端,輸出端接所述遲滯反饋電路的輸入端和所述輸出整形驅(qū)動(dòng)電路的輸入端。
5.如權(quán)利要求I所述帶有溫度補(bǔ)償和基準(zhǔn)電壓電路的欠壓鎖定電路,其特征在于所述遲滯反饋電路包括第一反相器、第二反相器和第一 PMOS管 所述第一反相器的輸入端接所述電壓比較電路的輸出端和所述輸出整形驅(qū)動(dòng)電路的輸入端,輸出端接所述第二反相器的輸入端; 所述第二反相器的輸入端所述第一反相器的輸出端,輸出端接所述第一 PMOS管的柵極;所述第一 PMOS管的柵極接所述第二反相器的輸出端,源極接電源和所述第一電阻的一端,漏極接所述第一電阻的另一端。
6.如權(quán)利要求I所述帶有溫度補(bǔ)償和基準(zhǔn)電壓電路的欠壓鎖定電路,其特征在于所述輸出整形驅(qū)動(dòng)電路由遲滯反相器組成,輸入端接所述電壓比較電路的輸出端和所述遲滯反饋電路的輸入端,輸出端接芯片內(nèi)部所控制的電路。
專(zhuān)利摘要本實(shí)用新型公開(kāi)了一種帶有溫度補(bǔ)償和基準(zhǔn)電壓電路的欠壓鎖定電路。帶有溫度補(bǔ)償和基準(zhǔn)電壓電路的欠壓鎖定電路包括電壓采樣電路、溫度補(bǔ)償和基準(zhǔn)電壓電路、電壓比較電路、遲滯反饋電路和輸出整形驅(qū)動(dòng)電路所述電壓采樣電路是對(duì)所加的電壓進(jìn)行采樣;所述溫度補(bǔ)償和基準(zhǔn)電壓電路是產(chǎn)生具有溫度補(bǔ)償特性的基準(zhǔn)電壓;所述電壓比較電路是對(duì)所述采樣的電壓與所述溫度補(bǔ)償和基準(zhǔn)電壓電路產(chǎn)生的具有溫度補(bǔ)償?shù)幕鶞?zhǔn)電壓進(jìn)行比較;所述遲滯反饋電路是對(duì)電壓比較電路輸出的電壓信號(hào)進(jìn)行遲滯反饋,產(chǎn)生電壓遲滯特性;所述輸出整形驅(qū)動(dòng)電路是把電壓比較電路輸出的電壓信號(hào)整形出適合芯片處理的信號(hào),同時(shí)增加驅(qū)動(dòng)能力。利用本實(shí)用新型可以更好地提高系統(tǒng)的穩(wěn)定性。
文檔編號(hào)G05F1/567GK202443265SQ201220006888
公開(kāi)日2012年9月19日 申請(qǐng)日期2012年1月4日 優(yōu)先權(quán)日2012年1月4日
發(fā)明者孟慶生, 王文建 申請(qǐng)人:浙江商業(yè)職業(yè)技術(shù)學(xué)院