專利名稱:輸出控制電路、轉(zhuǎn)換電路、雙向信號接口及電子設(shè)備的制作方法
技術(shù)領(lǐng)域:
本實(shí)用新型涉及信號接口技術(shù),尤其涉及一種輸出控制電路及其應(yīng)用設(shè)備。
背景技術(shù):
雙向信號(bidirectional signal)接口,能夠在兩個或多個電路之間通信時產(chǎn)生具有不同電壓電平的邏輯信號。例如,處理器產(chǎn)生O伏(V)的邏輯O電平(低電平)和I. 8V的邏輯I電平(高電平);存儲器產(chǎn)生OV的邏輯O電平和2. 7V的邏輯I電平;因?yàn)閮蓚€器件的邏輯I電平不同,所以,一般不能將處理器的信號(例如數(shù)據(jù)地址)節(jié)點(diǎn)直接地連接至存儲器的對應(yīng)信號節(jié)點(diǎn)。這時,就需要將雙向信號接口布置在處理器和存儲器之間,所述雙向信號接口能將來自處理器的邏輯I電平升壓轉(zhuǎn)換為存儲器的邏輯I電平,并將來自存儲器的邏輯I電平降壓轉(zhuǎn)換為處理器的邏輯I電平。但是,已有的雙向信號接口由于沒有禁 用輸出端邊沿檢測器電路,會造成輸入端的高強(qiáng)度驅(qū)動器打開驅(qū)動輸入端,有可能和輸入端外部信號源發(fā)生沖突(如果此時輸入端外部信號源改變信號狀態(tài)),導(dǎo)致消耗大電流;或者,必須等待輸入端的高強(qiáng)度驅(qū)動器去使能后,即結(jié)束輸出之后,輸入端外部信號源才能改變信號狀態(tài),因此,存在傳輸速度慢、在無信號轉(zhuǎn)換狀態(tài)時能量消耗過多等問題。為解決上述問題,目前提出有一種具有復(fù)用能力的雙向信號接口,通過驅(qū)動信號控制雙向信號接口輸入/輸出的電壓轉(zhuǎn)換,能夠提高數(shù)據(jù)的傳輸速率,減少無信號轉(zhuǎn)換狀態(tài)時能量的消耗。
實(shí)用新型內(nèi)容為更好地解決傳輸速率的問題,本實(shí)用新型的主要目的在于提供一種輸出控制電路及其應(yīng)用設(shè)備。為達(dá)到上述目的,本實(shí)用新型的技術(shù)方案是這樣實(shí)現(xiàn)的本實(shí)用新型提供的一種輸出控制電路,該輸出控制電路包括當(dāng)檢測的輸出電壓達(dá)到設(shè)置的輸出電壓閾值時輸出去使能信號的信號反饋電路;以及接收到信號反饋電路的去使能信號后停止轉(zhuǎn)換電路工作的使能控制電路。本實(shí)用新型提供的一種轉(zhuǎn)換電路,該轉(zhuǎn)換電路包括輸入緩沖器、高強(qiáng)度驅(qū)動緩沖器、以及輸出控制電路;所述輸出控制電路包括在檢測到輸入信號時觸發(fā)信號反饋電路和使能控制電路的邊緣檢測器;當(dāng)檢測的輸出電壓達(dá)到設(shè)置的輸出電壓閾值時輸出去使能信號的信號反饋電路;以及接收到信號反饋電路的去使能信號后停止轉(zhuǎn)換電路工作的使能控制電路;所述輸入緩沖器為向所述輸出控制電路提供輸入信號的輸入緩沖器;所述高強(qiáng)度驅(qū)動緩沖器為被所述輸出控制電路控制的輸出信號的高強(qiáng)度驅(qū)動緩沖器。本實(shí)用新型提供的一種雙向信號接口,所述雙向信號接口包括兩組以上輸出控制電路;所述輸出控制電路包括[0014]當(dāng)檢測的輸出電壓達(dá)到設(shè)置的雙向信號接口轉(zhuǎn)換電路的輸出電壓閾值時輸出去使能信號的信號反饋電路;以及接收到信號反饋電路的去使能信號后停止轉(zhuǎn)換電路工作的使能控制電路。本實(shí)用新型提供的一種電子設(shè)備,所述電子設(shè)備包括雙向信號接口,所述雙向信號接口包括兩組以上輸出控制電路;所述輸出控制電路包括當(dāng)檢測的輸出電壓達(dá)到設(shè)置的雙向信號接口轉(zhuǎn)換電路的輸出電壓閾值時輸出去使能信號的信號反饋電路;以及接收到信號反饋電路的去使能信號后停止轉(zhuǎn)換電路工作的使能控制電路。本實(shí)用新型提供了一種輸出控制電路及其應(yīng)用設(shè)備,設(shè)置輸出電壓閾值;在轉(zhuǎn)換電路工作時,檢測輸出電壓,并將輸出電壓值與設(shè)置的輸出電壓閾值進(jìn)行比較,根據(jù)比較結(jié)果控制輸出對轉(zhuǎn)換電路的使能信號或去使能信號;如此,能夠根據(jù)輸出端的電容負(fù)載大小,實(shí)現(xiàn)對雙向信號 接口輸出電壓的控制,使轉(zhuǎn)換后輸出電壓達(dá)到期望值,從而提高數(shù)據(jù)的傳輸速率,滿足用戶的需求。
圖I為現(xiàn)有技術(shù)中雙向信號接口的結(jié)構(gòu)示意圖;圖2為本實(shí)用新型輸出控制電路的結(jié)構(gòu)示意圖;圖3為本實(shí)用新型中邊緣檢測器的連接示意圖;圖4為本實(shí)用新型中信號反饋電路的示意圖;圖5為本實(shí)用新型中施密特輸入緩沖器內(nèi)部邏輯電路示意圖;圖6為本實(shí)用新型中高電壓信號反饋電路內(nèi)部結(jié)構(gòu)示意圖;圖7為本實(shí)用新型中低電壓信號反饋電路內(nèi)部結(jié)構(gòu)示意圖;圖8為本實(shí)用新型中使能控制電路的示意圖;圖9為本實(shí)用新型的第一種實(shí)現(xiàn)輸出控制方法的流程示意圖;圖10為本實(shí)用新型的第二種實(shí)現(xiàn)輸出控制方法的流程示意圖;圖11為本實(shí)用新型的第三種實(shí)現(xiàn)輸出控制方法的流程示意圖;圖12為本實(shí)用新型的第四種實(shí)現(xiàn)輸出控制方法的流程示意圖;圖13A為采用現(xiàn)有的技術(shù)方案的仿真結(jié)果示意圖;圖13B為采用本實(shí)用新型的技術(shù)方案的仿真結(jié)果示意圖。
具體實(shí)施方式
專利號為US7786759B2的美國專利提出的一種雙向信號接口,如圖I所示,A和B為雙向信號接口的兩個輸入/輸出節(jié)點(diǎn),A的邏輯I電平等于A的邏輯O電平等于V。,B的邏輯I電平等于Vb,B的邏輯O電平等于V。,其中Va小于Vb ;在需要將A的邏輯I電平轉(zhuǎn)換為B的邏輯I電平時,A的輸入信號經(jīng)過升壓轉(zhuǎn)換器126的輸入緩沖器130,在節(jié)點(diǎn)148上將A的輸入信號切換為對應(yīng)的信號A 在節(jié)點(diǎn)150上將A的輸入信號切換為對應(yīng)的信號Α 換,Α緩沖等于A的邏輯I電平,A切換等于B的邏輯I電平;Α邊緣檢測器136接收到A緩沖后,向方向檢測器和高強(qiáng)度驅(qū)動路徑使能電路(DDHSDPE) 138發(fā)送A親信號,DDHSDPE 138向高驅(qū)動強(qiáng)度緩沖器152發(fā)送高驅(qū)動強(qiáng)度使能信號HDSa,高驅(qū)動強(qiáng)度緩沖器152在HDSa的持續(xù)時間內(nèi),以相對高的驅(qū)動強(qiáng)度將Awift切換成B的邏輯I電平,驅(qū)動至節(jié)點(diǎn)124 ;這樣,就可以將A的邏輯I電平轉(zhuǎn)換為B的邏輯I電平。反之,在需要將B的邏輯I電平轉(zhuǎn)換為A的邏輯I電平時,B的輸入信號經(jīng)過降壓轉(zhuǎn)換器128的輸入緩沖器140,在節(jié)點(diǎn)158上將B的輸入信號切換為對應(yīng)的信號Ββ ψ,在節(jié)點(diǎn)160上將B的輸入信號切換為對應(yīng)的信號等于B的邏輯I電平,Bwift等于A的邏輯I電平;Β邊緣檢測器146接收到后,向DDHSDPE 138發(fā)送信號,DDHSDPE 138向高驅(qū)動強(qiáng)度緩沖器162發(fā)送高驅(qū)動強(qiáng)度使能信號HDSb,高驅(qū)動強(qiáng)度緩沖器162在HDSb的持續(xù)時間內(nèi),以相對高的驅(qū)動強(qiáng)度將Bwift切換成A的邏輯I電平,驅(qū)動至節(jié)點(diǎn)122 ;這樣,就可以將B的邏輯I電平轉(zhuǎn)換為A的邏輯I電平?;谏鲜鰧@?,本實(shí)用新型的基本思想是設(shè)置輸出電壓閾值;在轉(zhuǎn)換電路工作時,檢測輸出電壓,并將輸出電壓值與設(shè)置的輸出電壓閾值進(jìn)行比較,當(dāng)輸出電壓達(dá)到設(shè)置的輸出電壓閾值時,輸出去使能信號,停止轉(zhuǎn)換電路工作。下面通過附圖及具體實(shí)施例對本實(shí)用新型做進(jìn)一步的詳細(xì)說明。 本實(shí)用新型實(shí)現(xiàn)一種輸出控制電路,如圖2所示,該輸出控制電路包括信號反饋電路22、使能控制電路23 ;其中,信號反饋電路22,用于檢測輸出電壓,并比較輸出電壓值與設(shè)置的輸出電壓閾值,當(dāng)輸出電壓達(dá)到設(shè)置的輸出電壓閾值時,向使能控制電路23輸出去使能信號;其中,所述輸出控制電路應(yīng)用于雙向信號接口時,所設(shè)置的輸出電壓閾值為雙向信號接口轉(zhuǎn)換電路的輸出電壓閾值;使能控制電路23,用于在接收到信號反饋電路22的去使能信號后,停止轉(zhuǎn)換電路工作。該輸出控制電路還包括邊緣檢測器21,用于在檢測到輸入信號時,觸發(fā)信號反饋電路22和使能控制電路23 ;所述邊緣檢測器21,如圖3所示,輸入信號in接入輸入引腳A,輸入信號反inb接入輸入反引腳Ab,單向工作信號edoe接入使能引腳0E,輸入正常信號oe接入輸入正常引腳ingood,輸入電源節(jié)點(diǎn)pwri接入輸入電源引腳pwrpin,公共接地節(jié)點(diǎn)pwrn接入公共接地引腳pwrn,輸出電源引腳pwrpout連接輸出電源節(jié)點(diǎn)pwro,在輸入信號in、輸入信號反inb、輸入正常信號oe、單向工作信號edoe、輸入電源節(jié)點(diǎn)pwri、公共電源節(jié)點(diǎn)pwrn均符合工作要求時,通過引腳E發(fā)送輸入使能信號(EDI),引腳ED發(fā)送輸出使能信號(EDO)。所述信號反饋電路22,如圖4所示,具體包括閾值檢測電路221和去使能信號產(chǎn)生電路222 ;其中,閾值檢測電路221,用于檢測輸出電壓,并比較輸出電壓值與設(shè)置的輸出電壓閾值,當(dāng)輸出電壓達(dá)到輸出電壓閾值時,向去使能信號產(chǎn)生電路發(fā)送觸發(fā)信號;如圖4所示,可以由施密特輸入緩沖器(Schmitt Input buffer)作為閾值檢測電路221,所述施密特輸入緩沖器的輸入引腳(in)連接輸出端(out),輸出引腳(outl)與輸出反向引腳(outlb)連接去使能信號產(chǎn)生電路222,輸出電源節(jié)點(diǎn)為pwro,公共接地節(jié)點(diǎn)為pwrn ;所述施密特輸入緩沖器設(shè)定高電壓閾值為ViH和/或低電壓閾值為ViL,當(dāng)輸出端的輸出電壓達(dá)到ViH時,outl輸出高電平,outlb輸出低電平;或者,當(dāng)輸出端的輸出電壓達(dá)到ViL時,outl輸出低電平,outlb輸出高電平。所述施密特輸入緩沖器內(nèi)部邏輯電路如圖5所示,輸出電源節(jié)點(diǎn)為pwro,公共接地節(jié)點(diǎn)為pwrn,當(dāng)輸出端的輸出電壓達(dá)到ViH時,即達(dá)到設(shè)置的高電壓閾值時,in處為高電平;此時,P溝道金屬氧化物半導(dǎo)體場效應(yīng)管(PMOS)Ml7、PMOS M18、PM0S M20、PM0S M22、N溝道金屬氧化物半導(dǎo)體場效應(yīng)管(NMOS) M25、NMOS M27均截止;PM0S M19、PM0S M2 K NMOSM23、NM0S M24、NM0S M26、NM0S M28均導(dǎo)通,使outl輸出高電平,outlb輸出低電平。當(dāng)輸出端的輸出電壓達(dá)到ViL時,SP :達(dá)到設(shè)置的低電壓閾值時,in處為低電平;此時,PMOS M17、PMOS M18、PMOS M20、PMOS M22、NMOS 25、NMOS M27 均導(dǎo)通;PM0S M19、PMOS M21、NMOS M23、NM0S M24、NM0SM26、NMOS M28 均截止,使 outl 輸出低電平,outlb 輸出高電平。去使能信號產(chǎn)生電路222,用于接收到閾值檢測電路221的觸發(fā)信號后,向使能控制電路23輸出去使能信號;
如圖4所示,去使能信號產(chǎn)生電路222由異或結(jié)構(gòu)的邏輯控制電路控制去使能信號的產(chǎn)生,S卩當(dāng)outl為高電平,outlb為低電平時,通過NMOS M5.NM0S M6導(dǎo)通置低PMOSMlO的柵極電壓,使PMOS MlO導(dǎo)通置高節(jié)點(diǎn)latch_p的電壓,被置高的節(jié)點(diǎn)latch_p的電壓為去使能信號,發(fā)送到使能控制電路23 ;當(dāng)outl為低電平,outlb為高電平時,通過NMOSM7、NMOS M8導(dǎo)通置低PMOS MlO的柵極電壓,使PMOS MlO導(dǎo)通置高節(jié)點(diǎn)latch_p的電壓,被置高的節(jié)點(diǎn)latch_p的電壓為去使能信號,發(fā)送到使能控制電路23 ;這里,PMOS M4.NM0SM6的柵極連接輸出端輸入信號(ino),其電平與outl—致,PMOS M2,NMOS M8的柵極連接輸出端輸入反信號(inbo),其電平與outlb —致,PMOS M9的柵極電壓為ED0,在工作時,EDO為高電平,使PMOS M9截止。所述去使能信號產(chǎn)生電路222中各個器件的連接關(guān)系為PM0S Ml與MMOS M5的柵極與閾值檢測電路221的outl連接,PMOS M3及NMOS M7的柵極與閾值檢測電路221的outlb連接,PMOS Ml的源極與PMOS M2的漏極相連接,PMOS Ml的漏極與PMOS M3、以及NMOSM5的漏極相連接,PM0SM2的柵極連接inbo,PM0S M2的源極接輸出電源節(jié)點(diǎn)pwro,PM0S M3的源極與PMOS M4的漏極相連接,PMOS M3的漏極與NMOS M7的漏極相連接,PMOS M4的柵極連接ino,PMOS M4的源極接輸出電源節(jié)點(diǎn)pwro,NMOS M5的源極與NMOS M6的漏極相連接,NMOS M6的柵極與ino相連接,NMOS M6的源極連接公共接地節(jié)點(diǎn)pwrn,NMOS M7的源極與NMOS M8的漏極相連接,NMOS M8的柵極與inbo相連接,NMOS M8的源極連接公共接地節(jié)點(diǎn)pwrn,PMOS M9的柵極連接EDO,PMOS M9的源極連接公共接地節(jié)點(diǎn)pwrn,PM0SM9的漏極連接PMOS MlO的源極,PMOS MlO的柵極與PMOS M3、以及NMOIS M7的漏極相連接,PMOS漏極形成用于傳送去使能信號的節(jié)點(diǎn)latch_P。所述使能控制電路23,具體用于根據(jù)去使能信號停止向高驅(qū)動強(qiáng)度緩沖器輸出使能信號,去使能高驅(qū)動強(qiáng)度緩沖器;其中,所述高強(qiáng)度驅(qū)動緩沖器為驅(qū)動能力強(qiáng)的緩沖器,用于收到使能信號后,輸出驅(qū)動信號,以使輸出端的輸出電壓達(dá)到期望的邏輯電平的電壓值,并在收到去使用信號后,停止輸出驅(qū)動信號。 在實(shí)際應(yīng)用時,所述信號反饋電路22也可以由比較器實(shí)現(xiàn),當(dāng)由比較器實(shí)現(xiàn)信號反饋電路22時,可以由高電壓信號反饋電路及低電壓信號反饋電路實(shí)現(xiàn)。其中,高電壓信號反饋電路,用于檢測輸出電壓,比較輸出電壓值與設(shè)置的輸出電壓閾值,當(dāng)輸出電壓值達(dá)到設(shè)置的高電壓閾值時,向使能控制電路23輸出去使能信號;低電壓信號反饋電路,用于檢測輸出電壓,比較輸出電壓值與設(shè)置的輸出電壓閾值,當(dāng)輸出電壓值達(dá)到設(shè)置的低電壓閾值時,向使能控制電路23輸出去使能信號。高電壓信號反饋電路內(nèi)部結(jié)構(gòu)如圖6所示,輸出電源節(jié)點(diǎn)pwro連接PMOS M29的源極,當(dāng)使能控制電路23輸出使能信號(enable),且輸入端的輸入信號為高時,開關(guān)SI開啟,高電壓信號反饋電路開始工作,當(dāng)輸出端out的電壓達(dá)到ViH時,導(dǎo)通NMOS M32,NMOSM32的導(dǎo)通進(jìn)一步置低節(jié)點(diǎn)latch_n的電壓,被置低的節(jié)點(diǎn)latch_n的電壓為去使能信號,發(fā)送到使能控制電路23。其中,ViH = ViH_REF+Iref 1*RH,這里,ViH_REF表示PMOS 29的柵極、漏極、以及PMOS 30的源極共同連接的節(jié)點(diǎn)的電壓值,Iref I表示第一參考電流源Iref I的電流值,RH表示PMOS M31源極處的電阻的阻值。低電壓信號反饋電路如圖7所示,輸出電源節(jié)點(diǎn)pwro連接開關(guān)S2,當(dāng)使能控制電路23輸出使能信號(enable),且輸入端的輸入信號為低時,開關(guān)S2開啟,低電壓信號反饋電路開始工作,當(dāng)輸出端的電壓達(dá)到ViL時,導(dǎo)通PM0SM36,PMOS M36的導(dǎo)通進(jìn)一步置高 節(jié)點(diǎn)latch_p的電壓,被置高的latch_p的電壓為去使能信號,發(fā)送到使能控制電路23。其中,ViL = ViL_REF-Iref 2*RL,這里,ViL_REF 表示 NMOS 33 的源極、以及 NMOS 34 的漏極、柵極共同連接的節(jié)點(diǎn)的電壓值,Iref 2表示第二參考電流源Iref 2的電流值,RL表示NM0SM35源極處的電阻的阻值。如圖8所示,所述使能控制電路23在工作時EDO導(dǎo)通NMOS M14,置低節(jié)點(diǎn)latch_P的電壓,反相器OPl輸出使能信號(enable),相當(dāng)于圖I所示的雙向信號接口產(chǎn)生的HDSa或HDSb信號,當(dāng)去使能信號產(chǎn)生電路222或低電壓信號反饋電路置高節(jié)點(diǎn)latch_p的電壓,或者,高電壓信號反饋電路置低節(jié)點(diǎn)latch_n的電壓,致使PMOS Mll導(dǎo)通,從而置高節(jié)點(diǎn)
,反相器OPl翻轉(zhuǎn),停止輸出使能信號,相當(dāng)于停止輸出圖I所示的雙向信號接口產(chǎn)生的HDSa或HDSb信號,禁止高驅(qū)動強(qiáng)度緩沖器輸出信號。圖8中,PMOS Mil、PMOS M12、NMOS M15、NMOS M16組成鎖存器,輸出電源節(jié)點(diǎn)為pwro,公共接地節(jié)點(diǎn)為pwrn,輸入電源節(jié)點(diǎn)為pwri ;所述使能控制電路23中各個器件的連接關(guān)系為PM0S Mll的柵極與NMOS M15的柵極相連接,PMOS Mll的源極與輸出電源節(jié)點(diǎn)pwro相連接,PMOS Mll的漏極與信號反饋電路22的節(jié)點(diǎn)latch_P、NM0S M14的漏極、以及NMOS M15的漏極相連接,PMOS M12的柵極與NMOS M16的柵極、信號反饋電路22的節(jié)點(diǎn)latch_P、以及反相器OPl的輸入端相連接,PMOSM12的源極與輸出電源節(jié)點(diǎn)pwro,PM0S M12的漏極與NMOS M15的柵極、以及NMOS M16的漏極相連接,NMOS M14的柵極接入EDO,NMOS M14的源極接入公共接地節(jié)點(diǎn)pwrn,NMOS M15的源極接入公共接地節(jié)點(diǎn)pwrn,NM0SM16的柵極與反相器OPl的輸入端相連接,NMOS M16的源極接入公共接地節(jié)點(diǎn)pwrn。所述使能控制電路23,進(jìn)一步用于通過EDI置低節(jié)點(diǎn)latch_p的電壓,使反相器OPl向高驅(qū)動強(qiáng)度緩沖器輸出使能信號;這樣,能夠減少轉(zhuǎn)換電路的工作延時。如圖8所示,在有輸入信號時EDI就會產(chǎn)生,導(dǎo)通NMOS M13,在最短的時間內(nèi)置低節(jié)點(diǎn)電壓。所述使能控制電路23,進(jìn)一步用于檢測轉(zhuǎn)換電路為單向工作時,向邊緣檢測器21輸出單向工作信號;如圖8所示,假設(shè)單向工作信號edoe為高電平表示反向的轉(zhuǎn)換電路沒有工作,則反向的轉(zhuǎn)換電路沒有工作時的信號edoeb為低電平時,通過反相器0P2可以得到單向工作信號edoe為高電平;所述邊緣檢測器根據(jù)edoe為高電平觸發(fā)信號反饋電路和使能控制電路。[0061]基于上述輸出控制電路,本實(shí)用新型實(shí)現(xiàn)的輸出控制方法,如圖9所示,該方法包括以下幾個步驟步驟101 :設(shè)置輸出電壓閾值;具體地,在雙向信號接口轉(zhuǎn)換電路中,設(shè)定觸發(fā)產(chǎn)生去使能信號的、雙向信號接口轉(zhuǎn)換電路的輸出電壓閾值,所述輸出電壓閾值包括高電壓閾值和/或低電壓閾值。步驟102 :在轉(zhuǎn)換電路工作時,檢測輸出電壓,并將輸出電壓值與設(shè)置的輸出電壓閾值進(jìn)行比較,當(dāng)輸出電壓達(dá)到設(shè)置的輸出電壓閾值時,輸出去使能信號,停止轉(zhuǎn)換電路工作;本步驟的具體操作如圖10中步驟102a所示,在轉(zhuǎn)換電路工作時,檢測輸出電壓,比較輸出電壓值與設(shè)置的輸出電壓閾值,當(dāng)輸出電壓達(dá)到設(shè)置的輸出電壓閾值時,產(chǎn)生觸發(fā)信號;通過觸發(fā)信號觸發(fā)異或結(jié)構(gòu)的邏輯控制電路產(chǎn)生去使能信號;根據(jù)去使能信號停止向高驅(qū)動強(qiáng)度緩沖器輸出使能信號,去使能高驅(qū)動強(qiáng)度緩沖器。 例如,如圖11中步驟102b所示,在轉(zhuǎn)換電路工作時,檢測輸出電壓,比較輸出電壓值與設(shè)置的輸出電壓閾值,當(dāng)輸出電壓達(dá)到高電壓閾值或低電壓閾值時,產(chǎn)生觸發(fā)信號;通過觸發(fā)信號觸發(fā)異或結(jié)構(gòu)的邏輯控制電路產(chǎn)生去使能信號;去使能信號翻轉(zhuǎn)用于向高驅(qū)動強(qiáng)度緩沖器輸出使能信號的反相器的狀態(tài),反相器停止向高驅(qū)動強(qiáng)度緩沖器輸出使能信號。在實(shí)際應(yīng)用時,如圖12所示,步驟102的具體實(shí)現(xiàn)還可以為步驟102c :在轉(zhuǎn)換電路工作時,通過比較器檢測輸出電壓,比較輸出電壓值與設(shè)置的輸出電壓閾值,當(dāng)輸出電壓達(dá)到設(shè)置的輸出高電壓閾值或低電壓閾值時,產(chǎn)生去使能信號,去使能信號翻轉(zhuǎn)用于向高驅(qū)動強(qiáng)度緩沖器輸出使能信號的反相器的狀態(tài),反相器停止向高驅(qū)動強(qiáng)度緩沖器輸出使能信號?;趫D2所示的輸出控制電路,本實(shí)用新型還實(shí)現(xiàn)一種轉(zhuǎn)換電路,該轉(zhuǎn)換電路包括輸入緩沖器、高強(qiáng)度驅(qū)動緩沖器、以及輸出控制電路;所述輸入緩沖器向所述輸出控制電路輸出輸入信號,所述輸出控制電路控制所述高強(qiáng)度驅(qū)動緩沖器的輸出信號。其中,如圖2所示,該輸出控制電路包括邊緣檢測器21、信號反饋電路22、以及使能控制電路23 ;其中,邊緣檢測器21,用于在檢測到輸入信號時,觸發(fā)信號反饋電路22和使能控制電路23 ;信號反饋電路22,用于檢測輸出電壓,并比較輸出電壓值與設(shè)置的輸出電壓閾值,當(dāng)輸出電壓達(dá)到設(shè)置的輸出電壓閾值時,向使能控制電路23輸出去使能信號;使能控制電路23,用于在接收到信號反饋電路22的去使能信號后,停止轉(zhuǎn)換電路工作。所述邊緣檢測器21,如圖3所示,輸入信號in接入輸入引腳A,輸入信號反inb接入輸入反引腳Ab,單向工作信號edoe接入使能引腳0E,輸入正常信號oe接入輸入正常引腳ingood,輸入電源節(jié)點(diǎn)pwri接入輸入電源引腳pwrpin,公共接地節(jié)點(diǎn)pwrn接入公共接地引腳pwrn,輸出電源引腳pwrpout連接輸出電源節(jié)點(diǎn)pwro,在輸入信號in、輸入信號反inb、輸入正常信號oe、單向工作信號edoe、輸入電源節(jié)點(diǎn)pwri、公共電源節(jié)點(diǎn)pwrn均符合工作要求時,通過引腳E發(fā)送EDI,引腳ED發(fā)送EDO。其中,輸入緩沖器的輸出端接入邊緣檢測器31的輸入引腳A;所述信號反饋電路22,如圖4所示,具體包括閾值檢測電路221和去使能信號產(chǎn)生電路222 ;其中,閾值檢測電路221,用于檢測輸出電壓,并比較輸出電壓值與設(shè)置的輸出電壓閾值,當(dāng)輸出電壓達(dá)到輸出電壓閾值時,向去使能信號產(chǎn)生電路發(fā)送觸發(fā)信號;如圖4所示,可以由施密特輸入緩沖器作為閾值檢測電路221,所述施密特輸入緩沖器的輸入引腳(in)連接輸出端(out),輸出引腳(outl)與輸出反向引腳(outlb)連接去使能信號產(chǎn)生電路222,輸出電源節(jié)點(diǎn)為pwro,公共接地節(jié)點(diǎn)為pwrn ;所述施密特輸入緩沖器設(shè)定高電壓閾值為ViH和/或低電壓閾值為ViL,當(dāng)輸出端的輸出電壓達(dá)到ViH時,outl 輸出高電平,outlb輸出低電平;或者,當(dāng)輸出端的輸出電壓達(dá)到ViL時,outl輸出低電平,outlb輸出高電平。所述施密特輸入緩沖器內(nèi)部邏輯電路如圖5所示,輸出電源節(jié)點(diǎn)為pwro,公共接地節(jié)點(diǎn)為pwrn,當(dāng)輸出端的輸出電壓達(dá)到ViH時,即達(dá)到設(shè)置的高電壓閾值時,in處為高電平;此時,PMOS Ml7,PMOS M18、PM0S M20、PM0S M22、NM0S 25、NM0SM27均截止;PMOS M19、PMOS M21、NM0S M23、NM0S M24、NM0S M26、NM0S M28 均導(dǎo)通,使 outl 輸出高電平,outlb 輸出低電平。當(dāng)輸出端的輸出電壓達(dá)到ViL時,SP :達(dá)到設(shè)置的低電壓閾值時,in處為低電平;此時,PMOS Ml7,PMOS M18、PM0S M20、PM0S M22、NM0S 25,NMOS M27均導(dǎo)通;PMOS M19、PM0SM21、NM0S M23、NM0S M24、NM0SM26、NM0S M28 均截止,使 outl 輸出低電平,outlb 輸出高電平。去使能信號產(chǎn)生電路222,用于接收到閾值檢測電路221的觸發(fā)信號后,向使能控制電路23輸出去使能信號;如圖4所示,去使能信號產(chǎn)生電路222由異或結(jié)構(gòu)的邏輯控制電路控制去使能信號的產(chǎn)生,S卩當(dāng)outl為高電平,outlb為低電平時,通過NMOS M5.NM0S M6導(dǎo)通置低PMOSMlO的柵極電壓,使PMOS MlO導(dǎo)通置高節(jié)點(diǎn)latch_p的電壓,被置高的節(jié)點(diǎn)latch_p的電壓為去使能信號,發(fā)送到使能控制電路23 ;當(dāng)outl為低電平,outlb為高電平時,通過NMOSM7.NM0S M8導(dǎo)通置低PMOS MlO的柵極電壓,使PMOS MlO導(dǎo)通置高節(jié)點(diǎn)latch_p的電壓,被置高的節(jié)點(diǎn)latch_p的電壓為去使能信號,發(fā)送到使能控制電路23 ;這里,PMOS M4、NMOSM6的柵極連接輸出端輸入信號(ino),其電平與outl—致,PMOS M2,NMOS M8的柵極連接輸出端輸入反信號(inbo),其電平與outlb —致,PMOS M9的柵極電壓為ED0,在工作時,EDO為高電平,使PMOS M9截止。所述去使能信號產(chǎn)生電路222中各個器件的連接關(guān)系為PM0S Ml與MMOS M5的柵極與閾值檢測電路221的outl連接,PMOS M3及NMOS M7的柵極與閾值檢測電路221的outlb連接,PMOS Ml的源極與PMOS M2的漏極相連接,PMOS Ml的漏極與PMOS M3、以及NMOSM5的漏極相連接,PM0SM2的柵極連接inbo,PM0S M2的源極接輸出電源節(jié)點(diǎn)pwro,PM0S M3的源極與PMOS M4的漏極相連接,PMOS M3的漏極與NMOS M7的漏極相連接,PMOS M4的柵極連接ino,PMOS M4的源極接輸出電源節(jié)點(diǎn)pwro,NMOS M5的源極與NMOS M6的漏極相連接,NMOS M6的柵極與ino相連接,NMOS M6的源極連接公共接地節(jié)點(diǎn)pwrn,NMOS M7的源極與NMOS M8的漏極相連接,NMOS M8的柵極與inbo相連接,NMOS M8的源極連接公共接地節(jié)點(diǎn)pwrn,PMOS M9的柵極連接EDO,PMOS M9的源極連接公共接地節(jié)點(diǎn)pwrn,PM0SM9的漏極連接PMOS MlO的源極,PMOS MlO的柵極與PMOS M3、以及NMOIS M7的漏極相連接,PMOS漏極形成用于傳送去使能信號的節(jié)點(diǎn)latch_P。所述使能控制電路23,具體用于根據(jù)去使能信號停止向高驅(qū)動強(qiáng)度緩沖器輸出使能信號,去使能高驅(qū)動強(qiáng)度緩沖器;其中,所述高強(qiáng)度驅(qū)動緩沖器為驅(qū)動能力強(qiáng)的緩沖器,用于收到使能信號后,輸出驅(qū)動信號,以使輸出端的輸出電壓達(dá)到期望的邏輯電平的電壓值,并在收到去使用信號后,停止輸出驅(qū)動信號。在實(shí)際應(yīng)用時,所述信號反饋電路22也可以由比較器實(shí)現(xiàn),當(dāng)由比較器實(shí)現(xiàn)信號反饋電路22時,可以由高電壓信號反饋電路及低電壓信號反饋電路實(shí)現(xiàn)。其中,高電壓信號反饋電路,用于檢測輸出電壓,比較輸出電壓值與設(shè)置的輸出電壓閾值,當(dāng)輸出電壓值達(dá)到設(shè)置的高電壓閾值時,向使能控制電路23輸出去使能信號;低電壓信號反饋電路,用于檢測輸出電壓,比較輸出電壓值與設(shè)置的輸出電壓閾值,當(dāng)輸出電壓值達(dá)到設(shè)置的低電壓閾值時,向使能控制電路23輸出去使能信號。高電壓信號反饋電路內(nèi)部結(jié)構(gòu)如圖6所示,輸出電源節(jié)點(diǎn)pwro連接PM0SM29的源極,當(dāng)使能控制電路23輸出使能信號(enable),且輸入端的輸入信號為高時,開關(guān)SI開啟,高電壓信號反饋電路開始工作,當(dāng)輸出端out的電壓達(dá)到ViH時,導(dǎo)通NMOS M32,NMOSM32的導(dǎo)通進(jìn)一步置低節(jié)點(diǎn)latch_n的電壓,被置低的節(jié)點(diǎn)latch_n的電壓為去使能信號,發(fā)送到使能控制電路23。其中,ViH = ViH_REF+Iref 1*RH,這里,ViH_REF表示PMOS 29的柵極、漏極、以及PMOS 30的源極共同連接的節(jié)點(diǎn)的電壓值,Iref I表示第一參考電流源Irefl的電流值,RH表示PMOS M31源極處的電阻的阻值。低電壓信號反饋電路如圖7所示,輸出電源節(jié)點(diǎn)pwro連接開關(guān)S2,當(dāng)使能控制電路23輸出使能信號(enable),且輸入端的輸入信號為低時,開關(guān)S2開啟,低電壓信號反饋電路開始工作,當(dāng)輸出端的電壓達(dá)到ViL時,導(dǎo)通PM0SM36,PMOS M36的導(dǎo)通進(jìn)一步置高節(jié)點(diǎn)latch_p的電壓,被置高的latch_p的電壓為去使能信號,發(fā)送到使能控制電路23。其中,ViL = ViL_REF-Iref 2*RL,這里,ViL_REF表示NMOS 33 的源極、以及NMOS 34 的漏極、柵極共同連接的節(jié)點(diǎn)的電壓值,Iref 2表示第二參考電流源Iref 2的電流值,RL表示NM0SM35源極處的電阻的阻值。如圖8所示,所述使能控制電路23在工作時EDO導(dǎo)通NMOS M14,置低節(jié)點(diǎn)latch_P的電壓,反相器OPl輸出使能信號(enable),相當(dāng)于圖I所示的雙向信號接口產(chǎn)生的HDSa或HDSb信號,當(dāng)去使能信號產(chǎn)生電路222或低電壓信號反饋電路置高節(jié)點(diǎn)latch_p的電壓,或者,高電壓信號反饋電路置低節(jié)點(diǎn)latch_n的電壓,致使PMOS Mll導(dǎo)通,從而置高節(jié)點(diǎn)
,反相器OPl翻轉(zhuǎn),停止輸出使能信號,相當(dāng)于停止輸出圖I所示的雙向信號接口產(chǎn)生的HDSa或HDSb信號,禁止高驅(qū)動強(qiáng)度緩沖器輸出信號。圖8中,PMOS Mil、PMOS M12、NMOS M15、NMOS M16組成鎖存器,輸出電源節(jié)點(diǎn)為pwro,公共接地節(jié)點(diǎn)為pwrn,輸入電源節(jié)點(diǎn)為pwri ;所述使能控制電路23中各個器件的連接關(guān)系為PM0S Mll的柵極與NMOS M15的柵極相連接,PMOS Mll的源極與輸出電源節(jié)點(diǎn)pwro相連接,PMOS Mll的漏極與信號反饋電路22的節(jié)點(diǎn)latch_P、NM0S M14的漏極、以及NMOS M15的漏極相連接,PMOS M12的柵極與NMOS M16的柵極、信號反饋電路22的節(jié)點(diǎn)latch_P、以及反相器OPl的輸入端相連接,PMOSM12的源極與輸出電源節(jié)點(diǎn)pwro,PMOS M12的漏極與NMOS M15的柵極、以及NMOS M16的漏極相連接,NMOS M14的柵極接入EDO,NMOS M14的源極接入公共接地節(jié)點(diǎn)pwrn,NMOS M15的源極接入公共接地節(jié)點(diǎn)pwrn,NMOSM16的柵極與反相器OPl的輸入端相連接,NMOS M16的源極接入公共接地節(jié)點(diǎn)pwrn。所述使能控制電路23,進(jìn)一步用于通過EDI置低節(jié)點(diǎn)latch_p的電壓,使反相器OPl向高驅(qū)動強(qiáng)度緩沖器輸出使能信號;這樣,能夠減少轉(zhuǎn)換電路的工作延時。如圖8所示,在有輸入信號時EDI就會產(chǎn)生,導(dǎo)通NMOS M13,在最短的時間內(nèi)置低節(jié)點(diǎn)電壓。所述使能控制電路23,進(jìn)一步用于檢測轉(zhuǎn)換電路為單向工作時,向邊緣檢測器21輸出單向工作信號;如圖8所示,假設(shè)單向工作信號edoe為高電平表示反向的轉(zhuǎn)換電路沒有工作,則反向的轉(zhuǎn)換電路沒有工作時的信號edoeb為低電平時,通過反相器0P2可以得到單向工作信號edoe為高電平;所述邊緣檢測器根據(jù)edoe為高電平觸發(fā)信號反饋電路和使能控制電路。基于圖2所示的輸出控制電路,本實(shí)用新型還實(shí)現(xiàn)一種雙向信號接口,該雙向信號接口包括兩組以上圖2所示的輸出控制電路,分別用于控制第一轉(zhuǎn)換電路、第二轉(zhuǎn)換電路、……、第N轉(zhuǎn)換電路中的高驅(qū)動強(qiáng)度緩沖器,N為大于I的正整數(shù),N的數(shù)目等于轉(zhuǎn)換電路的個數(shù)。其中,如圖2所示,該輸出控制電路包括信號反饋電路22、使能控制電路23 ;其中,信號反饋電路22,用于檢測輸出電壓,并比較輸出電壓值與設(shè)置的雙向信號接口轉(zhuǎn)換電路的輸出電壓閾值,當(dāng)輸出電壓達(dá)到設(shè)置的輸出電壓閾值時,向使能控制電路23輸出去使能信號;使能控制電路23,用于在接收到信號反饋電路22的去使能信號后,停止轉(zhuǎn)換電路工作。該輸出控制電路還包括邊緣檢測器21,用于在檢測到輸入信號時,觸發(fā)信號反饋電路22和使能控制電路23 ;所述邊緣檢測器21,如圖3所示,輸入信號in接入輸入引腳A,輸入信號反inb接入輸入反引腳Ab,單向工作信號edoe接入使能引腳0E,輸入正常信號oe接入輸入正常引腳ingood,輸入電源節(jié)點(diǎn)pwri接入輸入電源引腳pwrpin,公共接地節(jié)點(diǎn)pwrn接入公共接地引腳pwrn,輸出電源引腳pwrpout連接輸出電源節(jié)點(diǎn)pwro,在輸入信號in、輸入信號反inb、輸入正常信號oe、單向工作信號edoe、輸入電源節(jié)點(diǎn)pwri、公共電源節(jié)點(diǎn)pwrn均符合工作要求時,通過引腳E發(fā)送EDI,引腳ED發(fā)送EDO。所述信號反饋電路22,如圖4所示,具體包括閾值檢測電路221和去使能信號產(chǎn)生電路222 ;其中,閾值檢測電路221,用于檢測輸出電壓,并比較輸出電壓值與設(shè)置的輸出電壓閾值,當(dāng)輸出電壓達(dá)到輸出電壓閾值時,向去使能信號產(chǎn)生電路發(fā)送觸發(fā)信號;如圖4所示,可以由施密特輸入緩沖器作為閾值檢測電路221,所述施密特輸入緩沖器的輸入引腳(in)連接輸出端(out),輸出引腳(outl)與輸出反向引腳(outlb)連接去使能信號產(chǎn)生電路222,輸出電源節(jié)點(diǎn)為pwro,公共接地節(jié)點(diǎn)為pwrn ;所述施密特輸入緩沖器設(shè)定高電壓閾值為ViH和/或低電壓閾值為ViL,當(dāng)輸出端的輸出電壓達(dá)到ViH時,outl輸出高電平,outlb輸出低電平;或者,當(dāng)輸出端的輸出電壓達(dá)到ViL時,outl輸出低電平,outlb輸出高電平。所述施密特輸入緩沖器內(nèi)部邏輯電路如圖5所示,輸出電源節(jié)點(diǎn)為pwro,公共接地節(jié)點(diǎn)為pwrn,當(dāng)輸出端的輸出電壓達(dá)到ViH時,即達(dá)到設(shè)置的高電壓閾值時,in處為高電平;此時,PMOS Ml7,PMOS M18、PM0S M20、PM0SM22、NM0S 25、NM0SM27 均截止;PMOS M19、PMOS M21、NM0S M23、NM0S M24、NM0S M26、NM0S M28 均導(dǎo)通,使 outl 輸出高電平,outlb 輸出低電平。當(dāng)輸出端的輸出電壓達(dá)到ViL時,SP :達(dá)到設(shè)置的低電壓閾值時,in處為低電平;此時,PMOS Ml7,PMOS M18、PM0S M20、PM0S M22、NM0S 25,NMOS M27均導(dǎo)通;PMOS M19、PM0SM21、NMOS M23、NM0S M24、NM0SM26、NM0S M28 均截止,使 outl 輸出低電平,outlb 輸出高電平。去使能信號產(chǎn)生電路222,用于接收到閾值檢測電路221的觸發(fā)信號后,向使能控 制電路23輸出去使能信號;如圖4所示,去使能信號產(chǎn)生電路222由異或結(jié)構(gòu)的邏輯控制電路控制去使能信號的產(chǎn)生,S卩當(dāng)outl為高電平,outlb為低電平時,通過NMOS M5.NM0S M6導(dǎo)通置低PMOSMlO的柵極電壓,使PMOS MlO導(dǎo)通置高節(jié)點(diǎn)latch_p的電壓,被置高的節(jié)點(diǎn)latch_p的電壓為去使能信號,發(fā)送到使能控制電路23 ;當(dāng)outl為低電平,outlb為高電平時,通過NMOSM7、NMOS M8導(dǎo)通置低PMOS MlO的柵極電壓,使PMOS MlO導(dǎo)通置高節(jié)點(diǎn)latch_p的電壓,被置高的節(jié)點(diǎn)latch_p的電壓為去使能信號,發(fā)送到使能控制電路23 ;這里,PMOS M4.NM0SM6的柵極連接輸出端輸入信號(ino),其電平與outl—致,PMOS M2,NMOS M8的柵極連接輸出端輸入反信號(inbo),其電平與outlb —致,PMOS M9的柵極電壓為ED0,在工作時,EDO為高電平,使PMOS M9截止。所述去使能信號產(chǎn)生電路222中各個器件的連接關(guān)系為PM0S Ml與MMOS M5的柵極與閾值檢測電路221的outl連接,PMOS M3及NMOS M7的柵極與閾值檢測電路221的outlb連接,PMOS Ml的源極與PMOS M2的漏極相連接,PMOS Ml的漏極與PMOS M3、以及NMOSM5的漏極相連接,PM0SM2的柵極連接inbo,PM0S M2的源極接輸出電源節(jié)點(diǎn)pwro,PM0S M3的源極與PMOS M4的漏極相連接,PMOS M3的漏極與NMOS M7的漏極相連接,PMOS M4的柵極連接ino,PMOS M4的源極接輸出電源節(jié)點(diǎn)pwro,NMOS M5的源極與NMOS M6的漏極相連接,NMOS M6的柵極與ino相連接,NMOS M6的源極連接公共接地節(jié)點(diǎn)pwrn,NMOS M7的源極與NMOS M8的漏極相連接,NMOS M8的柵極與inbo相連接,NMOS M8的源極連接公共接地節(jié)點(diǎn)pwrn,PMOS M9的柵極連接EDO,PMOS M9的源極連接公共接地節(jié)點(diǎn)pwrn,PM0SM9的漏極連接PMOS MlO的源極,PMOS MlO的柵極與PMOS M3、以及NMOIS M7的漏極相連接,PMOS漏極形成用于傳送去使能信號的節(jié)點(diǎn)latch_P。所述使能控制電路23,具體用于根據(jù)去使能信號停止向高驅(qū)動強(qiáng)度緩沖器輸出使能信號,去使能高驅(qū)動強(qiáng)度緩沖器;其中,所述高強(qiáng)度驅(qū)動緩沖器為驅(qū)動能力強(qiáng)的緩沖器,用于收到使能信號后,輸出驅(qū)動信號,以使輸出端的輸出電壓達(dá)到期望的邏輯電平的電壓值,并在收到去使用信號后,停止輸出驅(qū)動信號。在實(shí)際應(yīng)用時,所述信號反饋電路22也可以由比較器實(shí)現(xiàn),當(dāng)由比較器實(shí)現(xiàn)信號反饋電路22時,可以由高電壓信號反饋電路及低電壓信號反饋電路實(shí)現(xiàn)。[0109]其中,高電壓信號反饋電路,用于檢測輸出電壓,比較輸出電壓值與設(shè)置的輸出電壓閾值,當(dāng)輸出電壓值達(dá)到設(shè)置的高電壓閾值時,向使能控制電路23輸出去使能信號;低電壓信號反饋電路,用于檢測輸出電壓,比較輸出電壓值與設(shè)置的輸出電壓閾值,當(dāng)輸出電壓值達(dá)到設(shè)置的低電壓閾值時,向使能控制電路23輸出去使能信號。高電壓信號反饋電路內(nèi)部結(jié)構(gòu)如圖6所示,輸出電源節(jié)點(diǎn)pwro連接PM0SM29的源極,當(dāng)使能控制電路23輸出使能信號(enable),且輸入端的輸入信號為高時,開關(guān)SI開啟,高電壓信號反饋電路開始工作,當(dāng)輸出端out的電壓達(dá)到ViH時,導(dǎo)通NMOS M32,NM0S M32的導(dǎo)通進(jìn)一步置低節(jié)點(diǎn)latch_n的電壓,被置低的節(jié)點(diǎn)latch_n的電壓為去使能信號,發(fā)送到使能控制電路23。其中,ViH = ViH_REF+Iref 1*RH,這里,ViH_REF表示PMOS 29的柵極、漏極、以及PMOS 30的源極共同連接的節(jié)點(diǎn)的電壓值,Iref I表示第一參考電流源IrefI的電流值,RH表示PMOS M31源極處的電阻的阻值。低電壓信號反饋電路如圖7所示,輸出電源節(jié)點(diǎn)pwro連接開關(guān)S2,當(dāng)使能控制電路23輸出使能信號(enable),且輸入端的輸入信號為低時,開關(guān)S2開啟,低電壓信號反饋電路開始工作,當(dāng)輸出端的電壓達(dá)到ViL時,導(dǎo)通PM0SM36,PMOS M36的導(dǎo)通進(jìn)一步置高節(jié)點(diǎn)latch_p的電壓,被置高的latch_p的電壓為去使能信號,發(fā)送到使能控制電路23。其中,ViL = ViL_REF-Iref 2*RL,這里,ViL_REF 表示 NMOS 33 的源極、以及 NMOS 34 的漏極、柵極共同連接的節(jié)點(diǎn)的電壓值,Iref 2表示第二參考電流源Iref 2的電流值,RL表示NMOSM35源極處的電阻的阻值。如圖8所示,所述使能控制電路23在工作時EDO導(dǎo)通NMOS M14,置低節(jié)點(diǎn)latch_P的電壓,反相器OPl輸出使能信號(enable),相當(dāng)于圖I所示的雙向信號接口產(chǎn)生的HDSa或HDSb信號,當(dāng)去使能信號產(chǎn)生電路222或低電壓信號反饋電路置高節(jié)點(diǎn)latch_p的電壓,或者,高電壓信號反饋電路置低節(jié)點(diǎn)latch_n的電壓,致使PMOS Mll導(dǎo)通,從而置高節(jié)點(diǎn)
,反相器OPl翻轉(zhuǎn),停止輸出使能信號,相當(dāng)于停止輸出圖I所示的雙向信號接口產(chǎn)生的HDSa或HDSb信號,禁止高驅(qū)動強(qiáng)度緩沖器輸出信號。圖8中,PMOS Mil、PMOS M12、NMOS M15、NMOS M16組成鎖存器,輸出電源節(jié)點(diǎn)為pwro,公共接地節(jié)點(diǎn)為pwrn,輸入電源節(jié)點(diǎn)為pwri ;所述使能控制電路23中各個器件的連接關(guān)系為PM0S Mll的柵極與NMOS M15的柵極相連接,PMOS Mll的源極與輸出電源節(jié)點(diǎn)pwro相連接,PMOS Mll的漏極與信號反饋電路22的節(jié)點(diǎn)latch_P、NM0S M14的漏極、以及NMOS M15的漏極相連接,PMOS M12的柵極與NMOS M16的柵極、信號反饋電路22的節(jié)點(diǎn)latch_P、以及反相器OPl的輸入端相連接,PMOSM12的源極與輸出電源節(jié)點(diǎn)pwro,PM0S M12的漏極與NMOS M15的柵極、以及NMOS M16的漏極相連接,NMOS M14的柵極接入EDO,NMOS M14的源極接入公共接地節(jié)點(diǎn)pwrn,NMOS M15的源極接入公共接地節(jié)點(diǎn)pwrn,NM0SM16的柵極與反相器OPl的輸入端相連接,NMOS M16的源極接入公共接地節(jié)點(diǎn)pwrn。所述使能控制電路23,進(jìn)一步用于通過EDI置低節(jié)點(diǎn)latch_p的電壓,使反相器OPl向高驅(qū)動強(qiáng)度緩沖器輸出使能信號;這樣,能夠減少轉(zhuǎn)換電路的工作延時。如圖8所示,在有輸入信號時EDI就會產(chǎn)生,導(dǎo)通NMOS M13,在最短的時間內(nèi)置低節(jié)點(diǎn)電壓。所述使能控制電路23,進(jìn)一步用于檢測轉(zhuǎn)換電路為單向工作時,向邊緣檢測器21輸出單向工作信號;如圖8所示,假設(shè)單向工作信號edoe為高電平表示反向的轉(zhuǎn)換電路沒有工作,則反向的轉(zhuǎn)換電路沒有工作時的信號edoeb為低電平時,通過反相器0P2可以得到單向工作信號edoe為高電平;所述邊緣檢測器根據(jù)edoe為高電平觸發(fā)信號反饋電路和使能控制電路。基于上述雙向信號接口,本實(shí)用新型還實(shí)現(xiàn)一種電子設(shè)備,該電子設(shè)備包括主電路、從電路以及雙向信號接口,所述雙向信號接口包括兩組以上上述的輸出控制電路。其中,如圖2所示,該輸出控制電路包括信號反饋電路22、使能控制電路23 ;其中,信號反饋電路22,用于檢測輸出電壓,并比較輸出電壓值與設(shè)置的雙向信號接口轉(zhuǎn)換電路的輸出電壓閾值,當(dāng)輸出電壓達(dá)到設(shè)置的輸出電壓閾值時,向使能控制電路23輸出去使能信號;使能控制電路23,用于在接收到信號反饋電路22的去使能信號后,停止轉(zhuǎn)換電路工作。該輸出控制電路還包括邊緣檢測器21,用于在檢測到輸入信號時,觸發(fā)信號反饋電路22和使能控制電路23 ;所述邊緣檢測器21,如圖3所示,輸入信號in接入輸入引腳A,輸入信號反inb接入輸入反引腳Ab,單向工作信號edoe接入使能引腳0E,輸入正常信號oe接入輸入正常引腳ingood,輸入電源節(jié)點(diǎn)pwri接入輸入電源引腳pwrpin,公共接地節(jié)點(diǎn)pwrn接入公共接地引腳pwrn,輸出電源引腳pwrpout連接輸出電源節(jié)點(diǎn)pwro,在輸入信號in、輸入信號反inb、輸入正常信號oe、單向工作信號edoe、輸入電源節(jié)點(diǎn)pwri、公共電源節(jié)點(diǎn)pwrn均符合工作要求時,通過引腳E發(fā)送EDI,引腳ED發(fā)送EDO。所述信號反饋電路22,如圖4所示,具體包括閾值檢測電路221和去使能信號產(chǎn)生電路222 ;其中,閾值檢測電路221,用于檢測輸出電壓,并比較輸出電壓值與設(shè)置的輸出電壓閾值,當(dāng)輸出電壓達(dá)到輸出電壓閾值時,向去使能信號產(chǎn)生電路發(fā)送觸發(fā)信號;如圖4所示,可以由施密特輸入緩沖器(Schmitt Input buffer)作為閾值檢測電路221,所述施密特輸入緩沖器的輸入引腳(in)連接輸出端(out),輸出引腳(outl)與輸出反向引腳(outlb)連接去使能信號產(chǎn)生電路222,輸出電源節(jié)點(diǎn)為pwro,公共接地節(jié)點(diǎn)為pwrn ;所述施密特輸入緩沖器設(shè)定高電壓閾值為ViH和/或低電壓閾值為ViL,當(dāng)輸出端的輸出電壓達(dá)到ViH時,outl輸出高電平,outlb輸出低電平;或者,當(dāng)輸出端的輸出電壓達(dá)到ViL時,outl輸出低電平,outlb輸出高電平。所述施密特輸入緩沖器內(nèi)部邏輯電路如圖5所示,輸出電源節(jié)點(diǎn)為pwro,公共接地節(jié)點(diǎn)為pwrn,當(dāng)輸出端的輸出電壓達(dá)到ViH時,即達(dá)到設(shè)置的高電壓閾值時,in處為高電平;此時,PM0SM17、PM0S M18、PM0S M20、PM0SM22、NM0S M25、NM0SM27 均截止;PM0S M19、PMOS M21、NM0S M23、NM0S M24、NM0S M26、NM0S M28 均導(dǎo)通,使 outl 輸出高電平,outlb 輸出低電平。當(dāng)輸出端的輸出電壓達(dá)到ViL時,SP :達(dá)到設(shè)置的低電壓閾值時,in處為低電平;此時,PMOS Ml7,PMOS M18、PM0S M20、PM0S M22、NM0S 25,NMOS M27均導(dǎo)通;PMOS M19、PM0SM21、NMOS M23、NM0S M24、NM0SM26、NM0S M28 均截止,使 outl 輸出低電平,outlb 輸出高電平。[0129]去使能信號產(chǎn)生電路222,用于接收到閾值檢測電路221的觸發(fā)信號后,向使能控制電路23輸出去使能信號;如圖4所示,去使能信號產(chǎn)生電路222由異或結(jié)構(gòu)的邏輯控制電路控制去使能信號的產(chǎn)生,S卩當(dāng)outl為高電平,outlb為低電平時,通過NMOS M5.NM0S M6導(dǎo)通置低PMOSMlO的柵極電壓,使PMOS MlO導(dǎo)通置高節(jié)點(diǎn)latch_p的電壓,被置高的節(jié)點(diǎn)latch_p的電壓為去使能信號,發(fā)送到使能控制電路23 ;當(dāng)outl為低電平,outlb為高電平時,通過NMOSM7、NMOS M8導(dǎo)通置低PMOS MlO的柵極電壓,使PMOS MlO導(dǎo)通置高節(jié)點(diǎn)latch_p的電壓,被置高的節(jié)點(diǎn)latch_p的電壓為去使能信號,發(fā)送到使能控制電路23 ;這里,PMOS M4.NM0SM6的柵極連接輸出端輸入信號(ino),其電平與outl—致,PMOS M2,NMOS M8的柵極連接輸出端輸入反信號(inbo),其電平與outlb —致,PMOS M9的柵極電壓為ED0,在工作時,EDO為高電平,使PMOS M9截止。所述去使能信號產(chǎn)生電路222中各個器件的連接關(guān)系為PM0S Ml與MMOS M5的柵極與閾值檢測電路221的outl連接,PMOS M3及NMOS M7的柵極與閾值檢測電路221的 outlb連接,PMOS Ml的源極與PMOS M2的漏極相連接,PMOS Ml的漏極與PMOS M3、以及NMOS M5的漏極相連接,PM0SM2的柵極連接inbo,PM0S M2的源極接輸出電源節(jié)點(diǎn)pwro,PM0S M3的源極與PMOS M4的漏極相連接,PMOS M3的漏極與NMOS M7的漏極相連接,PMOS M4的柵極連接ino,PMOS M4的源極接輸出電源節(jié)點(diǎn)pwro,NMOS M5的源極與NMOS M6的漏極相連接,NMOS M6的柵極與ino相連接,NMOS M6的源極連接公共接地節(jié)點(diǎn)pwrn,NMOS M7的源極與NMOS M8的漏極相連接,NMOS M8的柵極與inbo相連接,NMOS M8的源極連接公共接地節(jié)點(diǎn)pwrn,PMOS M9的柵極連接EDO,PMOS M9的源極連接公共接地節(jié)點(diǎn)pwrn,PM0SM9的漏極連接PMOS MlO的源極,PMOS MlO的柵極與PMOS M3、以及NMOIS M7的漏極相連接,PMOS漏極形成用于傳送去使能信號的節(jié)點(diǎn)latch_P。所述使能控制電路23,具體用于根據(jù)去使能信號停止向高驅(qū)動強(qiáng)度緩沖器輸出使能信號,去使能高驅(qū)動強(qiáng)度緩沖器;其中,所述高強(qiáng)度驅(qū)動緩沖器為驅(qū)動能力強(qiáng)的緩沖器,用于收到使能信號后,輸出驅(qū)動信號,以使輸出端的輸出電壓達(dá)到期望的邏輯電平的電壓值,并在收到去使用信號后,停止輸出驅(qū)動信號。在實(shí)際應(yīng)用時,所述信號反饋電路22也可以由比較器實(shí)現(xiàn),當(dāng)由比較器實(shí)現(xiàn)信號反饋電路22時,可以由高電壓信號反饋電路及低電壓信號反饋電路實(shí)現(xiàn)。其中,高電壓信號反饋電路,用于檢測輸出電壓,比較輸出電壓值與設(shè)置的輸出電壓閾值,當(dāng)輸出電壓值達(dá)到設(shè)置的高電壓閾值時,向使能控制電路23輸出去使能信號;低電壓信號反饋電路,用于檢測輸出電壓,比較輸出電壓值與設(shè)置的輸出電壓閾值,當(dāng)輸出電壓值達(dá)到設(shè)置的低電壓閾值時,向使能控制電路23輸出去使能信號。高電壓信號反饋電路內(nèi)部結(jié)構(gòu)如圖6所示,輸出電源節(jié)點(diǎn)pwro連接PM0SM29的源極,當(dāng)使能控制電路23輸出使能信號(enable),且輸入端的輸入信號為高時,開關(guān)SI開啟,高電壓信號反饋電路開始工作,當(dāng)輸出端out的電壓達(dá)到ViH時,導(dǎo)通NMOS M32,NM0S M32的導(dǎo)通進(jìn)一步置低節(jié)點(diǎn)latch_n的電壓,被置低的節(jié)點(diǎn)latch_n的電壓為去使能信號,發(fā)送到使能控制電路23。其中,ViH = ViH_REF+Iref 1*RH,這里,ViH_REF表示PMOS 29的柵極、漏極、以及PMOS 30的源極共同連接的節(jié)點(diǎn)的電壓值,Iref I表示第一參考電流源IrefI的電流值,RH表示PMOS M31源極處的電阻的阻值。[0137]低電壓信號反饋電路如圖7所示,輸出電源節(jié)點(diǎn)pwro連接開關(guān)S2,當(dāng)使能控制電路23輸出使能信號(enable),且輸入端的輸入信號為低時,開關(guān)S2開啟,低電壓信號反饋電路開始工作,當(dāng)輸出端的電壓達(dá)到ViL時,導(dǎo)通PMOS M36,PM0S M36的導(dǎo)通進(jìn)一步置高節(jié)點(diǎn)latch_p的電壓,被置高的latch_p的電壓為去使能信號,發(fā)送到使能控制電路23。其中,ViL = ViL_REF-Iref 2*RL,這里,ViL_REF 表示 NMOS 33 的源極、以及 NMOS 34 的漏極、柵極共同連接的節(jié)點(diǎn)的電壓值,Iref 2表示第二參考電流源Iref 2的電流值,RL表示NMOSM35源極處的電阻的阻值。如圖8所示,所述使能控制電路23在工作時EDO導(dǎo)通NMOS M14,置低節(jié)點(diǎn)latch_P的電壓,反相器OPl輸出使能信號(enable),相當(dāng)于圖I所示的雙向信號接口產(chǎn)生的HDSa或HDSb信號,當(dāng)去使能信號產(chǎn)生電路222或低電壓信號反饋電路置高節(jié)點(diǎn)latch_p的電壓,或者,高電壓信號反饋電路置低節(jié)點(diǎn)latch_n的電壓,致使PMOS Mll導(dǎo)通,從而置高節(jié)點(diǎn)
,反相器OPl翻轉(zhuǎn),停止輸出使能信號,相當(dāng)于停止輸出圖I所示的雙向信號接口產(chǎn)生的HDSa或HDSb信號,禁止高驅(qū)動強(qiáng)度緩沖器輸出信號。 圖8中,PMOS Mil、PMOS M12、NMOS M15、NMOS M16組成鎖存器,輸出電源節(jié)點(diǎn)為pwro,公共接地節(jié)點(diǎn)為pwrn,輸入電源節(jié)點(diǎn)為pwri ;所述使能控制電路23中各個器件的連接關(guān)系為PM0S Mll的柵極與NMOS M15的柵極相連接,PMOS Mll的源極與輸出電源節(jié)點(diǎn)pwro相連接,PMOS Mll的漏極與信號反饋電路22的節(jié)點(diǎn)latch_P、NM0S M14的漏極、以及NMOS M15的漏極相連接,PMOS M12的柵極與NMOS M16的柵極、信號反饋電路22的節(jié)點(diǎn)latch_P、以及反相器OPl的輸入端相連接,PMOSM12的源極與輸出電源節(jié)點(diǎn)pwro,PM0S M12的漏極與NMOS M15的柵極、以及NMOS M16的漏極相連接,NMOS M14的柵極接入EDO,NMOS M14的源極接入公共接地節(jié)點(diǎn)pwrn,NMOS M15的源極接入公共接地節(jié)點(diǎn)pwrn,NM0SM16的柵極與反相器OPl的輸入端相連接,NMOS M16的源極接入公共接地節(jié)點(diǎn)pwrn。所述使能控制電路23,進(jìn)一步用于通過EDI置低節(jié)點(diǎn)latch_p的電壓,使反相器OPl向高驅(qū)動強(qiáng)度緩沖器輸出使能信號;這樣,能夠減少轉(zhuǎn)換電路的工作延時。如圖8所示,在有輸入信號時EDI就會產(chǎn)生,導(dǎo)通NMOS M13,在最短的時間內(nèi)置低節(jié)點(diǎn)電壓。所述使能控制電路23,進(jìn)一步用于檢測轉(zhuǎn)換電路為單向工作時,向邊緣檢測器21輸出單向工作信號;如圖8所示,假設(shè)單向工作信號edoe為高電平表示反向的轉(zhuǎn)換電路沒有工作,則反向的轉(zhuǎn)換電路沒有工作時的信號edoeb為低電平時,通過反相器0P2可以得到單向工作信號edoe為高電平;所述邊緣檢測器根據(jù)edoe為高電平觸發(fā)信號反饋電路和使能控制電路。這里,在實(shí)際應(yīng)用時,所述主電路可以是處理器,相應(yīng)地,所述從電路可以是存儲器。所述電子設(shè)備可以是手機(jī)、ipad、筆記本電腦等。為了更加清楚地說明本實(shí)用新型技術(shù)方案所帶來的技術(shù)效果,將采用本實(shí)用新型的技術(shù)方案及現(xiàn)有技術(shù)的技術(shù)方案分別進(jìn)了仿真實(shí)驗(yàn)。在進(jìn)行仿真實(shí)驗(yàn)時,輸出端的負(fù)載電容為250pF,輸出端B節(jié)點(diǎn)的工作電壓為I. 3V,輸入端A節(jié)點(diǎn)的工作電壓為I. 6V。圖13A為采用現(xiàn)有技術(shù)方案得到的仿真結(jié)果圖,如圖13A所示,曲線I表示A節(jié)點(diǎn)的工作電壓,曲線2表示B節(jié)點(diǎn)的工作電壓,從圖13A中可以看出,當(dāng)檢測到輸入信號有上升沿時,輸出使能信號(enable)變高,但由于輸出使能信號(enable)的脈沖寬度是固定的,所以B節(jié)點(diǎn)的電壓只被上拉到O. 5V左右就停止了快速上拉,此后,通過總線維持的小驅(qū)動器緩慢上拉到A節(jié)點(diǎn)的下降沿時間點(diǎn),此時,B節(jié)點(diǎn)的電壓才能上升到I. IV左右。圖13B為采用本實(shí)用新型技術(shù)方案得到的仿真結(jié)果圖,如圖13B所示,曲線3表示A節(jié)點(diǎn)的工作電壓,曲線4表示B節(jié)點(diǎn)的工作電壓,從圖13B中可以看出,當(dāng)檢測到輸入信號有上升沿時,輸出使能信號(enable)變高,由于輸出使能信號可以使B節(jié)點(diǎn)的工作電壓快速升高,當(dāng)輸出控制電路檢測到B節(jié)點(diǎn)的電壓上升到ViH時,即I. 25V時,停止輸出使能信號,通過總線維持的小驅(qū)動器保持在A節(jié)點(diǎn)的下降沿時間點(diǎn)前B節(jié)點(diǎn)的電壓在I. 25V左右。從上面的實(shí)驗(yàn)結(jié)果可以看出,采用現(xiàn)有技術(shù)方案時,在輸入信號上升沿的起始B節(jié)點(diǎn)的電壓只能被上拉到O. 5V左右,距離到B節(jié)點(diǎn)期望的工作電壓有較大差距,而采用本實(shí)用新型的方法能夠在輸入信號上升沿的起始就達(dá)到B節(jié)點(diǎn)期望的工作電壓,從而提高數(shù)據(jù)的傳輸速率?!0149]以上所述,僅為本實(shí)用新型的較佳實(shí)施例而已,并非用于限定本實(shí)用新型的保護(hù)范圍。
權(quán)利要求1.一種輸出控制電路,其特征在于,該輸出控制電路包括當(dāng)檢測的輸出電壓達(dá)到設(shè)置的輸出電壓閾值時輸出去使能信號的信號反饋電路;以及 接收到信號反饋電路的去使能信號后停止轉(zhuǎn)換電路工作的使能控制電路。
2.根據(jù)權(quán)利要求I所述的輸出控制電路,其特征在于,所述輸出控制電路還包括在檢測到輸入信號時觸發(fā)信號反饋電路和使能控制電路的邊緣檢測器。
3.根據(jù)權(quán)利要求I所述的輸出控制電路,其特征在于,所述信號反饋電路包括 當(dāng)檢測的輸出電壓達(dá)到設(shè)置的輸出電壓閾值時發(fā)送觸發(fā)信號的閾值檢測電路;以及 接收到閾值檢測電路的觸發(fā)信號后向使能控制電路輸出去使能信號的去使能信號產(chǎn)生電路。
4.根據(jù)權(quán)利要求3所述的輸出控制電路,其特征在于,所述閾值檢測電路由施密特輸入緩沖器實(shí)現(xiàn)。
5.根據(jù)權(quán)利要求3所述的輸出控制電路,其特征在于,所述使能控制電路,為根據(jù)去使能信號停止向高驅(qū)動強(qiáng)度緩沖器輸出使能信號的使能控制電路。
6.根據(jù)權(quán)利要求3所述的輸出控制電路,其特征在于,所述去使能信號產(chǎn),生電路為通過觸發(fā)信號觸發(fā)異或結(jié)構(gòu)的邏輯控制電路產(chǎn)生去使能信號的去使能信號產(chǎn)生電路。
7.根據(jù)權(quán)利要求3所述的輸出控制電路,其特征在于,所述使能控制電路為根據(jù)去使能信號翻轉(zhuǎn)向高驅(qū)動強(qiáng)度緩沖器輸出使能信號的反相器的狀態(tài)用以停止向高驅(qū)動強(qiáng)度緩沖器輸出使能信號的使能控制電路。
8.根據(jù)權(quán)利要求I所述的輸出控制電路,其特征在于,所述信號反饋電路包括當(dāng)檢測的輸出電壓達(dá)到設(shè)置的高電壓閾值時輸出去使能信號的高電壓信號反饋電路;以及 當(dāng)檢測的輸出電壓達(dá)到設(shè)置的低電壓閾值時輸出去使能信號的低電壓信號反饋電路。
9.根據(jù)權(quán)利要求8所述的輸出控制電路,其特征在于,所述高電壓信號反饋電路及低電壓信號反饋電路均由比較器實(shí)現(xiàn)。
10.根據(jù)權(quán)利要求I所述的輸出控制電路,其特征在于,所述使能控制電路還為接收到輸入使能信號后向高驅(qū)動強(qiáng)度緩沖器輸出使能信號的使能控制電路。
11.根據(jù)權(quán)利要求2所述的輸出控制電路,其特征在于,所述使能控制電路還為檢測轉(zhuǎn)換電路為單向工作時向邊緣檢測器輸出單向工作信號的使能控制電路; 相應(yīng)地,所述邊緣檢測器為根據(jù)單向工作信號觸發(fā)信號反饋電路和使能控制電路的邊緣檢測器。
12.根據(jù)權(quán)利要求3所述的輸出控制電路,其特征在于,所述輸出電壓閾值包括高電壓閾值和/或低電壓閾值。
13.一種轉(zhuǎn)換電路,其特征在于,該轉(zhuǎn)換電路包括輸入緩沖器、高強(qiáng)度驅(qū)動緩沖器、以及輸出控制電路;所述輸出控制電路包括 在檢測到輸入信號時觸發(fā)信號反饋電路和使能控制電路的邊緣檢測器; 當(dāng)檢測的輸出電壓達(dá)到設(shè)置的輸出電壓閾值時輸出去使能信號的信號反饋電路;以及 接收到信號反饋電路的去使能信號后停止轉(zhuǎn)換電路工作的使能控制電路; 所述輸入緩沖器為向所述輸出控制電路提供輸入信號的輸入緩沖器;所述高強(qiáng)度驅(qū)動緩沖器為被所述輸出控制電路控制的輸出信號的高強(qiáng)度驅(qū)動緩沖器。
14.根據(jù)權(quán)利要求13所述的轉(zhuǎn)換電路,其特征在于,所述信號反饋電路包括當(dāng)檢測的輸出電壓達(dá)到設(shè)置的輸出電壓閾值時發(fā)送觸發(fā)信號的閾值檢測電路;以及; 接收到閾值檢測電路的觸發(fā)信號后向使能控制電路輸出去使能信號的去使能信號產(chǎn)生電路。
15.根據(jù)權(quán)利要求14所述的轉(zhuǎn)換電路,其特征在于,所述閾值檢測電路由施密特輸入緩沖器實(shí)現(xiàn)。
16.根據(jù)權(quán)利要求14所述的轉(zhuǎn)換電路,其特征在于,所述使能控制電路為根據(jù)去使能信號停止向高驅(qū)動強(qiáng)度緩沖器輸出使能信號的使能控制電路。
17.根據(jù)權(quán)利要求14所述的轉(zhuǎn)換電路,其特征在于,所述去使能信號產(chǎn)生電路為通過觸發(fā)信號觸發(fā)異或結(jié)構(gòu)的邏輯控制電路產(chǎn)生去使能信號的去使能信號產(chǎn)生電路。
18.根據(jù)權(quán)利要求14所述的轉(zhuǎn)換電路,其特征在于,所述使能控制電路,為根據(jù)去使能信號翻轉(zhuǎn)向高驅(qū)動強(qiáng)度緩沖器輸出使能信號的反相器的狀態(tài)用以停止向高驅(qū)動強(qiáng)度緩沖器輸出使能信號的使能控制電路。
19.根據(jù)權(quán)利要求13所述的轉(zhuǎn)換電路,其特征在于,所述信號反饋電路包括當(dāng)檢測的輸出電壓達(dá)到設(shè)置的高電壓閾值時輸出去使能信號的高電壓信號;以及 當(dāng)檢測的輸出電壓達(dá)到設(shè)置的低電壓閾值時輸出去使能信號的低電壓信號反饋電路。
20.根據(jù)權(quán)利要求19所述的轉(zhuǎn)換電路,其特征在于,所述高電壓信號反饋電路及低電壓信號反饋電路均由比較器實(shí)現(xiàn)。
21.根據(jù)權(quán)利要求13所述的轉(zhuǎn)換電路,其特征在于,所述使能控制電路還為接收到輸入使能信號后向高驅(qū)動強(qiáng)度緩沖器輸出使能信號的使能控制電路。
22.根據(jù)權(quán)利要求13所述的轉(zhuǎn)換電路,其特征在于,所述使能控制電路,還為檢測轉(zhuǎn)換電路為單向工作時向邊緣檢測器輸出單向工作信號的使能控制電路; 相應(yīng)地,所述邊緣檢測器為根據(jù)單向工作信號觸發(fā)信號反饋電路和使能控制電路的邊緣檢測器。
23.根據(jù)權(quán)利要求13所述的轉(zhuǎn)換電路,其特征在于,所述輸出電壓閾值包括高電壓閾值和/或低電壓閾值。
24.一種雙向信號接口,其特征在于,所述雙向信號接口包括兩組以上輸出控制電路;所述輸出控制電路包括 當(dāng)檢測的輸出電壓達(dá)到設(shè)置的雙向信號接口轉(zhuǎn)換電路的輸出電壓閾值時輸出去使能信號的信號反饋電路;以及 接收到信號反饋電路的去使能信號后停止轉(zhuǎn)換電路工作的使能控制電路。
25.根據(jù)權(quán)利要求24所述的雙向信號接口,其特征在于,所述輸出控制電路還包括在檢測到輸入信號時,觸發(fā)信號反饋電路和使能控制電路的邊緣檢測器。
26.根據(jù)權(quán)利要求24所述的雙向信號接口,其特征在于,所述信號反饋電路包括 當(dāng)檢測的輸出電壓達(dá)到設(shè)置的輸出電壓閾值時發(fā)送觸發(fā)信號的閾值檢測電路;以及 接收到閾值檢測電路的觸發(fā)信號后向使能控制電路輸出去使能信號的去使能信號產(chǎn)生電路。
27.根據(jù)權(quán)利要求26所述的雙向信號接口,其特征在于,所述閾值檢測電路由施密特輸入緩沖器實(shí)現(xiàn)。
28.根據(jù)權(quán)利要求26所述的雙向信號接口,其特征在于,所述使能控制電路為根據(jù)去使能信號停止向高驅(qū)動強(qiáng)度緩沖器輸出使能信號,去使能高驅(qū)動強(qiáng)度緩沖器的使能控制電路。
29.根據(jù)權(quán)利要求26所述的雙向信號接口,其特征在于,所述去使能信號產(chǎn)生電路為通過觸發(fā)信號觸發(fā)異或結(jié)構(gòu)的邏輯控制電路產(chǎn)生去使能信號的去使能信號產(chǎn)生電路。
30.根據(jù)權(quán)利要求26所述的雙向信號接口,其特征在于,所述使能控制電路為根據(jù)去使能信號翻轉(zhuǎn)向高驅(qū)動強(qiáng)度緩沖器輸出使能信號的反相器的狀態(tài)用以停止向高驅(qū)動強(qiáng)度緩沖器輸出使能信號。
31.根據(jù)權(quán)利要求24所述的雙向信號接口,其特征在于,所述信號反饋電路包括當(dāng)檢測的輸出電壓達(dá)到設(shè)置的高電壓閾值時輸出去使能信號的高電壓信號反饋電路;以及 當(dāng)檢測的輸出電壓達(dá)到設(shè)置的低電壓閾值時輸出去使能信號的低電壓信號反饋電路。
32.根據(jù)權(quán)利要求31所述的雙向信號接口,其特征在于,所述高電壓信號反饋電路及低電壓信號反饋電路均由比較器實(shí)現(xiàn)。
33.根據(jù)權(quán)利要求24所述的雙向信號接口,其特征在于,所述使能控制電路還為接收到輸入使能信號后向高驅(qū)動強(qiáng)度緩沖器輸出使能信號的使能控制電路。
34.根據(jù)權(quán)利要求25所述的雙向信號接口,其特征在于,所述使能控制電路還為檢測轉(zhuǎn)換電路為單向工作時,向邊緣檢測器輸出單向工作信號的使能控制電路; 相應(yīng)地,所述邊緣檢測器為根據(jù)單向工作信號觸發(fā)信號反饋電路和使能控制電路的邊緣檢測器。
35.根據(jù)權(quán)利要求24所述的雙向信號接口,其特征在于,所述輸出電壓閾值包括高電壓閾值和/或低電壓閾值。
36.一種電子設(shè)備,所述電子設(shè)備包括雙向信號接口,其特征在于,所述雙向信號接口包括兩組以上輸出控制電路;所述輸出控制電路包括 當(dāng)檢測的輸出電壓達(dá)到設(shè)置的雙向信號接口轉(zhuǎn)換電路的輸出電壓閾值時輸出去使能信號的信號反饋電路;以及 接收到信號反饋電路的去使能信號后停止轉(zhuǎn)換電路工作的使能控制電路。
專利摘要本實(shí)用新型公開了一種輸出控制電路,設(shè)置輸出電壓閾值;在轉(zhuǎn)換電路工作時,檢測輸出電壓,并將輸出電壓值與設(shè)置的輸出電壓閾值進(jìn)行比較,當(dāng)輸出電壓達(dá)到設(shè)置的輸出電壓閾值時,輸出去使能信號,停止轉(zhuǎn)換電路工作;本實(shí)用新型同時還公開了一種轉(zhuǎn)換電路、雙向信號接口及電子設(shè)備,通過本實(shí)用新型的方案,能夠?qū)崿F(xiàn)對雙向信號接口輸出電壓的控制,使轉(zhuǎn)換后輸出電壓達(dá)到期望值,從而提高數(shù)據(jù)的傳輸速率,滿足用戶的需求。
文檔編號G05B19/042GK202600407SQ20112053612
公開日2012年12月12日 申請日期2011年12月15日 優(yōu)先權(quán)日2011年12月15日
發(fā)明者黃雷 申請人:快捷半導(dǎo)體(蘇州)有限公司