欧美在线观看视频网站,亚洲熟妇色自偷自拍另类,啪啪伊人网,中文字幕第13亚洲另类,中文成人久久久久影院免费观看 ,精品人妻人人做人人爽,亚洲a视频

以ep2c5t144為核心的數(shù)字電子電路實(shí)驗(yàn)裝置的制作方法

文檔序號:2626904閱讀:372來源:國知局
專利名稱:以ep2c5t144為核心的數(shù)字電子電路實(shí)驗(yàn)裝置的制作方法
技術(shù)領(lǐng)域
本實(shí)用新型涉及電子類,為提供一種用于數(shù)字電子電路學(xué)習(xí)的一種實(shí)驗(yàn)裝置,尤其是以EP2C5T144£§-FPGA集成電路為核心元件且具有多種外圍電路的以EP2C5T144為核心的數(shù)字電子電路實(shí)驗(yàn)裝置。
背景技術(shù)
目前,電子器件設(shè)計(jì)及生產(chǎn)技術(shù)高速發(fā)展,各種新電子器件層出不窮,其中數(shù)字邏輯電路由分立邏輯單元的小規(guī)模數(shù)字集成電路發(fā)展成為千萬入門級的可編程邏輯器件。在數(shù)字電子電路學(xué)習(xí)過程中需要通過實(shí)驗(yàn)來把書本上的理論轉(zhuǎn)化為具體電路的實(shí)際應(yīng)用。以往的實(shí)驗(yàn)裝置基本是以獨(dú)立功能的單元邏輯芯片作為實(shí)驗(yàn)器件,由于邏輯単元形式多種多樣造成需要的實(shí)驗(yàn)器件偏多、實(shí)驗(yàn)裝置相對龐大。

實(shí)用新型內(nèi)容本實(shí)用新型的目的在于提供ー種以EP2C5T144£§-FPGA為核心的數(shù)字電子電路實(shí)驗(yàn)裝置,通過編程方式完成不同的邏輯功能實(shí)驗(yàn),以代替用分立邏輯單元的小規(guī)模數(shù)字集成電路組成的數(shù)字電子電路實(shí)驗(yàn)裝置,并做到實(shí)驗(yàn)裝置體積小、實(shí)用性強(qiáng)的特點(diǎn)。本實(shí)用新型以EP2C5T144C8-FPGA集成電路作為核心器件,并包括由發(fā)光二極管構(gòu)成的LED發(fā)光管電路、由數(shù)碼管構(gòu)成的LED數(shù)碼管電路、由點(diǎn)陣液晶顯示器件構(gòu)成用于輸出電路邏輯狀態(tài)信息顯示的LCD顯示電路、為各部分電路供電的電源電路,該電源電路為直流穩(wěn)壓電源電路、控制輸入邏輯功能狀態(tài)的邏輯狀態(tài)輸入開關(guān)、用于EP2C5T144C8器件內(nèi)部程序?qū)懭氲腏TAG下載接ロ。本實(shí)驗(yàn)電路的各部分器件均安裝在一塊雙面印刷電路板上,接ロ部分由板上接ロ引出。并且將以上電路器件安裝于工程塑料構(gòu)成的外殼中。本實(shí)驗(yàn)電路由EP2C5T144C8-FPGA集成電路作為核心器件,并由邏輯狀態(tài)輸入開關(guān)輸入邏輯狀態(tài)、由LED發(fā)光管電路、LED數(shù)碼管電路、LCD顯示電路等裝置顯示輸出邏輯狀態(tài)或電路輸出信息,通過編程由EP2C5T144C8使FPGA集成電路完成不同的邏輯功能,并由JTAG下載接ロ電路下載到FPGA集成電路中運(yùn)行。本實(shí)用新型的優(yōu)點(diǎn)在干FPGA集成電路構(gòu)成的實(shí)驗(yàn)裝置具有結(jié)構(gòu)簡單、功能全面、節(jié)能綠色環(huán)保、實(shí)用性強(qiáng)以及成本低的優(yōu)點(diǎn)。

圖I為本實(shí)用新型的電路結(jié)構(gòu)圖。附圖序號說明1. LED發(fā)光管電路、2. LED數(shù)碼管電路、3. EP2C5T144C8、4. LCD顯示電路、5.電源電路、6.邏輯狀態(tài)輸入開關(guān)、7. JTAG下載接ロ。
具體實(shí)施方式
如附圖I所示,為本實(shí)用新型的電路結(jié)構(gòu)圖,如圖所示,本實(shí)用新型是以EP2C5T144C8-FPGA集成電路作為核心器件,主要包括由8個高亮紅色發(fā)光二極管構(gòu)成的LED發(fā)光管電路I、由6位共陽8字O. 5寸數(shù)碼管構(gòu)成的LED數(shù)碼管電路2、能夠完成可編程電路邏輯功能的EP2C5T144C8 3、由12864點(diǎn)陣液晶顯示器件構(gòu)成用于輸出電路邏輯狀態(tài)信息顯示的LCD顯示電路4、負(fù)責(zé)給各部分電路供電的電源電路5,其為直流穩(wěn)壓電源電路、控制輸入邏輯功能狀態(tài)的邏輯狀態(tài)輸入開關(guān)6、用于EP2C5T144C8 3器件內(nèi)部程序?qū)懭氲腏TAG下載接ロ 7。本實(shí)驗(yàn)電路的各部分器件均安裝在一塊雙面印刷電路板上,接ロ部分由板上接ロ引出。并且將以上電路器件安裝于工程塑料構(gòu)成的外殼中。本實(shí)驗(yàn)電路由EP2C5T144C8-FPGA集成電路作為核心器件,并由8位邏輯狀態(tài)輸入開關(guān)6輸入邏輯狀態(tài)、由LED發(fā)光管電路I、LED數(shù)碼管電路2、IXD顯示電路4等裝置顯示輸出邏輯狀態(tài)或電路輸出信息,通過編程由EP2C5T144C8 3使FPGA集成電路完成不同的邏輯功能,并由JTAG下載接ロ 7電路下載到FPGA集成電路中運(yùn)行。 而可編程邏輯元件內(nèi)部集成眾多功能模塊可以通過編程方式完成不同的邏輯功 能狀態(tài)并且體積小巧、相對于分立邏輯功能集成電路成本較低、功耗小,因此非常適合于用作數(shù)字電子電路實(shí)驗(yàn)裝置。本實(shí)驗(yàn)裝置的EP2C5T144C8-FPGA集成電路作為核心器件,其主要性能參數(shù)為(1)EP2C5T144C8采用TQFP-144封裝形式。(2)外部時鐘 50 MHz。(3)邏輯塊/元件數(shù)為4608。
權(quán)利要求1.ー種以EP2C5T144為核心的數(shù)字電子電路實(shí)驗(yàn)裝置,其特征在干以能夠完成邏輯功能的可編程集成電路EP2C5T144C8 (3)作為核心器件,并包括由發(fā)光二極管構(gòu)成的LED發(fā)光管電路(I)、由數(shù)碼管構(gòu)成的LED數(shù)碼管電路(2)、由點(diǎn)陣液晶顯示器件構(gòu)成用于輸出電路邏輯狀態(tài)信息顯示的LCD顯示電路(4)、為各部分電路供電的電源電路(5),該電源電路(5)為直流穩(wěn)壓電源電路、控制輸入邏輯功能狀態(tài)的邏輯狀態(tài)輸入開關(guān)(6)、用于EP2C5T144C8 (3)器件內(nèi)部程序?qū)懭氲腏TAG下載接ロ(7)。
2.依據(jù)權(quán)利要求I所述的以EP2C5T144為核心的數(shù)字電子電路實(shí)驗(yàn)裝置,其特征在于該電源電路(5)為直流穩(wěn)壓電源電路。
3.依據(jù)權(quán)利要求I所述的以EP2C5T144為核心的數(shù)字電子電路實(shí)驗(yàn)裝置,其特征在于實(shí)驗(yàn)電路的各部分器件安裝在一塊雙面印刷電路板上,該電路板安裝于工程塑料構(gòu)成的外殼中,接ロ部分由板上接ロ引出。
專利摘要本實(shí)用新型為提供一種以EP2C5T144為核心的數(shù)字電子電路實(shí)驗(yàn)裝置,屬于電子類,主要包括LED發(fā)光管電路、LED數(shù)碼管電路、EP2C5T144C8、LCD顯示電路、電源電路,邏輯狀態(tài)輸入開關(guān)、JTAG下載接口,本實(shí)驗(yàn)電路由EP2C5T144C8-FPGA集成電路作為核心器件,并由8位邏輯狀態(tài)輸入開關(guān)輸入邏輯狀態(tài)、由LED發(fā)光管電路、LED數(shù)碼管電路、LCD顯示電路等裝置顯示輸出邏輯狀態(tài)或電路輸出信息,通過編程由EP2C5T144C8使FPGA集成電路完成不同的邏輯功能,并由JTAG下載接口電路下載到FPGA集成電路中運(yùn)行。具有結(jié)構(gòu)簡單、功能全面、節(jié)能綠色環(huán)保、實(shí)用性強(qiáng)以及成本低的優(yōu)點(diǎn)。
文檔編號G09B23/18GK202487042SQ201220024628
公開日2012年10月10日 申請日期2012年1月19日 優(yōu)先權(quán)日2012年1月19日
發(fā)明者姜航, 張彤, 楊曉慧, 谷赫, 趙丹華, 鄒鳳華 申請人:長春大學(xué)
網(wǎng)友詢問留言 已有0條留言
  • 還沒有人留言評論。精彩留言會獲得點(diǎn)贊!
1
临泉县| 汕尾市| 温泉县| 金寨县| 青州市| 桃江县| 荆门市| 双鸭山市| 八宿县| 武冈市| 荥阳市| 友谊县| 乐都县| 永年县| 万年县| 壤塘县| 陈巴尔虎旗| 海门市| 武宁县| 尉氏县| 交口县| 长泰县| 黎城县| 桑日县| 文山县| 汶上县| 什邡市| 嵊州市| 海林市| 崇阳县| 新巴尔虎右旗| 潮安县| 吴旗县| 呼图壁县| 顺昌县| 和田县| 邓州市| 紫云| 兴安县| 萨迦县| 尼木县|