專利名稱:電壓驅(qū)動裝置的制作方法
技術(shù)領(lǐng)域:
本發(fā)明涉及一種輸出與灰度等級數(shù)據(jù)對應(yīng)的驅(qū)動電壓的電壓驅(qū)動裝置,特別涉及一種用于電壓驅(qū)動型顯示面板等的顯示驅(qū)動器。
背景技術(shù):
近幾年來,平板顯示器向著大畫面化、高精細化、多灰度等級化的方向發(fā)展的同時,也向著薄型化、輕量化以及低成本化的方向發(fā)展。在這種背景下,顯示驅(qū)動器需要通過降低多個輸出端之間的偏差,提高顯示圖像質(zhì)量的均勻性的性能。隨著由多灰度等級化帶來的用于顯示到顯示面板上的灰度等級數(shù)的增加,用于選擇灰度等級電壓的解碼器的電路面積也增大。例如,以顯示數(shù)據(jù)的灰度等級數(shù)為“6比特”時的解碼器電路面積為標(biāo)準(zhǔn),則顯示數(shù)據(jù)的灰度等級數(shù)為“8比特”時的解碼器電路面積為“6比特”時的解碼器電路面積的4倍,顯示數(shù)據(jù)的灰度等級數(shù)為“10比特”時的解碼器電路面積為“6比特”時的解碼器電路面積的8倍。隨著灰度等級數(shù)的增加,解碼器電路面積和其他電路面積增大,相應(yīng)的,成本也會增加。
解決此課題的一個方法為用解碼器從一個顯示數(shù)據(jù)中選擇兩個灰度等級電壓,然后利用具有2輸入1輸出的運算放大器電路,將該解碼器所選擇的兩個灰度等級電壓生成為一個灰度等級電壓并輸出。應(yīng)用此方法,可以在不增大解碼器電路面積的情況下,增加灰度等級數(shù)。
圖11表示現(xiàn)有的電壓驅(qū)動裝置的結(jié)構(gòu)?,F(xiàn)有的電壓驅(qū)動裝置包括n個(n是自然數(shù))輸入鎖存器(Latch)L901-1~L901-n、n個輸出鎖存器L902-1~L902-n、n個解碼器(Decoder)D903-1~D903-n以及n個運算放大器A905-1~A905-n。n個解碼器D903-1~D903-n連續(xù)配置,相鄰的解碼器互相位于近旁。n個運算放大器A905-1~A905-n連續(xù)配置,相鄰的運算放大器互相位于近旁。n個輸出節(jié)點N900-1~N900-n中的每個節(jié)點,與用于驅(qū)動顯示面板上的一個像素的電壓驅(qū)動型元件(無圖示)連接。另外,n個顯示數(shù)據(jù)DATA(1)~DATA(2k)分別對應(yīng)顯示面板上的一個像素,并表示該像素的灰度等級數(shù)。在該裝置中,通過將對應(yīng)于顯示數(shù)據(jù)DATA(1)~DATA(2k)的驅(qū)動電壓提供給n個輸出節(jié)點N900-1~N900-n,來驅(qū)動顯示面板。
下面,對圖11所示的電壓驅(qū)動裝置的操作進行說明。輸入鎖存器L901-1獲取顯示數(shù)據(jù)DATA(1),并輸出所得到的顯示數(shù)據(jù)DATA(1)。輸出鎖存器L902-1按照規(guī)定的時間,獲取輸入鎖存器L902-1所輸出的顯示數(shù)據(jù)DATA(1),并輸出所得到的顯示數(shù)據(jù)DATA(1)。
解碼器D903-1接收到輸出鎖存器L902-1輸出的顯示數(shù)據(jù)DATA(1)后,從(m/2)個灰度等級電壓V0、V2、V4......V(m-3)、V(m-1)中選擇一個或兩個灰度等級電壓,并輸出與所選擇的一個或兩個灰度等級電壓對應(yīng)的兩個選擇電壓VA、VB。選擇電壓VA從輸出端903-1A輸出。選擇電壓VB從輸出端903-1B輸出。灰度等級電壓V0~V(m-1)分別對應(yīng)顯示數(shù)據(jù)的灰度等級數(shù)。例如,灰度等級電壓V0對應(yīng)灰度等級數(shù)“0”,灰度等級電壓V2對應(yīng)灰度等級數(shù)“2”,灰度等級電壓V(m-1)對應(yīng)灰度等級數(shù)“m-1”。即,對應(yīng)灰度等級數(shù)“1”的灰度等級電壓V1(V0<V1<V2)不會輸入到解碼器D903-1~D903-n中。
運算放大器A905-1用輸入端905-1C接收選擇電壓VA,用輸入端905-1D接收選擇電壓VB。運算放大器A905-1輸出驅(qū)動電壓,該驅(qū)動電壓為兩個選擇電壓VA、VB的中間電壓。例如,當(dāng)兩個選擇電壓VA、VB都相當(dāng)于灰度等級電壓V0時,輸出相當(dāng)于灰度等級電壓V0的驅(qū)動電壓;當(dāng)兩個選擇電壓VA、VB中的一個選擇電壓相當(dāng)于灰度等級電壓V0而另一個選擇電壓相當(dāng)于灰度等級電壓V2時,輸出相當(dāng)于灰度等級電壓V1的驅(qū)動電壓。
運算放大器A905-1所輸出的驅(qū)動電壓,輸出到輸出節(jié)點N900-1。
如上所述,能夠減半輸入到解碼器D903-1~D903-n的灰度等級電壓的個數(shù),所以能夠減少構(gòu)成解碼器的晶體管的個數(shù)。由此,可以抑制解碼器電路面積的增大。
專利文獻1日本專利特開2001-34234號公報專利文獻2日本專利特開2000-183747號公報專利文獻3日本專利特開平9-26765號公報發(fā)明內(nèi)容但是,連接各解碼器及各運算放大器與電源(無圖示)之間的配線的每單位長度都具有阻抗值(配線阻抗)。因此,供給各個電路的電源電壓會產(chǎn)生偏差。這樣,如果供給各個電路的電源電壓產(chǎn)生偏差,則各個電路輸出的電壓將會產(chǎn)生基于該電源電壓偏差的誤差。另外,向各個解碼器提供灰度等級電壓的配線也具有配線阻抗,所以提供給各個解碼器的灰度等級電壓的電壓值也可能產(chǎn)生偏差。例如,由于解碼器D903-1與解碼器D903-n物理上相距最遠,所以提供給解碼器D903-1的灰度等級電壓的電壓值與提供給解碼器D903-n的灰度等級電壓的電壓值,可能會有很大的偏差。
另外,由于連接解碼器和運算放大器的兩條配線(例如,連接輸出端903-1A與輸入端905-1C的配線和連接輸出端903-1B與輸入端905-1D的配線)也具有配線阻抗,所以解碼器所輸出的兩個選擇電壓VA、VB會產(chǎn)生基于該配線阻抗的誤差。
而且,構(gòu)成各個解碼器以及各個運算放大器的晶體管具有特性偏差。基于該晶體管的特性偏差,各個電路輸出的電壓會產(chǎn)生誤差。特別是,各個運算放大器受到該晶體管特性偏差的影響顯著。
如上所述,由于提供給各個電路的電源電壓的偏差和構(gòu)成各個電路的晶體管的特性偏差,n個驅(qū)動電壓之間會分別產(chǎn)生誤差。即,n個驅(qū)動電壓產(chǎn)生偏差。由于所述驅(qū)動電壓的偏差,在整個顯示面板上,顯示圖像質(zhì)量不均勻。特別是,若在鄰接的像素之間的驅(qū)動電壓的偏差很大,則鄰接的像素的亮度相差很大,導(dǎo)致顯示圖像質(zhì)量明顯下降。
本發(fā)明的目的在于,通過平均各個驅(qū)動電壓的誤差,降低驅(qū)動電壓的偏差,提高顯示圖像質(zhì)量的均勻性。
根據(jù)本發(fā)明的一個方面,電壓驅(qū)動裝置包括第1解碼器、第2解碼器、第1及第2差動放大電路、第1連接切換電路和輸出切換電路。第1解碼器接收第1灰度等級數(shù)據(jù)并輸出兩個選擇電壓。第2解碼器接收第2灰度等級數(shù)據(jù)并輸出兩個選擇電壓。第1連接切換電路將所述第1及第2解碼器中的一個解碼器與所述第1差動放大電路對應(yīng)連接,且將另一個解碼器與所述第2差動放大電路對應(yīng)連接。輸出切換電路與通過所述第1連接切換電路的對應(yīng)連接聯(lián)動地,將所述第1及第2差動放大電路中的一個差動放大電路與第1輸出節(jié)點對應(yīng)連接,且將另一個差動放大電路與所述第2輸出節(jié)點對應(yīng)連接。所述第1及第2解碼器分別根據(jù)所得到的灰度等級數(shù)據(jù),從多個灰度等級電壓中選擇任意一個灰度等級電壓,并將與所選擇的一個灰度等級電壓的電壓值相等的兩個電壓作為所述兩個選擇電壓輸出,或者從所述多個灰度等級電壓中選擇任意兩個灰度等級電壓,并將所選擇的兩個灰度等級電壓作為所述兩個選擇電壓輸出。所述第1及第2差動放大電路分別按照規(guī)定的比例,合成從通過所述第1連接切換電路與自身對應(yīng)連接的解碼器接收的兩個選擇電壓,生成驅(qū)動電壓,并向通過所述輸出切換電路與自身對應(yīng)連接的輸出節(jié)點輸出所生成的驅(qū)動電壓。
在所述電壓驅(qū)動裝置中,可以平均化驅(qū)動電壓的誤差。因此,該電壓驅(qū)動裝置在抑制多灰度等級顯示中解碼器電路面積的增大的同時,不損害顯示圖像質(zhì)量的情況下,與現(xiàn)有的電壓驅(qū)動裝置相比,能夠提高顯示圖像質(zhì)量的均勻性。
較佳地,所述第1連接切換電路及所述輸出切換電路各具有第1模式和第2模式。在所述第1模式中,所述第1連接切換電路將所述第1解碼器與所述第1差動放大電路對應(yīng)連接,且將所述第2解碼器與所述第2差動放大電路對應(yīng)連接;所述輸出切換電路將所述第1差動放大電路與所述第1輸出節(jié)點對應(yīng)連接,且將所述第2差動放大電路與所述第2輸出節(jié)點對應(yīng)連接。而在所述第2模式中,所述第1連接切換電路將所述第1解碼器與所述第2差動放大電路對應(yīng)連接,且將所述第2解碼器與所述第1差動放大電路對應(yīng)連接;所述輸出切換電路將所述第1差動放大電路與所述第2輸出節(jié)點對應(yīng)連接,且將所述第2差動放大電路與所述第1輸出節(jié)點對應(yīng)連接。
較佳地,所述第1連接切換電路包括第1輸入部、第2輸入部、第1輸出部和第2輸出部。第1輸入部接收所述第1解碼器輸出的兩個選擇電壓。第2輸入部接收所述第2解碼器輸出的兩個選擇電壓。第1輸出部輸出所述第1及第2輸入部中的一個輸入部所接收的兩個選擇電壓。第2輸出部輸出所述第1及第2輸入部中的另一個輸入部所接收的兩個選擇電壓。所述第1差動放大電路接收所述第1連接切換電路的第1輸出部輸出的兩個選擇電壓。所述第2差動放大電路接收所述第1連接切換電路的第2輸出部輸出的兩個選擇電壓。
較佳地,所述電壓驅(qū)動裝置進一步包括第1輸出鎖存器、第2輸出鎖存器、第3輸出鎖存器、第4輸出鎖存器、第5輸出鎖存器、第6輸出鎖存器、第3至第6解碼器、輸入切換電路、第3至第6差動放大電路、第2連接切換電路和第3連接切換電路。第1輸出鎖存器獲取所述第1顯示數(shù)據(jù)。第2輸出鎖存器獲取所述第2顯示數(shù)據(jù)。第3輸出鎖存器獲取第3顯示數(shù)據(jù)。第4輸出鎖存器獲取第4顯示數(shù)據(jù)。第5輸出鎖存器獲取第5顯示數(shù)據(jù)。第6輸出鎖存器獲取第6顯示數(shù)據(jù)。輸入切換電路將所述第1至第6輸出鎖存器與所述第1至第6解碼器一一對應(yīng)連接。第2連接切換電路將所述第3及第4解碼器中的一個解碼器與所述第3差動放大電路對應(yīng)連接,且將另一個解碼器與所述第4差動放大電路對應(yīng)連接。第3連接切換電路將所述第5及第6解碼器中的一個解碼器與所述第5差動放大電路對應(yīng)連接,且將另一個解碼器與所述第6差動放大電路對應(yīng)連接。所述輸出切換電路與通過所述輸入切換電路的對應(yīng)連接以及與通過所述第1至所述第3連接切換電路的對應(yīng)連接聯(lián)動地,將所述第1至第6差動放大電路與所述第1及第2輸出節(jié)點和第3至第6輸出節(jié)點一一對應(yīng)連接。所述第1至第6解碼器分別根據(jù)通過所述輸入切換電路與自身對應(yīng)連接的輸出鎖存器所獲取的灰度等級數(shù)據(jù),從多個灰度等級電壓中選擇任意一個灰度等級電壓,并將與所選擇的一個灰度等級電壓的電壓值相等的兩個電壓作為兩個選擇電壓輸出,或者從所述多個灰度等級電壓中選擇任意兩個灰度等級電壓,并將所選擇的兩個灰度等級電壓作為所述兩個選擇電壓輸出。所述第1及第2差動放大電路分別按照規(guī)定的比例,合成從通過所述第1連接切換電路與自身對應(yīng)連接的解碼器接收的兩個選擇電壓,生成驅(qū)動電壓,并向通過所述輸出切換電路與自身對應(yīng)連接的輸出節(jié)點輸出所生成的驅(qū)動電壓。所述第3及第4差動放大電路分別按照規(guī)定的比例,合成從通過所述第2連接切換電路與自身對應(yīng)連接的解碼器接收的兩個選擇電壓,生成驅(qū)動電壓,并向通過所述輸出切換電路與自身對應(yīng)連接的輸出節(jié)點輸出所生成的驅(qū)動電壓。所述第5及第6差動放大電路分別按照規(guī)定的比例,合成從通過所述第3連接切換電路與自身對應(yīng)連接的解碼器接收的兩個選擇電壓,生成驅(qū)動電壓,并向通過所述輸出切換電路與自身對應(yīng)連接的輸出節(jié)點輸出所生成的驅(qū)動電壓。
在所述電壓驅(qū)動裝置中,例如,對于每個R、G、B成分,可以平均化驅(qū)動電壓的偏差。
較佳地,所述第1解碼器與所述第2解碼器物理上互相鄰接。所述第1差動放大電路與所述第2差動放大電路物理上互相鄰接。所述輸入切換電路具有第1模式和第2模式。在所述第1模式中,所述輸入切換電路將所述第1輸出鎖存器與所述第1解碼器對應(yīng)連接,且將所述第2輸出鎖存器與所述第2解碼器對應(yīng)連接。在所述第2模式中,所述輸入切換電路將所述第1輸出鎖存器與所述第2解碼器對應(yīng)連接,且將所述第2輸出鎖存器與所述第1解碼器對應(yīng)連接。所述第1連接切換電路具有第3模式和第4模式。在所述第3模式中,所述第1連接切換電路將所述第1解碼器與所述第1差動放大電路對應(yīng)連接,且將所述第2解碼器與所述第2差動放大電路對應(yīng)連接。在所述第4模式中,所述第1連接切換電路將所述第1解碼器與所述第2差動放大電路對應(yīng)連接,且將所述第2解碼器與所述第1差動放大電路對應(yīng)連接。所述輸出切換電路具有第5模式和第6模式。在所述第5模式中,所述輸出切換電路將所述第1差動放大電路與所述第1輸出節(jié)點對應(yīng)連接,且將所述第2差動放大電路與所述第2輸出節(jié)點對應(yīng)連接。在所述第6模式中,所述輸出切換電路將所述第1差動放大電路與所述第2輸出節(jié)點對應(yīng)連接,且將所述第2差動放大電路與所述第1輸出節(jié)點對應(yīng)連接。當(dāng)所述輸入切換電路處于第1模式且所述第1連接切換電路處于第3模式時,或者,當(dāng)所述輸入切換電路處于第2模式且所述第1連接切換電路處于第4模式時,所述輸出切換電路為第5模式。當(dāng)所述輸入切換電路處于第1模式且所述第1連接切換電路處于第4模式時,或者,當(dāng)所述輸入切換電路處于第2模式且所述第1連接切換電路處于第3模式時,所述輸出切換電路為第6模式。
較佳地,所述電壓驅(qū)動裝置進一步包括第1至第6輸入鎖存器、第1及第2輸出鎖存器、第3至第6輸出鎖存器、輸入切換電路、第3至第6解碼器、第3至第6差動放大電路、第2連接切換電路和第3連接切換電路。第1輸入鎖存器獲取所述第1灰度等級數(shù)據(jù)。第2輸入鎖存器獲取所述第2灰度等級數(shù)據(jù)。第3輸入鎖存器獲取第3灰度等級數(shù)據(jù)。第4輸入鎖存器獲取第4灰度等級數(shù)據(jù)。第5輸入鎖存器獲取所述第5灰度等級數(shù)據(jù)。第6輸入鎖存器獲取所述第6灰度等級數(shù)據(jù)。第1輸出鎖存器對應(yīng)所述第1解碼器。第2輸出鎖存器對應(yīng)所述第2解碼器。輸入切換電路將所述第1至第6輸入鎖存器與所述第1至第6輸出鎖存器一一對應(yīng)連接。第3至第6解碼器與所述第3至第6鎖存器一一對應(yīng)。第2連接切換電路將所述第3及第4解碼器中的一個解碼器與所述第3差動放大電路對應(yīng)連接,且將另一個解碼器與所述第4差動放大電路對應(yīng)連接。第3連接切換電路將所述第5及第6解碼器中的一個解碼器與所述第5差動放大電路對應(yīng)連接,且將另一個解碼器與所述第6差動放大電路對應(yīng)連接。所述輸出切換電路與通過所述輸入切換電路的對應(yīng)連接以及通過所述第1至所述第3連接切換電路的對應(yīng)連接聯(lián)動地,將所述第1至第6差動放大電路與所述第1及第2輸出節(jié)點以及第3至第6輸出節(jié)點一一對應(yīng)連接。所述第1至第6輸出鎖存器分別以規(guī)定的時間同步獲取通過所述連接切換電路對應(yīng)連接的輸入鎖存器所獲取的顯示數(shù)據(jù)。所述第1至第6解碼器分別根據(jù)通過所述輸入切換電路與自身對應(yīng)連接的輸出鎖存器所獲取的灰度等級數(shù)據(jù),從多個灰度等級電壓中選擇任意一個灰度等級電壓,并將與所選擇的一個灰度等級電壓的電壓值相等的兩個電壓作為兩個選擇電壓輸出,或者從所述多個灰度等級電壓中選擇任意兩個灰度等級電壓,并將所選擇的兩個灰度等級電壓作為所述兩個選擇電壓輸出。所述第1及第2差動放大電路分別按照規(guī)定的比例,合成從通過所述第1連接切換電路與自身對應(yīng)連接的解碼器接收的兩個選擇電壓,生成驅(qū)動電壓,并向通過所述輸出切換電路與自身對應(yīng)連接的輸出節(jié)點輸出所生成的驅(qū)動電壓。所述第3及第4差動放大電路分別按照規(guī)定的比例,合成從通過所述第2連接切換電路與自身對應(yīng)連接的解碼器接收的兩個選擇電壓,生成驅(qū)動電壓,并向通過所述輸出切換電路與自身對應(yīng)連接的輸出節(jié)點輸出所生成的驅(qū)動電壓。所述第5及第6差動放大電路分別按照規(guī)定的比例,合成從通過所述第1連接切換電路與自身對應(yīng)連接的解碼器接收的兩個選擇電壓,生成驅(qū)動電壓,并向通過所述輸出切換電路與自身對應(yīng)連接的輸出節(jié)點輸出所生成的驅(qū)動電壓。
所述電壓驅(qū)動裝置,可以控制從輸出鎖存器向解碼器傳送數(shù)據(jù)的時間和向輸出節(jié)點輸出數(shù)據(jù)的時間。因此,可以消除解碼器誤操作的可能性。
較佳地,所述第1解碼器與所述第2解碼器物理上互相鄰接。所述第1差動放大電路與所述第2差動放大電路物理上互相鄰接。所述輸入切換電路具有第1模式和第2模式。在所述第1模式中,所述輸入切換電路將所述第1輸入鎖存器與所述第1輸出鎖存器對應(yīng)連接,且將所述第2輸入鎖存器與所述第2輸出鎖存器對應(yīng)連接。在所述第2模式中,所述輸入切換電路將所述第1輸入鎖存器與所述第2輸出鎖存器對應(yīng)連接,且將所述第2輸入鎖存器與所述第1輸出鎖存器對應(yīng)連接。所述第1連接切換電路具有第3模式和第4模式。在所述第3模式中,所述第1連接切換電路將所述第1解碼器與所述第1差動放大電路對應(yīng)連接,且將所述第2解碼器與所述第2差動放大電路對應(yīng)連接。在所述第4模式中,所述第1連接切換電路將所述第1解碼器與所述第2差動放大電路對應(yīng)連接,且將所述第2解碼器與所述第1差動放大電路對應(yīng)連接。所述輸出切換電路具有第5模式和第6模式。在所述第5模式中,所述輸出切換電路將所述第1差動放大電路與所述第1輸出節(jié)點對應(yīng)連接,且將所述第2差動放大電路與所述第2輸出節(jié)點對應(yīng)連接。在所述第6模式中,所述輸出切換電路將所述第1差動放大電路與所述第2輸出節(jié)點對應(yīng)連接,且將所述第2差動放大電路與所述第1輸出節(jié)點對應(yīng)連接。當(dāng)所述輸入切換電路處于第1模式且所述第1連接切換電路處于第3模式時,或者,當(dāng)所述輸入切換電路處于第2模式且所述第1連接切換電路處于第4模式時,所述輸出切換電路為第5模式。當(dāng)所述輸入切換電路處于第1模式且所述第1連接切換電路處于第4模式時,或者,當(dāng)所述輸入切換電路處于第2模式且所述第1連接切換電路處于第3模式時,所述輸出切換電路為第6模式。
較佳地,所述第1及第2解碼器各具有第1輸出端和第2輸出端,第1輸出端用于輸出所述兩個選擇電壓中的一個選擇電壓,第2輸出端用于輸出所述兩個選擇電壓中的另一個選擇電壓。所述第1及第2差動放大電路各具有第1以及第2輸入端,且將輸入到該第1輸入端的選擇電壓與輸入到該第2輸入端的選擇電壓按照規(guī)定的比例合成,生成驅(qū)動電壓。所述電壓驅(qū)動裝置進一步包括第1供給切換電路。在所述第1及第2解碼器中的一個解碼器,和通過所述第1連接切換電路與該解碼器對應(yīng)連接的差動放大電路之間,第1供給切換電路將從該解碼器的第1及第2輸出端中的一個輸出端輸出的選擇電壓提供給該差動放大電路的第1輸入端,且將另一個輸出端輸出的選擇電壓提供給該差動放大電路的第2輸入端。
所述電壓驅(qū)動裝置可以平均化輸入到差動放大電路的兩個輸入端的選擇電壓的誤差,所以能夠減少從差動放大電路輸出的驅(qū)動電壓的誤差。由此,與現(xiàn)有的電壓驅(qū)動裝置相比,可以進一步提高顯示圖像質(zhì)量的均勻性。
較佳地,所述第1供給切換電路具有第1模式和第2模式。在所述第1模式中,在所述第1及第2解碼器中的一個解碼器,和通過所述第1連接切換電路與該解碼器對應(yīng)連接的差動放大電路之間,所述第1供給切換電路將從該解碼器的第1輸出端輸出的選擇電壓提供給該差動放大電路的第1輸入端,且將從該解碼器的第2輸出端輸出的選擇電壓提供給該差動放大電路的第2輸入端。在所述第2模式中,在所述第1及第2解碼器中的一個解碼器,和通過所述連接切換電路與該解碼器對應(yīng)連接的差動放大電路之間,所述第1供給切換電路將從該解碼器的第1輸出端輸出的選擇電壓提供給該差動放大電路的第2輸入端,且將從該解碼器的第2輸出端輸出的選擇電壓提供給該差動放大電路的第1輸入端。
較佳地,所述電壓驅(qū)動裝置進一步包括第2供給切換電路。在所述第1及第2解碼器中的另一個解碼器,和通過所述第1連接切換電路與該解碼器對應(yīng)連接的差動放大電路之間,所述第2供給切換電路將從該解碼器的第1及第2輸出端中的一個輸出端輸出的選擇電壓提供給該差動放大電路的第1輸入端,且將從另一個輸出端輸出的選擇電壓提供給該差動放大電路的第2輸入端。
根據(jù)本發(fā)明的另一個方面,電壓驅(qū)動裝置包括解碼器、差動放大電路和供給切換電路。解碼器接收灰度等級數(shù)據(jù),生成兩個選擇電壓,并將所生成的兩個選擇電壓中的一個選擇電壓從第1輸出端輸出,將另一個選擇電壓從第2輸出端輸出。差動放大電路具有第1及第2輸入端,按照規(guī)定的比例合成輸入到該第1輸入端的電壓及輸入到該第2輸入端的電壓,生成驅(qū)動電壓,并輸出所生成的驅(qū)動電壓。供給切換電路將所述解碼器的第1及第2輸出端中的一個輸出端輸出的選擇電壓提供給所述差動放大電路的第1輸入端,且將另一個輸出端輸出的選擇電壓提供給所述差動放大電路的第2輸入端。所述解碼器根據(jù)所得到的灰度等級數(shù)據(jù),從多個灰度等級電壓中選擇任意一個灰度等級電壓,并將與所選擇的一個灰度等級電壓的電壓值相等的兩個電壓作為所述兩個選擇電壓輸出,或者從所述多個灰度等級電壓中選擇任意兩個灰度等級電壓,并將所選擇的兩個灰度等級電壓作為所述兩個選擇電壓輸出。
所述電壓驅(qū)動裝置可以平均化輸入到差動放大電路的兩個輸入端的選擇電壓的誤差,所以能夠減少從差動放大電路輸出的驅(qū)動電壓的誤差。因此,與現(xiàn)有的電壓驅(qū)動裝置相比,可以進一步提高顯示圖像質(zhì)量的均勻性。
較佳地,所述供給切換電路具有第1模式和第2模式。在所述第1模式中,所述供給切換電路將所述解碼器的第1輸出端輸出的選擇電壓提供給所述差動放大電路的第1輸入端,且將所述解碼器的第2輸出端輸出的選擇電壓提供給所述差動放大電路的第2輸入端。在所述第2模式中,所述供給切換電路將所述解碼器的第1輸出端輸出的選擇電壓提供給所述差動放大電路的第2輸入端,且將所述解碼器的第2輸出端中輸出的選擇電壓提供給所述差動放大電路的第1輸入端。
如上所述,本發(fā)明可以平均化驅(qū)動電壓的誤差。由此,在抑制多灰度等級顯示中解碼器電路面積的增大的同時,不損壞顯示圖像質(zhì)量的情況下,與現(xiàn)有的電壓驅(qū)動裝置相比,可以提高顯示圖像質(zhì)量的均勻性。
圖1所示為本發(fā)明實施例一中電壓驅(qū)動裝置的整體結(jié)構(gòu)圖;圖2所示為圖1所示的運算放大器的內(nèi)部結(jié)構(gòu)的一例;圖3所示為本發(fā)明實施例二中電壓驅(qū)動裝置的整體結(jié)構(gòu)圖;圖4所示為圖3所示的電壓驅(qū)動裝置的變形例;圖5所示為本發(fā)明實施例三中電壓驅(qū)動裝置的整體結(jié)構(gòu)圖;圖6是對圖5所示的連接開關(guān)的連接進行說明的示意圖;圖7是對本發(fā)明實施例四中電壓驅(qū)動裝置的供給開關(guān)的連接進行說明的示意圖;圖8所示為本發(fā)明實施例四中電壓驅(qū)動裝置的變形例;圖9所示為本發(fā)明實施例五中電壓驅(qū)動裝置的整體結(jié)構(gòu)圖;圖10所示為本發(fā)明實施例六中電壓驅(qū)動裝置的整體結(jié)構(gòu)圖;
圖11所示為現(xiàn)有的電壓驅(qū)動裝置的整體結(jié)構(gòu)圖。
具體實施例方式
下面參照附圖詳細說明本發(fā)明的實施方式。另外,附圖中相同或相等的部分標(biāo)注相同的符號,不再反復(fù)對其說明。
(實施例一)<結(jié)構(gòu)>
圖1示出本發(fā)明實施例一中電壓驅(qū)動裝置的整體結(jié)構(gòu)。該裝置包括2k(k為自然數(shù))個輸入鎖存器L101-1~L101-2k、2k個輸出鎖存器L102-1~L102-2k、2k個解碼器D103-1~D103-2k、k個連接開關(guān)SW104(1,2)~SW104(2k-1,2k)、2k個運算放大器A105-1~A105-2k和k個輸出開關(guān)SW106(1,2)~SW106(2k-1,2k)。(m/2)個灰度等級電壓V0、V2、V4、......V(m-3)、V(m-1)(m是自然數(shù),表示灰度等級數(shù))分別輸入到2k個解碼器的每一個解碼器。
在該裝置中,通過將與2k個顯示數(shù)據(jù)DATA(1)~DATA(2k)對應(yīng)的2k個驅(qū)動電壓提供給2k個輸出節(jié)點N100-1~N100-2k,驅(qū)動顯示面板。2k個顯示數(shù)據(jù)分別表示顯示面板中的一個像素的灰度等級數(shù)。提供到2k個輸出節(jié)點的驅(qū)動電壓,將提供到電壓驅(qū)動型元件,該電壓驅(qū)動型元件用于驅(qū)動顯示面板中的一個像素。
輸入鎖存器L101-1~L101-2k與顯示數(shù)據(jù)DATA(1)~DATA(2k)一一對應(yīng)。輸出鎖存器L102-1~L102-2k與輸入鎖存器L101-1~L101-2k一一對應(yīng)。解碼器D103-1~D103-2k與輸出鎖存器L102-1~L102-2k一一對應(yīng)。而且,解碼器D103-1~D103-2k連續(xù)配置,相鄰的解碼器互相位于近旁。運算放大器A105-1~A105-2k與解碼器D103-1~D103-2k一一對應(yīng)。而且運算放大器A105-1~A105-2k連續(xù)配置,相鄰的運算放大器互相位于近旁。連接開關(guān)SW104(1,2)~SW104(2k-1,2k)分別對應(yīng)奇數(shù)項的解碼器及運算放大器,對應(yīng)偶數(shù)項的解碼器及運算放大器。例如,連接開關(guān)SW104(1,2)對應(yīng)解碼器D103-1及運算放大器A105-1,對應(yīng)解碼器D103-2及運算放大器A105-2。輸出開關(guān)SW106(1,2)~SW106(2k-1,2k)分別對應(yīng)奇數(shù)項的運算放大器及輸出節(jié)點,對應(yīng)偶數(shù)項的運算放大器及輸出節(jié)點。例如,輸出開關(guān)SW106(1,2)對應(yīng)運算放大器A105-1及輸出節(jié)點N100-1,對應(yīng)運算放大器A105-2及輸出節(jié)點N100-2。輸出節(jié)點N100-1~N100-2k與運算放大器A105-1~A105-2k一一對應(yīng)。
在該電壓驅(qū)動裝置的結(jié)構(gòu)中,以兩個輸入鎖存器、兩個輸出鎖存器、兩個解碼器、一個連接開關(guān)、兩個運算放大器和一個輸出開關(guān)為最小單位。例如,由輸入鎖存器L101-1、L101-2、輸出鎖存器L102-1、L102-2、解碼器D103-1、D103-2、連接開關(guān)SW104(1,2)、運算放大器A105-1、A105-2和輸出開關(guān)SW106(1,2)構(gòu)成一個最小單位。
各輸入鎖存器L101-1~L101-2k分別從外部(例如,顯示面板的控制LSI)接收的顯示數(shù)據(jù)DATA(1)~DATA(2k)中,獲取與自身對應(yīng)的顯示數(shù)據(jù),并輸出所獲取的顯示數(shù)據(jù)。例如,輸入鎖存器L101-1獲取顯示數(shù)據(jù)DATA(1),并輸出所獲取的顯示數(shù)據(jù)DATA(1)。
各輸出鎖存器L102-1~L102-2k分別按照規(guī)定的時間(例如,用于顯示顯示面板的定時控制信號),獲取與自身對應(yīng)的輸入鎖存器所輸出的顯示數(shù)據(jù),并輸出所獲取的顯示數(shù)據(jù)。例如,輸出鎖存器L102-1獲取輸入鎖存器L101-1所輸出的顯示數(shù)據(jù)DATA(1),并輸出所獲取的顯示數(shù)據(jù)DATA(1)。
各解碼器D103-1~D103-2k分別接收到與自身對應(yīng)的輸出鎖存器所輸出的顯示數(shù)據(jù)后,從(M/2)個灰度等級電壓中選擇一個或兩個對應(yīng)該顯示數(shù)據(jù)的灰度等級電壓,并輸出與所選擇的灰度等級電壓對應(yīng)的兩個選擇電壓VA、VB。例如,解碼器D103-1輸出對應(yīng)于輸出鎖存器L102-1所輸出的顯示數(shù)據(jù)DATA(1)的選擇電壓VA、VB。這里,解碼器D103-1從輸出端103-1A輸出選擇電壓VA,同時,從輸出端103-1B輸出選擇電壓VB。
各連接開關(guān)SW104(1,2)~SW104(2k-1,2k)分別切換與自身對應(yīng)的兩個解碼器和兩個運算放大器之間的連接。例如,連接開關(guān)SW104(1,2)將解碼器D103-1、D103-2中的一個解碼器與運算放大器A105-1連接,將另一個解碼器與運算放大器A105-2連接。
各運算放大器A105-1~A105-2k分別接收通過與自身對應(yīng)的連接開關(guān)所連接的解碼器所輸出的兩個選擇電壓VA、VB。各運算放大器A105-1~A105-2k分別將所接收到的兩個選擇電壓VA、VB按照規(guī)定的比例合成,由此生成驅(qū)動電壓。例如,在解碼器D103-1、D103-2中,運算放大器A105-1接收通過連接開關(guān)SW104(1,2)與自身連接的解碼器所輸出的選擇電壓VA、VB。
各輸出開關(guān)SW106(1,2)~SW106(2k-1,2k)分別切換與自身對應(yīng)的兩個運算放大器和兩個輸出節(jié)點之間的連接。例如,輸出開關(guān)SW106(1,2)將運算放大器A105-1、A105-2中的一個運算放大器與輸出節(jié)點N100-1連接,將另一個運算放大器與輸出節(jié)點N100-2連接。
<解碼器>
下面,詳細說明解碼器D103-1。
當(dāng)灰度等級數(shù)為“m”時,m個灰度等級電壓V0、V1、V2、V3、......、V(m-3)、V(m-2)、V(m-1)將輸入到一般的解碼器中。且V0<V1<V2<V3<......<V(m-3)<V(m-2)<V(m-1)。而且,各個灰度等級電壓V0~V(m-1)分別對應(yīng)顯示數(shù)據(jù)的灰度等級數(shù)。例如,灰度等級電壓V0對應(yīng)灰度等級數(shù)“0”,灰度等級電壓V1對應(yīng)灰度等級數(shù)“1”,灰度等級電壓V(m-1)對應(yīng)灰度等級數(shù)“m-1”。
而在本實施例中,當(dāng)灰度等級數(shù)為“m”時,(m/2)個灰度等級電壓V0、V2、V4、......、V(m-3)、V(m-1)將輸入到本實施例中的解碼器。即,對應(yīng)于灰度等級數(shù)“0”的灰度等級電壓V0輸入到解碼器,但對應(yīng)于灰度等級數(shù)“1”的灰度等級電壓V1不會輸入到解碼器。如此,在m個灰度等級電壓中,對應(yīng)于奇數(shù)的灰度等級數(shù)的灰度等級電壓不輸入到解碼器(另,這里“m-1”作為偶數(shù)進行說明)。
解碼器D103-1從(m/2)個灰度等級電壓中,選擇一個或兩個與顯示數(shù)據(jù)DATA(1)對應(yīng)的灰度等級電壓。具體地說,當(dāng)(m/2)個灰度等級電壓中存在與顯示數(shù)據(jù)DATA(1)對應(yīng)的灰度等級電壓時,解碼器D103-1選擇與該顯示數(shù)據(jù)DATA(1)對應(yīng)的灰度等級電壓。例如,當(dāng)顯示數(shù)據(jù)DATA(1)所表示的灰度等級數(shù)為“2”時,解碼器D103-1選擇灰度等級電壓V2。然后,解碼器D103-1從輸出端103-1A、103-1B分別輸出所選擇的灰度等級電壓V2。由此,從解碼器D103-1輸出兩個選擇電壓VA、VB。此時,選擇電壓VA、VB都相當(dāng)于灰度等級電壓V2。然而,當(dāng)(m/2)個灰度等級電壓中不存在與顯示數(shù)據(jù)DATA(1)對應(yīng)的灰度等級電壓時,解碼器D103-1選擇與“(顯示數(shù)據(jù)DATA(1)所表示的灰度等級數(shù))-1”對應(yīng)的灰度等級電壓和與“(顯示數(shù)據(jù)DATA(1)所表示的灰度等級數(shù))+1”對應(yīng)的灰度等級電壓。例如,當(dāng)顯示數(shù)據(jù)DATA(1)所表示的灰度等級數(shù)為“1”時,解碼器D103-1選擇灰度等級電壓V0和灰度等級電壓V2。然后,解碼器D103-1從輸出端103-1A輸出所選擇的兩個灰度等級電壓中的一個灰度等級電壓,從輸出端103-1B輸出另一個灰度等級電壓。由此,從解碼器D103-1輸出兩個選擇電壓VA、VB。此時,選擇電壓VA相當(dāng)于灰度等級電壓V0,而選擇電壓VB相當(dāng)于灰度等級電壓V2。
在解碼器D103-2中也執(zhí)行與解碼器D103-1同樣的處理,并從輸出端103-2A、103-2B輸出選擇電壓VA、VB。另外,其他的解碼器也執(zhí)行同樣的處理。即,在奇數(shù)項的解碼器D103-(2k-1)中,輸出端103-(2k-1)A相當(dāng)于輸出端103-1A,輸出端103-(2k-1)B相當(dāng)于輸出端103-1B。在偶數(shù)項的解碼器D103-2k中,輸出端103-2kA相當(dāng)于輸出端103-2A,輸出端103-2kB相當(dāng)于輸出端103-2B。
<連接開關(guān)>
下面,詳細說明連接開關(guān)SW104(1,2)。
連接開關(guān)SW104(1,2)中,端子1A與解碼器D103-1的輸出端103-1A相連,端子1B與解碼器D103-1的輸出端103-1B相連,端子1C與運算放大器A105-1的輸入端105-1C相連,端子1D與運算放大器A105-1的輸入端105-1D相連。另外,端子2A與解碼器D103-2的輸出端103-2A相連,端子2B與解碼器D103-2的輸出端103-2B相連,端子2C與運算放大器A105-2的輸入端105-2C相連,端子2D與運算放大器A105-2的輸入端105-2D相連。
而且,連接開關(guān)SW104(1,2)具有普通模式和交叉模式。在普通模式中,端子1A與端子1C相連,端子1B與端子1D相連,端子2A與端子2C相連,端子2B與端子2D相連。而在交叉模式中,端子1A與端子2C相連,端子1B與端子2D相連,端子2A與端子1C相連,端子2B與端子1D相連。
在其他連接開關(guān)中也執(zhí)行與連接開關(guān)SW104(1,2)同樣的處理。例如,在連接開關(guān)SW104(2k-1,2k)中,端子(2k-1)A相當(dāng)于端子1A,端子(2k-1)B相當(dāng)于端子1B,端子(2k-1)C相當(dāng)于端子1C,端子(2k-1)D相當(dāng)于端子1D。還有,端子2kA相當(dāng)于端子2A,端子2kB相當(dāng)于端子2B,端子2kC相當(dāng)于端子2C,端子2kD相當(dāng)于端子2D。
<運算放大器>
下面,詳細說明運算放大器A105-1。
運算放大器A105-1具有兩個輸入端105-1C、105-1D。輸入端105-1C接收連接開關(guān)SW104(1,2)的端子1C所輸出的選擇電壓。輸入端105-1D接收連接開關(guān)SW104(1,2)的端子1D所輸出的選擇電壓。在此,當(dāng)輸入端105-1C、105-1D所接收的選擇電壓相等時,運算放大器A105-1從輸出端輸出與各個選擇電壓的電壓值相等的驅(qū)動電壓。例如,兩個選擇電壓都相當(dāng)于灰度等級電壓V0時,運算放大器A105-1輸出與灰度等級電壓V0的電壓值相等的驅(qū)動電壓(相當(dāng)于灰度等級電壓V0的驅(qū)動電壓)。而當(dāng)輸入端105-1C、105-1D所接收的選擇電壓互不相同時,運算放大器A105-1從輸出端輸出將兩個選擇電壓按照規(guī)定的比例合成后得到的驅(qū)動電壓。即,運算放大器A105-1輸出電壓值大于選擇電壓VA而小于選擇電壓VB(這里,VA<VB)的驅(qū)動電壓。另外,這里由于將運算放大器A105-1中的合成比設(shè)置為“1∶1”,所以運算放大器A105-1輸出兩個選擇電壓的中間電壓。即,運算放大器A105-1輸出相當(dāng)于(“選擇電壓VA”+“選擇電壓VB”,)/2的驅(qū)動電壓。例如,當(dāng)兩個選擇電壓中的一個選擇電壓相當(dāng)于灰度等級電壓V0,另一個選擇電壓相當(dāng)于灰度等級電壓V2時,運算放大器A105-1輸出相當(dāng)于灰度等級電壓V0和灰度等級電壓V2的中間電壓,即輸出相當(dāng)于灰度等級電壓V1的驅(qū)動電壓。
圖2所示為運算放大器A105-1的內(nèi)部結(jié)構(gòu)的一個例子。運算放大器A105-1是所謂的2輸入1輸出的運算放大器。例如,通過調(diào)整晶體管TT1和晶體管TT2的柵極比率(gate ratio),可以調(diào)整兩個選擇電壓的合成比,其中,晶體管TT1的柵極(gate)接收輸入到輸入端105-1C的選擇電壓,晶體管TT2的柵極接收輸入到輸入端105-1D的選擇電壓。
運算放大器A105-2中也執(zhí)行與運算放大器A105-1同樣的處理,按照規(guī)定的比例合成輸入到輸入端105-2C、105-2D的選擇電壓,得到驅(qū)動電壓并輸出。另外,在其他的運算放大器中,也執(zhí)行同樣的處理。即,在奇數(shù)項運算放大器A105-(2k-1)中,輸入端105-(2k-1)C相當(dāng)于輸入端105-1C,輸入端105-(2k-1)D相當(dāng)于輸入端105-1D。在偶數(shù)項的運算放大器A105-2k中,輸入端105-2kC相當(dāng)于輸入端105-2C,輸入端105-2kD相當(dāng)于輸入端105-2D。
<輸出開關(guān)>
下面,詳細說明輸出開關(guān)SW106(1,2)。
輸出開關(guān)SW106(1,2)中,端子1E與運算放大器A105-1的輸出端相連,端子2E與運算放大器A105-2的輸出端相連,端子1F與輸出節(jié)點N100-1相連,端子2F與輸出節(jié)點N100-2相連。
另外,輸出開關(guān)SW106(1,2)具有普通模式和交叉模式。在普通模式中,端子1E與端子1F相連,端子2E與端子2F相連。而在交叉模式中,端子1E與端子2F相連,端子2E與端子1F相連。
其他輸出開關(guān)也執(zhí)行與輸出開關(guān)SW106(1,2)同樣的處理。例如,在輸出開關(guān)SW106(2k-1,2k)中,端子(2k-1)E對應(yīng)端子1E,端子(2k-1)F對應(yīng)端子1F。還有,端子2kE對應(yīng)端子2E,端子2kF對應(yīng)端子2F。
<模式切換>
各個輸出開關(guān)SW106(1,2)~SW106(2k-1,2k)的模式切換,與各輸出開關(guān)所對應(yīng)的連接開關(guān)SW104(1,2)~SW104(2k-1,2k)的模式切換聯(lián)動地執(zhí)行。即,連接開關(guān)SW104(1,2)為普通模式時,輸出開關(guān)SW106(1,2)也為普通模式,連接開關(guān)SW104(1,2)為交叉模式時,輸出開關(guān)SW106(1,2)也為交叉模式。另外,模式切換可以根據(jù)顯示面板的幀(flame)切換執(zhí)行,也可以根據(jù)顯示面板的線(line)切換執(zhí)行。
<操作>
下面,說明圖1所示的電壓驅(qū)動裝置的操作。這里,以與顯示數(shù)據(jù)DATA(1)、DATA(2)相關(guān)的操作為例,進行說明。
在普通模式下,連接開關(guān)SW104(1,2)中,端子1A與端子1C相連,端子1B與端子1D相連,端子2A與端子2C相連,端子2B與端子2D相連。此時,運算放大器A105-1生成基于解碼器D103-1所輸出的兩個選擇電壓的驅(qū)動電壓,運算放大器A105-2生成基于解碼器D103-2所輸出的兩個選擇電壓的驅(qū)動電壓。
而且,輸出開關(guān)SW106(1,2)中,端子1E與端子1F相連,端子2E與端子2F相連。由此,運算放大器A105-1所生成的驅(qū)動電壓提供到輸出節(jié)點N100-1,運算放大器A105-2所生成的驅(qū)動電壓提供到輸出節(jié)點N100-2。
如上所述,在普通模式中,對應(yīng)顯示數(shù)據(jù)DATA(1)的驅(qū)動電壓由“運算放大器A105-1”生成,對應(yīng)顯示數(shù)據(jù)DATA(2)的驅(qū)動電壓由“運算放大器A105-2”生成。
在交叉模式下,連接開關(guān)SW104(1,2)中,端子1A與端子2C相連,端子1B與端子2D相連,端子2A與端子1C相連,端子2B與端子1D相連。這樣,運算放大器A105-1生成基于解碼器D103-2所輸出的兩個選擇電壓的驅(qū)動電壓,運算放大器A105-2生成基于解碼器D103-1所輸出的兩個選擇電壓的驅(qū)動電壓。
另外,輸出開關(guān)SW106(1,2)中,端子1E與端子2F相連,端子2E與端子1F相連。由此,運算放大器A105-1生成的驅(qū)動電壓提供到輸出節(jié)點N100-2,運算放大器A105-2生成的驅(qū)動電壓提供到輸出節(jié)點N100-1。
如上所述,在交叉模式中,對應(yīng)顯示數(shù)據(jù)DATA(1)的驅(qū)動電壓由“運算放大器A105-2”生成,對應(yīng)顯示數(shù)據(jù)DATA(2)的驅(qū)動電壓由“運算放大器A105-1”生成。
<偏差>
這里,設(shè)運算放大器A105-1輸出的驅(qū)動電壓的誤差為ΔV1,運算放大器A105-2輸出的驅(qū)動電壓的誤差為ΔV2,則輸出節(jié)點N100-1接收的驅(qū)動電壓的誤差=(ΔV1+ΔV2)/2;輸出節(jié)點N100-2接收的驅(qū)動電壓的誤差=(ΔV1+ΔV2)/2。即,提供到各輸出節(jié)點N100-1、N100-2的驅(qū)動電壓的誤差得到平均化,其結(jié)果,誤差變得相等。這樣就可以實現(xiàn)顯示圖像質(zhì)量的均勻化。
<效果>
如上所述,在本實施例中的電壓驅(qū)動裝置中,通過兩條驅(qū)動電路的信號路徑生成驅(qū)動電壓,從而可以平均化驅(qū)動電壓的誤差。因此,在抑制多灰度等級顯示中解碼器電路面積的增大的同時,不損壞顯示圖像質(zhì)量的情況下,與現(xiàn)有的電壓驅(qū)動裝置相比,可以提高顯示圖像質(zhì)量的均勻性。
另外,即使以N個(N為3以上的自然數(shù))輸入鎖存器、N個輸出鎖存器、N個解碼器、一個連接開關(guān)、N個運算放大器和一個輸出開關(guān)為最小單位構(gòu)成電壓驅(qū)動裝置,也可以得到同樣的效果。
(實施例二)<解碼器及運算放大器的偏差>
連接解碼器和運算放大器的配線的每單位長度具有阻抗值。而且,一方面,構(gòu)成解碼器的各個晶體管具有特性偏差,該特性偏差是由擴散過程中的偏差引起的。即,輸入到運算放大器的兩個輸入端的選擇電壓VA、VB分別產(chǎn)生誤差。另一方面,構(gòu)成運算放大器的晶體管也具有特性偏差。因此,由于輸入到運算放大器的兩個輸入端的選擇電壓VA、VB有偏差,所以運算放大器輸出的驅(qū)動電壓的誤差可能會進一步擴大。
<結(jié)構(gòu)>
圖3所示為本發(fā)明實施例二中電壓驅(qū)動裝置的整體結(jié)構(gòu)。該裝置2在圖1所示的電壓驅(qū)動裝置的基礎(chǔ)上,還包括2k個供給開關(guān)SW201-1~SW201-2k。供給開關(guān)SW201-1~SW201-2k分別與運算放大器A105-1~A105-2k一一對應(yīng)。
供給開關(guān)SW201-1連接在連接開關(guān)SW104(1,2)與運算放大器A105-1之間。供給開關(guān)SW201-2連接在連接開關(guān)SW104(1,2)與運算放大器A105-2之間。奇數(shù)項的供給開關(guān)SW201-(2k-1)連接在連接開關(guān)SW104(2k-1,2k)與運算放大器A105-(2k-1)之間。偶數(shù)項的供給開關(guān)SW201-2k連接在連接開關(guān)SW104(2k-1,2k)與運算放大器A105-2k之間。
<供給開關(guān)>
供給開關(guān)SW201-1中,端子1W與連接開關(guān)SW104(1,2)的端子1C相連,端子1X與連接開關(guān)SW104(1,2)的端子1D相連。而且,端子1Y與運算放大器A105-1的輸入端105-1C相連,端子1Z與運算放大器A105-1的輸入端105-1D相連。
另外,供給開關(guān)SW201-1具有普通模式和交叉模式。在普通模式中,端子1W與端子1Y相連,端子1X與端子1Z相連。而在交叉模式中,端子1W與端子1Z相連,端子1X與端子1Y相連。
供給開關(guān)SW201-2中也執(zhí)行與供給開關(guān)SW201-1同樣的處理。端子2W相當(dāng)于端子1W,端子2X相當(dāng)于端子1X,端子2Y相當(dāng)于端子1Y,端子2Z相當(dāng)于端子1Z。奇數(shù)項的供給開關(guān)SW201-(2k-1)中也執(zhí)行與供給開關(guān)SW201-1同樣的處理。端子(2k-1)W相當(dāng)于端子1W,端子(2k-1)X相當(dāng)于端子1X,端子(2k-1)Y相當(dāng)于端子1Y,端子(2k-1)Z相當(dāng)于端子1Z。偶數(shù)項的供給開關(guān)SW201-2k中也執(zhí)行與供給開關(guān)SW201-2同樣的處理。端子2kW相當(dāng)于端子2W,端子2kX相當(dāng)于端子2X,端子2kY相當(dāng)于端子2Y,端子2kZ相當(dāng)于端子2Z。
<模式切換>
供給開關(guān)SW201-1~SW201-2k中的模式切換可以根據(jù)顯示面板的幀切換執(zhí)行,也可以根據(jù)顯示面板的線切換執(zhí)行。而且,供給開關(guān)SW201-1~SW201-2k中的模式切換可以不必一定與連接開關(guān)SW104(1,2)~SW104(2k-1,2k)中的模式切換以及輸出開關(guān)SW106(1,2)~SW106(2k-1,2k)中的模式切換同步進行。
<操作>
下面,說明圖3所示的電壓驅(qū)動裝置的操作。該裝置在圖1所示的電壓驅(qū)動裝置的操作的基礎(chǔ)上,還執(zhí)行如下所述的處理。這里以與顯示數(shù)據(jù)DATA(1)相關(guān)的操作為例,進行說明。
在普通模式下,供給開關(guān)SW201-1中,端子1W與端子1Y相連,端子1X與端子1Z相連。由此,解碼器D103-1的輸出端103-1A或者解碼器D103-2的輸出端103-2A所輸出的選擇電壓VA提供到運算放大器A105-1的輸入端105-1C,解碼器D103-1的輸出端103-1B或者解碼器D103-2的輸出端103-2B所輸出的選擇電壓VB提供到運算放大器A105-1的輸入端105-1D。
在交叉模式下,供給開關(guān)SW201-1中,端子1W與端子1Z相連,端子1X與端子1Y相連。由此,解碼器D103-1的輸出端103-1B或者解碼器D103-2的輸出端103-2B所輸出的選擇電壓VB提供到運算放大器A105-1的輸入端105-1C,解碼器D103-1的輸出端103-1A或者解碼器D103-2的輸出端103-2A所輸出的選擇電壓VA提供到運算放大器A105-1的輸入端105-1D。
<偏差>
這里,設(shè)解碼器D103-1的輸出端103-1A輸出的選擇電壓VA的誤差為ΔVA,解碼器D103-1的輸出端103-1B輸出選擇電壓VB的誤差為ΔVB,則在運算放大器A105-1中晶體管TT1接收的選擇電壓的誤差=(ΔVA+ΔVB)/2;晶體管TT2接收的選擇電壓的誤差=(ΔVA+ΔVB)/2。即,運算放大器A105-1的兩個輸入端105-1A、105-1B所接收的選擇電壓的誤差得到平均化,其結(jié)果,誤差變得相等。
<效果>
如上所述,由于能夠平均化輸入到運算放大器的兩個輸入端的選擇電壓的誤差,所以,能夠減小運算放大器所輸出的驅(qū)動電壓的誤差。因此,與現(xiàn)有的電壓驅(qū)動裝置相比,可以進一步提高顯示圖像質(zhì)量的均勻性。
另外,如圖4所示,供給開關(guān)SW201-1~SW201-2k連接在解碼器D103-1~D103-2k與連接開關(guān)SW104(1,2)~SW104(2k-1,2k)之間,也可以得到同樣的效果。例如,供給開關(guān)SW201-1連接在解碼器D103-1與連接開關(guān)SW104(1,2)之間,供給開關(guān)SW201-2連接在解碼器D103-2與連接開關(guān)SW104(1,2)之間,也可以得到同樣的效果。
(實施例三)<結(jié)構(gòu)>
圖5所示為本發(fā)明實施例三中電壓驅(qū)動裝置的整體結(jié)構(gòu)。該裝置包括六個輸入鎖存器L101-1R、L101-1G、L101-1B、L101-2R、L101-2G、L101-2B,六個輸出鎖存器L102-1R、L102-1G、L102-1B、L102-2R、L102-2G、L102-2B,一個輸入開關(guān)SW301,六個解碼器D103-1R、D103-2R、D103-2G、D103-1G、D103-1B、D103-2B,三個連接開關(guān)SW104R、SW104G、SW104B,六個運算放大器A105-1R、A105-2R、A105-2G、A105-1G、A105-1B、A105-2B以及一個輸出開關(guān)SW302。
對于將擔(dān)當(dāng)R成分的像素、擔(dān)當(dāng)G成分的像素以及擔(dān)當(dāng)B成分的像素作為一個像素塊的顯示面板,本裝置驅(qū)動該顯示面板中相鄰的兩個像素塊(第1像素塊、第2像素塊)。顯示數(shù)據(jù)DATA(1R)、DATA(2R)對應(yīng)像素塊的R成分,顯示數(shù)據(jù)DATA(1G)、DATA(2G)對應(yīng)像素塊的G成分,顯示數(shù)據(jù)DATA(1B)、DATA(2B)對應(yīng)像素塊的B成分。輸出節(jié)點N100-1R、N100-2R分別與驅(qū)動擔(dān)當(dāng)R成分的像素的電壓驅(qū)動型元件相連,輸出節(jié)點N100-1G、N100-2G分別與驅(qū)動擔(dān)當(dāng)G成分的像素的電壓驅(qū)動型元件相連,輸出節(jié)點N100-1B、N100-2B分別與驅(qū)動擔(dān)當(dāng)B成分的像素的電壓驅(qū)動型元件相連。這里,顯示數(shù)據(jù)DATA(1R)、DATA(1G)、DATA(1B)對應(yīng)第1像素塊,顯示數(shù)據(jù)DATA(2R)、DATA(2G)、DATA(2B)對應(yīng)第2像素塊。而且,輸出節(jié)點N100-1R、N100-1G、N100-1B對應(yīng)第1像素塊,輸出節(jié)點N100-2R、N100-2G、N100-2B對應(yīng)第2像素塊。
輸入鎖存器L101-1R~L101-2B與顯示數(shù)據(jù)DATA(1R)~DATA(2B)一一對應(yīng)。輸出鎖存器L102-1R~L102-2B與輸入鎖存器L101-1R~L101-2B一一對應(yīng)。解碼器D103-1R~D103-2B與輸出鎖存器L102-1R~L102-2B一一對應(yīng)。運算放大器A105-1R~A105-2B與解碼器D103-1R~D103-2B一一對應(yīng)。輸出節(jié)點N100-1R~N100-2B與運算放大器A105-1R~A105-2B一一對應(yīng)。連接開關(guān)SW104R與解碼器D103-1R、D103-2R以及運算放大器A105-1R、A105-2R對應(yīng)。連接開關(guān)SW104G與解碼器D103-2G、D103-1G以及運算放大器A105-2G、A105-1G對應(yīng)。連接開關(guān)SW104B與解碼器D103-1B、D103-2B以及運算放大器A105-1B、A105-2B對應(yīng)。
六個輸入鎖存器L101-1R~L101-2B都與圖1所示的輸入鎖存器L101-1相同。六個輸出鎖存器L102-1R~L102-2B都與圖1所示的輸出鎖存器L102-1相同。
輸入開關(guān)SW301切換六個輸出鎖存器L102-1R~L102-2B與六個解碼器D103-1R~D103-2B之間的連接。
六個解碼器D103-1R~D103-2B都與圖1所示的解碼器D103-1相同。六個解碼器D103-1R~D103-2B連續(xù)配置,相鄰的解碼器互相位于近旁。另外,這里假設(shè)顯示面板(無圖示)是以反轉(zhuǎn)驅(qū)動方式驅(qū)動。此時,解碼器D103-1R、D103-2G、D103-1B分別輸出正極性的選擇電壓,解碼器D103-2R、D103-1G、D103-2B分別輸出負極性的選擇電壓。
連接開關(guān)SW104R、SW104G、SW104B分別與圖1所示的連接開關(guān)SW104(1,2)相同。
六個運算放大器A105-1R~A105-2B分別與圖1所示的運算放大器A105-1相同。六個運算放大器A105-1R~A105-2B連續(xù)配置,相鄰的運算放大器互相位于近旁。
輸出開關(guān)SW302切換六個運算放大器A105-1R~A105-2B與六個輸出節(jié)點N100-1R~N100-2B之間的連接。
<輸入開關(guān)>
輸入開關(guān)SW301中,端子P-1R與輸出鎖存器L102-1R相連,端子P-1G與輸出鎖存器L102-1G相連,端子P-1B與輸出鎖存器L102-1B相連,端子P-2R與輸出鎖存器L102-2R相連,端子P-2G與輸出鎖存器L102-2G相連,端子P-2B與輸出鎖存器L102-2B相連。而且,端子Q-1R與解碼器D103-1R相連,端子Q-2R與解碼器D103-2R相連,端子Q-2G與解碼器D103-2G相連,端子Q-1G與解碼器D103-1G相連,端子Q-1B與解碼器D103-1B相連,端子Q-2B與解碼器D103-2B相連。
另外,輸入開關(guān)SW301具有普通模式和交叉模式。在普通模式中,端子P-1R與端子Q-1R相連,端子P-1G與端子Q-1G相連,端子P-1B與端子Q-1B相連,端子P-2R與端子Q-2R相連,端子P-2G與端子Q-2G相連,端子P-2B與端子Q-2B相連。而在交叉模式中,端子P-1R與端子Q-2R相連,端子P-1G與端子Q-2G相連,端子P-1B與端子Q-2B相連,端子P-2R與端子Q-1R相連,端子P-2G與端子Q-1G相連,端子P-2B與端子Q-1B相連。
<輸出開關(guān)>
輸出開關(guān)SW302中,端子E-1R與運算放大器A105-1R的輸出端相連,端子E-2R與運算放大器A105-2R的輸出端相連,端子E-2G與運算放大器A105-2G的輸出端相連,端子E-1G與運算放大器A105-1G的輸出端相連,端子E-1B與運算放大器A105-1B的輸出端相連,端子E-2B與運算放大器A105-2B的輸出端相連。而且,端子F-1R與輸出節(jié)點N100-1R相連,端子F-1G與輸出節(jié)點N100-1G相連,端子F-1B與輸出節(jié)點N100-1B相連,端子F-2R與輸出節(jié)點N100-2R相連,端子F-2G與輸出節(jié)點N100-2G相連,端子F-2B與輸出節(jié)點N100-2B相連。
另外,輸出開關(guān)SW302具有普通模式和交叉模式。在普通模式中,端子E-1R與端子F-1R相連,端子E-2R與端子F-2R相連,端子E-2G與端子F-2G相連,端子E-1G與端子F-1G相連,端子E-1B與端子F-1B相連,端子E-2B與端子F-2B相連。而在交叉模式中,端子E-1R與端子F-2R相連,端子E-2R與端子F-1R相連,端子E-2G與端子F-1G相連,端子E-1G與端子F-2G相連,端子E-1B與端子F-2B相連,端子E-2B與端子F-1B相連。
<連接開關(guān)>
圖6所示為圖5中的連接開關(guān)SW104R、SW104G、SW104B的內(nèi)部結(jié)構(gòu)。
連接開關(guān)SW104R中,端子1RA、1RB與解碼器D103-1R的輸出端103-1RA、103-1RB相連,端子1RC、1RD與運算放大器A105-1R的輸入端105-1RC、105-1RD相連。端子2RA、2RB與解碼器D103-2R的輸出端103-2RA、103-2RB相連,端子2RC、2RD與運算放大器A105-2R的輸入端105-2RC、105-2RD相連。
連接開關(guān)SW104G中,端子2GA、2GB與解碼器D103-2G的輸出端103-2GA、103-2GB相連,端子2GC、2GD與運算放大器A105-2G的輸入端105-2GC、105-2GD相連。端子1GA、1GB與解碼器D103-1G的輸出端103-1GA、103-1GB相連,端子1GC、1GD與運算放大器A105-1G的輸入端105-1GC、105-1GD相連。
連接開關(guān)SW104B中,端子1BA、1BB與解碼器D103-1B的輸出端103-1BA、103-1BB相連,端子1BC、1BD與運算放大器A105-1B的輸入端105-1BC、105-1BD相連。端子2BA、2BB與解碼器D103-2B的輸出端103-2BA、103-2BB相連,端子2BC、2BD與運算放大器A105-2B的輸入端105-2BC、105-2BD相連。
連接開關(guān)SW104R~SW104B分別執(zhí)行與圖1所示的連接開關(guān)SW104(1,2)同樣的處理。這里,端子1RA、2GA、1BA相當(dāng)于端子1A,端子1RB、2GB、1BB相當(dāng)于端子1B,端子1RC、2GC、1BC相當(dāng)于端子1C,端子1RD、2GD、1BD相當(dāng)于端子1D。而且,端子2RA、1GA、2BA相當(dāng)于端子2A,端子2RB、1GB、2BB相當(dāng)于端子2B,端子2RC、1GC、2BC相當(dāng)于端子2C,端子2RD、1GD、2BD相當(dāng)于端子2D。
<模式切換>
各個連接開關(guān)SW104R、SW104G、SW104B之間相互聯(lián)動地成為同一模式。例如,連接開關(guān)SW104R為普通模式時,連接開關(guān)SW104G、SW104B的模式分別也是普通模式。
而且,輸出開關(guān)SW302的模式切換,與輸入開關(guān)SW301以及各個連接開關(guān)SW104R~SW104B的模式切換聯(lián)動地執(zhí)行。即,當(dāng)輸入開關(guān)SW301為“普通模式”且連接開關(guān)SW104R~SW104B為“普通模式”時,或者,當(dāng)輸入開關(guān)SW301為“交叉模式”且連接開關(guān)SW104R~SW104B為“交叉模式”時,輸出開關(guān)SW302為“普通模式”。而當(dāng)輸入開關(guān)SW301為“普通模式”且連接開關(guān)SW104R~SW104B為“交叉模式”時,或者,當(dāng)輸入開關(guān)SW301為“交叉模式”且連接開關(guān)SW104R~SW104B為“普通模式”時,輸出開關(guān)SW302為“交叉模式”。
另外,模式切換可以根據(jù)顯示面板的幀切換進行,也可以根據(jù)顯示面板的線切換進行。
<操作>
下面,說明圖5所示的電壓驅(qū)動裝置的操作。這里以與顯示數(shù)據(jù)DATA(1R)、DATA(2R)相關(guān)的操作為例,進行說明。
首先,對連接開關(guān)SW104R為“普通模式”的情況進行說明。
此時,若輸入開關(guān)SW301為“普通模式”,則解碼器D103-1R輸出兩個與輸出鎖存器L102-1R所輸出的顯示數(shù)據(jù)DATA(1R)對應(yīng)的選擇電壓。運算放大器A105-1R輸出基于解碼器D103-1R所輸出的兩個選擇電壓的驅(qū)動電壓。而且,解碼器D103-2R輸出兩個與鎖存器L102-2R所輸出的顯示數(shù)據(jù)DATA(2R)對應(yīng)的選擇電壓。運算放大器A105-2R輸出基于解碼器D103-2R所輸出的兩個選擇電壓的驅(qū)動電壓。由于此時輸出開關(guān)SW302為“普通模式”,所以運算放大器A105-1R輸出的驅(qū)動電壓提供到輸出節(jié)點N100-1R。而且,運算放大器A105-2R輸出的驅(qū)動電壓提供到輸出節(jié)點N100-2R。
若輸入開關(guān)SW301為“交叉模式”,則解碼器D103-1R輸出兩個與輸出鎖存器L102-2R所輸出的顯示數(shù)據(jù)DATA(2R)對應(yīng)的選擇電壓。運算放大器A105-1R輸出基于解碼器D103-1R所輸出的兩個選擇電壓的驅(qū)動電壓。而且,解碼器D103-2R輸出兩個與鎖存器L102-1R所輸出的顯示數(shù)據(jù)DATA(1R)對應(yīng)的選擇電壓。運算放大器A105-2R輸出基于解碼器D103-2R所輸出的兩個選擇電壓的驅(qū)動電壓。由于此時輸出開關(guān)SW302為“交叉模式”,所以運算放大器A105-1R輸出的驅(qū)動電壓提供到輸出節(jié)點N100-2R。而且,運算放大器A105-2R輸出的驅(qū)動電壓提供到輸出節(jié)點N100-1R。
下面,對連接開關(guān)SW104R為“交叉模式”的情況進行說明。
若輸入開關(guān)SW301為“普通模式”,則解碼器D103-1R輸出兩個與輸出鎖存器L102-1R所輸出的顯示數(shù)據(jù)DATA(1R)對應(yīng)的選擇電壓。運算放大器A105-1R輸出基于解碼器D103-2R所輸出的兩個選擇電壓的驅(qū)動電壓。而且,解碼器D103-2R輸出兩個與鎖存器L102-2R所輸出的顯示數(shù)據(jù)DATA(2R)對應(yīng)的選擇電壓。運算放大器A105-2R輸出基于解碼器D103-1R所輸出的兩個選擇電壓的驅(qū)動電壓。由于此時輸出開關(guān)SW302為“交叉模式”,所以運算放大器A105-1R輸出的驅(qū)動電壓提供到輸出節(jié)點N100-2R。而且,運算放大器A105-2R輸出的驅(qū)動電壓提供到輸出節(jié)點N100-1R。
若輸入開關(guān)SW301為“交叉模式”,則解碼器D103-1R輸出兩個與輸出鎖存器L102-2R所輸出的顯示數(shù)據(jù)DATA(2R)對應(yīng)的選擇電壓。運算放大器A105-1R輸出基于解碼器D103-2R所輸出的兩個選擇電壓的驅(qū)動電壓。而且,解碼器D103-2R輸出兩個與鎖存器L102-1R所輸出的顯示數(shù)據(jù)DATA(1R)對應(yīng)的選擇電壓。運算放大器A105-2R輸出基于解碼器D103-1R所輸出的兩個選擇電壓的驅(qū)動電壓。由于此時輸出開關(guān)SW302為“普通模式”,所以運算放大器A105-1R輸出的驅(qū)動電壓提供到輸出節(jié)點N100-1R。而且,運算放大器A105-2R輸出的驅(qū)動電壓提供到輸出節(jié)點N100-2R。
如上所述,無論處于何種模式,對應(yīng)顯示數(shù)據(jù)DATA(1R)的驅(qū)動電壓提供到輸出節(jié)點N100-1R,對應(yīng)顯示數(shù)據(jù)DATA(2R)的驅(qū)動電壓提供到輸出節(jié)點N100-2R。
<偏差>
這里,由于解碼器D103-1R與解碼器D103-2R互相鄰接,所以在解碼器D103-1R、D103-2R中,灰度等級電壓的偏差、電源電壓的偏差以及晶體管的特性偏差所帶來的影響,相互不會有大的不同。而且,由于運算放大器A105-1R與運算放大器A105-2R互相鄰接,所以在運算放大器A105-1R、A105-2R中,電源電壓的偏差以及晶體管的特性偏差所帶來的影響,相互不會有大的不同。
在解碼器D103-2G、D103-1G(或者,D103-1B、D103-2B)中,也與解碼器D103-1R、D103-2R的情況相同,灰度等級電壓的偏差、電源電壓的偏差以及晶體管的特性偏差所帶來的影響,相互不會有大的不同。而且,在運算放大器A105-2G、A105-1G(或者,A105-1B、A105-2B)中,也與運算放大器A105-1R、A105-2R的情況相同,電源電壓的偏差以及晶體管的特性偏差所帶來的影響,相互不會有大的不同。
<效果>
如上所述,對于每R、G、B成分,都可以平均化驅(qū)動電壓的偏差。
通過將對應(yīng)各色成分的解碼器(以及運算放大器)鄰接配置的方式,對每個R、G、B成分,可以抑制提供給相鄰像素塊的驅(qū)動電壓的偏差。例如,通過將對應(yīng)第1像素塊的R成分的解碼器D103-1R與對應(yīng)相鄰于該像素塊的第2像素塊的R成分的解碼器D103-2R鄰接設(shè)置,可以抑制對應(yīng)第1像素塊的R成分的驅(qū)動電壓與對應(yīng)第2像素塊的R成分的驅(qū)動電壓之間的偏差。因此,能夠進一步提高顯示圖像質(zhì)量的均勻性。
另外,在本實施例中,連接開關(guān)SW104R、SW104G、SW104B分別與兩個解碼器和兩個運算放大器對應(yīng)連接的,但也可以與N個解碼器和N個運算放大器對應(yīng)連接。
(實施例四)<結(jié)構(gòu)>
本發(fā)明實施例四中電壓驅(qū)動裝置,在圖5所示的電壓驅(qū)動裝置的基礎(chǔ)上,還包括圖7所示的六個供給開關(guān)SW201-1R、SW201-2R、SW201-2G、SW201-1G、SW201-1B、SW201-2B。其他結(jié)構(gòu)與圖5相同。供給開關(guān)SW201-1R~SW201-2B與運算放大器A105-1R~A105-2B一一對應(yīng)。供給開關(guān)SW201-1R~SW201-2B分別與圖3所示的供給開關(guān)SW201-1相同。
<供給開關(guān)>
圖7所示為供給開關(guān)SW201-1R~SW201-2B的內(nèi)部結(jié)構(gòu)。
供給開關(guān)SW201-1R具有端子1RW、1RX、1RY、1RZ,連接在連接開關(guān)SW104R與運算放大器A105-1R之間。供給開關(guān)SW201-2R具有端子2RW、2RX、2RY、2RZ,連接在連接開關(guān)SW104R與運算放大器A105-2R之間。
供給開關(guān)SW201-2G具有端子2GW、2GX、2GY、2GZ,連接在連接開關(guān)SW104G與運算放大器A105-2G之間。供給開關(guān)SW201-1G具有端子1GW、1GX、1GY、1GZ,連接在連接開關(guān)SW104G與運算放大器A105-1G之間。
供給開關(guān)SW201-1B具有端子1BW、1BX、1BY、1BZ,連接在連接開關(guān)SW104B與運算放大器A105-1B之間。供給開關(guān)SW201-2B具有端子2BW、2BX、2BY、2BZ,連接在連接開關(guān)SW104B與運算放大器A105-2B之間。
供給開關(guān)SW201-1R~SW201-2B執(zhí)行與圖3所示的供給開關(guān)SW201-1同樣的處理。例如,供給開關(guān)SW201-1R具有普通模式和交叉模式。在普通模式中,端子1RW與端子1RY相連,端子1RX與端子1RZ相連。而在交叉模式中,端子1RW與端子1RZ相連,端子1RX與端子1RY相連。
<模式切換>
供給開關(guān)SW201-1R~SW201-2B中的模式切換,可以根據(jù)顯示面板的的幀切換執(zhí)行,也可以根據(jù)顯示面板的線切換執(zhí)行。另外,供給開關(guān)SW201-1R~SW201-2B中的模式切換,可以不必一定分別與輸入開關(guān)SW301、輸出開關(guān)SW302、連接開關(guān)SW104R~SW104B中的模式切換同步進行。
<操作>
下面,說明本實施例的電壓驅(qū)動裝置的操作。本實施例的電壓驅(qū)動裝置,在圖5所示的電壓驅(qū)動裝置的操作基礎(chǔ)上,還執(zhí)行如下所示的處理。這里以與顯示數(shù)據(jù)DATA(1R)相關(guān)的操作為例,進行說明。
當(dāng)供給開關(guān)SW201-1R為“普通模式”時,解碼器D103-1R的輸出端103-1RA或者從解碼器D103-2R的輸出端103-2RA所輸出的選擇電壓VA提供到運算放大器A105-1R的輸入端105-1RC,解碼器D103-1R的輸出端103-1RB或者解碼器D103-2R的輸出端103-2RB所輸出的選擇電壓VB提供到運算放大器A105-1R的輸入端105-1RD。
另外,當(dāng)供給開關(guān)SW201-1R為“交叉模式”時,解碼器D103-1R的輸出端103-1RB或者解碼器D103-2R的輸出端103-2RB所輸出的選擇電壓VB提供到運算放大器A105-1R的輸入端105-1RC,解碼器D103-1R的輸出端103-1RA或者解碼器D103-2R的輸出端103-2RA所輸出的選擇電壓VA提供到運算放大器A105-1R的輸入端105-1RD。
<效果>
如上所述,可以平均化輸入到運算放大器輸入端的選擇電壓的誤差,所以能夠平均化運算放大器輸出的驅(qū)動電壓的誤差。因此,與現(xiàn)有的電壓驅(qū)動裝置相比,可以進一步提高顯示圖像質(zhì)量的均勻性。
另外,如圖8所示,供給開關(guān)SW201-1R~SW201-2B連接在解碼器D103-1R~D103-2B與連接開關(guān)SW104R~SW104B之間,也可以得到同樣的效果。例如,供給開關(guān)SW201-1R可以連接在解碼器D103-1R與連接開關(guān)SW104R之間,供給開關(guān)SW201-2R也可以連接在解碼器D103-2R與連接開關(guān)SW104R之間。
(實施例五)<結(jié)構(gòu)>
圖9所示為本發(fā)明實施例五中電壓驅(qū)動裝置的整體結(jié)構(gòu)。在該裝置中,輸入開關(guān)SW301連接在輸入鎖存器L101-1R~L101-2B與輸出鎖存器L102-1R~L102-2B之間。其他結(jié)構(gòu)與圖5相同。輸入開關(guān)SW301中,端子P-1R與輸入鎖存器L101-1R相連,端子P-1G與輸入鎖存器L101-1G相連,端子P-1B與輸入鎖存器L101-1B相連,端子P-2R與輸入鎖存器L101-2R相連,端子P-2G與輸入鎖存器L101-2G相連,端子P-2B與輸入鎖存器L101-2B相連。而且,端子Q-1R與輸出鎖存器L102-1R相連,端子Q-2R與輸出鎖存器L102-2R相連,端子Q-2G與輸出鎖存器L102-2G相連,端子Q-1G與輸出鎖存器L102-1G相連,端子Q-1B與輸出鎖存器L102-1B相連,端子Q-2B與輸出鎖存器L102-2B相連。
<操作>
下面,說明圖9所示的電壓驅(qū)動裝置的操作。這里以與顯示數(shù)據(jù)DATA(1R)、DATA(2R)相關(guān)的操作為例,進行說明。
首先,對連接開關(guān)SW104R為“普通模式”的情況進行說明。
此時,若輸入開關(guān)SW301為“普通模式”,則輸出鎖存器L102-1R輸出從輸入鎖存器L101-1R接收的顯示數(shù)據(jù)DATA(1R)。運算放大器A105-1R輸出與顯示數(shù)據(jù)DATA(1R)對應(yīng)的驅(qū)動電壓。而且,輸出鎖存器L102-2R輸出從輸入鎖存器L101-2R接收的顯示數(shù)據(jù)DATA(2R)。運算放大器A105-2R輸出與顯示數(shù)據(jù)DATA(2R)對應(yīng)的驅(qū)動電壓。由于此時輸出開關(guān)SW302為“普通模式”,所以運算放大器A105-1R輸出的驅(qū)動電壓提供到輸出節(jié)點N100-1R。而且,運算放大器A105-2R輸出的驅(qū)動電壓提供到輸出節(jié)點N100-2R。
而當(dāng)輸入開關(guān)SW301為“交叉模式”時,輸出鎖存器L102-1R輸出從輸入鎖存器L101-2R接收的顯示數(shù)據(jù)DATA(2R)。運算放大器A105-1R輸出與顯示數(shù)據(jù)DATA(2R)對應(yīng)的驅(qū)動電壓。而且,輸出鎖存器L102-2R輸出從輸入鎖存器L101-1R接收的顯示數(shù)據(jù)DATA(1R)。運算放大器A105-2R輸出與顯示數(shù)據(jù)DATA(1R)對應(yīng)的驅(qū)動電壓。由于此時輸出開關(guān)SW302為“交叉模式”,所以運算放大器A105-1R輸出的驅(qū)動電壓提供到輸出節(jié)點N100-2R。而且,運算放大器A105-2R輸出的驅(qū)動電壓提供到輸出節(jié)點N100-1R。
首先,對連接開關(guān)SW104R為“交叉模式”的情況進行說明。
此時,若輸入開關(guān)SW301為“普通模式”,則輸出鎖存器L102-1R輸出從輸入鎖存器L101-1R接收的顯示數(shù)據(jù)DATA(1R)。運算放大器A105-2R輸出與顯示數(shù)據(jù)DATA(1R)對應(yīng)的驅(qū)動電壓。而且,輸出鎖存器L102-2R輸出從輸入鎖存器L101-2R接收的顯示數(shù)據(jù)DATA(2R)。運算放大器A105-1R輸出與顯示數(shù)據(jù)DATA(2R)對應(yīng)的驅(qū)動電壓。由于此時輸出開關(guān)SW302為“交叉模式”,所以運算放大器A105-1R輸出的驅(qū)動電壓提供到輸出節(jié)點N100-2R。而且,運算放大器A105-2R輸出的驅(qū)動電壓提供到輸出節(jié)點N100-1R。
而當(dāng)輸入開關(guān)SW301為“交叉模式”時,輸出鎖存器L102-1R輸出從輸入鎖存器L101-2R接收的顯示數(shù)據(jù)DATA(2R)。運算放大器A105-2R輸出與顯示數(shù)據(jù)DATA(2R)對應(yīng)的驅(qū)動電壓。而且,輸出鎖存器L102-2R輸出從輸入鎖存器L101-1R接收的顯示數(shù)據(jù)DATA(1R)。運算放大器A105-1R輸出與顯示數(shù)據(jù)DATA(1R)對應(yīng)的驅(qū)動電壓。由于此時輸出開關(guān)SW302為“普通模式”,所以運算放大器A105-1R輸出的驅(qū)動電壓提供到輸出節(jié)點N100-1R。而且,運算放大器A105-2R輸出的驅(qū)動電壓提供到輸出節(jié)點N100-2R。
如上所述,無論處于何種模式,對應(yīng)顯示數(shù)據(jù)DATA(1R)的驅(qū)動電壓提供到輸出節(jié)點N100-1R,對應(yīng)顯示數(shù)據(jù)DATA(2R)的驅(qū)動電壓提供到輸出節(jié)點N100-2R。
<效果>
如上所述,通過將輸入開關(guān)SW301連接到輸入鎖存器與輸出鎖存器之間,可以控制從輸出鎖存器向解碼器傳送數(shù)據(jù)的時間和向輸出節(jié)點輸出數(shù)據(jù)的時間。因此,可以消除解碼器中誤操作的可能性。由此,能夠?qū)崿F(xiàn)穩(wěn)定地向顯示面板輸出,并能夠提供操作更穩(wěn)定的電壓驅(qū)動裝置。
另外,如圖7所示,供給開關(guān)SW201-1R~SW201-2B也可以連接在連接開關(guān)SW104R~SW104B與運算放大器A105-1R~A105-2B之間。而且,如圖8所示,供給開關(guān)SW201-1R~SW201-2B也可以連接在解碼器D103-1R~D103-2B與連接開關(guān)SW104R~SW104B之間。
(實施例六)<結(jié)構(gòu)>
圖10所示為本發(fā)明實施例六中電壓驅(qū)動裝置的整體結(jié)構(gòu)。該裝置以圖3所示的2k個供給開關(guān)SW201-1~SW201-2k代替圖1所示的k個連接開關(guān)SW104(1,2)~SW104(2k-1,2k)和輸出開關(guān)SW106(1,2)~SW106(2k-1,2k)。其他結(jié)構(gòu)與圖1相同。
供給開關(guān)SW201-1中,端子1W與解碼器D103-1的輸出端103-1A相連,端子1X與解碼器D103-1的輸出端103-1B相連,端子1Y與運算放大器A105-1的輸入端105-1C相連,端子1Z與運算放大器A105-1的輸入端105-1D相連。其他的供給開關(guān)SW201-2~SW201-2k中,也與供給開關(guān)SW201-1相同,各個端子與對應(yīng)的解碼器的輸出端或者運算放大器的輸入端相連。
在該電壓驅(qū)動裝置的結(jié)構(gòu)中,以一個輸入鎖存器、一個輸出鎖存器、一個解碼器、一個供給開關(guān)和一個運算放大器為最小單位。例如,由輸入鎖存器L101-1、輸出鎖存器L102-1、解碼器D103-1、供給開關(guān)SW201-1和運算放大器A105-1構(gòu)成一個最小單位。
<操作>
下面,說明圖10所示的電壓驅(qū)動裝置的操作。這里以與顯示數(shù)據(jù)DATA(1)相關(guān)的操作為例,進行說明。
在普通模式下,供給開關(guān)SW201-1中,端子1W與端子1Y相連,端子1X與端子1Z相連。因此,解碼器D103-1的輸出端103-1A所輸出的選擇電壓VA提供到運算放大器A105-1的輸入端105-1C,解碼器D103-1的輸出端103-1B所輸出的選擇電壓VB提供到運算放大器A105-1的輸入端105-1D。
在交叉模式下,供給開關(guān)SW201-1中,端子1W與端子1Z相連,端子1X與端子1Y相連。因此,解碼器D103-1的輸出端103-1B所輸出的選擇電壓VB提供到運算放大器A105-1的輸入端105-1C,解碼器D103-1的輸出端103-1A所輸出的選擇電壓VA提供到運算放大器A105-1的輸入端105-1D。
<偏差>
這里,設(shè)解碼器D103-1的輸出端103-1A輸出的選擇電壓VA的誤差為ΔVA,解碼器D103-1的輸出端103-1B輸出的選擇電壓VB的誤差為ΔVB,則在運算放大器A105-1中晶體管TT1接收的選擇電壓的誤差=(ΔVA+ΔVB)/2;
晶體管TT2接收的選擇電壓的誤差=(ΔVA+ΔVB)/2。即,運算放大器A105-1的兩個輸入端105-1A、105-1B接收的兩個灰度等級電壓的誤差得到平均化,其結(jié)果,誤差變得相等。
<效果>
如上所述,由于能夠平均化輸入到運算放大器的輸入端的選擇電壓的誤差,所以能夠平均化運算放大器輸出的驅(qū)動電壓的誤差。因此,與現(xiàn)有的電壓驅(qū)動裝置相比,可以進一步提高顯示圖像質(zhì)量的均勻性。
本發(fā)明的電壓驅(qū)動裝置,有用于液晶面板的液晶驅(qū)動型的顯示用驅(qū)動器等中。
以上所述僅為本發(fā)明的較佳實施例而已,并不用以限制本發(fā)明,凡在本發(fā)明的精神和原則之內(nèi),所作的任何修改、等同替換、改進等,均應(yīng)包含在本發(fā)明的保護范圍之內(nèi)。
權(quán)利要求
1.一種電壓驅(qū)動裝置,其特征在于,該裝置包括第1解碼器,用于接收第1灰度等級數(shù)據(jù)并輸出兩個選擇電壓;第2解碼器,用于接收第2灰度等級數(shù)據(jù)并輸出兩個選擇電壓;第1以及第2差動放大電路;第1連接切換電路,用于將所述第1及第2解碼器中的一個解碼器與所述第1差動放大電路對應(yīng)連接,且將另一個解碼器與所述第2差動放大電路對應(yīng)連接;輸出切換電路,用于與通過所述第1連接切換電路的對應(yīng)連接聯(lián)動地,將所述第1及第2差動放大電路中的一個差動放大電路與第1輸出節(jié)點對應(yīng)連接,且將另一個差動放大電路與第2輸出節(jié)點對應(yīng)連接;其中,所述第1及第2解碼器分別根據(jù)所得到的灰度等級數(shù)據(jù),從多個灰度等級電壓中選擇任意一個灰度等級電壓,并將與所選擇的一個灰度等級電壓的電壓值相等的兩個電壓作為所述兩個選擇電壓輸出,或者從所述多個灰度等級電壓中選擇任意兩個灰度等級電壓,并將所選擇的兩個灰度等級電壓作為所述兩個選擇電壓輸出;所述第1及第2差動放大電路分別按照規(guī)定的比例,合成從通過所述第1連接切換電路與自身對應(yīng)連接的解碼器所接收的兩個選擇電壓,生成驅(qū)動電壓,并向通過所述輸出切換電路與自身對應(yīng)連接的輸出節(jié)點輸出所生成的驅(qū)動電壓。
2.根據(jù)權(quán)利要求1所述的電壓驅(qū)動裝置,其特征在于,所述第1連接切換電路及所述輸出切換電路各具有第1模式和第2模式;在所述第1模式中,所述第1連接切換電路將所述第1解碼器與所述第1差動放大電路對應(yīng)連接,且將所述第2解碼器與所述第2差動放大電路對應(yīng)連接;所述輸出切換電路將所述第1差動放大電路與所述第1輸出節(jié)點對應(yīng)連接,且將所述第2差動放大電路與所述第2輸出節(jié)點對應(yīng)連接;在所述第2模式中,所述第1連接切換電路將所述第1解碼器與所述第2差動放大電路對應(yīng)連接,且將所述第2解碼器與所述第1差動放大電路對應(yīng)連接;所述輸出切換電路將所述第1差動放大電路與所述第2輸出節(jié)點對應(yīng)連接,且將所述第2差動放大電路與所述第1輸出節(jié)點對應(yīng)連接。
3.根據(jù)權(quán)利要求1所述的電壓驅(qū)動裝置,其特征在于,所述第1連接切換電路包括第1輸入部,用于接收所述第1解碼器輸出的兩個選擇電壓;第2輸入部,用于接收所述第2解碼器輸出的兩個選擇電壓;第1輸出部,用于輸出所述第1及第2輸入部中的一個輸入部所接收的兩個選擇電壓;第2輸出部,用于輸出所述第1及第2輸入部中的另一個輸入部所接收的兩個選擇電壓;所述第1差動放大電路接收所述第1連接切換電路的第1輸出部輸出的兩個選擇電壓;所述第2差動放大電路接收所述第1連接切換電路的第2輸出部輸出的兩個選擇電壓。
4.根據(jù)權(quán)利要求1所述的電壓驅(qū)動裝置,其特征在于,該電壓驅(qū)動裝置進一步包括第1輸出鎖存器,用于獲取所述第1顯示數(shù)據(jù);第2輸出鎖存器,用于獲取所述第2顯示數(shù)據(jù);第3輸出鎖存器,用于獲取第3顯示數(shù)據(jù);第4輸出鎖存器,用于獲取第4顯示數(shù)據(jù);第5輸出鎖存器,用于獲取第5顯示數(shù)據(jù);第6輸出鎖存器,用于獲取第6顯示數(shù)據(jù);第3至第6解碼器;輸入切換電路,用于將所述第1至第6輸出鎖存器與所述第1至第6解碼器一一對應(yīng)地連接;第3至第6差動放大電路;第2連接切換電路,用于將所述第3及第4解碼器中的一個解碼器與所述第3差動放大電路對應(yīng)連接,并將另一個解碼器與所述第4差動放大電路對應(yīng)連接;第3連接切換電路,用于將所述第5及第6解碼器中的一個解碼器與所述第5差動放大電路對應(yīng)連接,并將另一個解碼器與所述第6差動放大電路對應(yīng)連接;所述輸出切換電路與通過所述輸入切換電路的對應(yīng)連接以及與通過所述第1至所述第3連接切換電路的對應(yīng)連接聯(lián)動地,將所述第1至第6差動放大電路和所述第1及第2輸出節(jié)點以及第3至第6輸出節(jié)點一一對應(yīng)連接;所述第1至第6解碼器分別根據(jù)通過所述輸入切換電路與自身對應(yīng)連接的輸出鎖存器所獲取的灰度等級數(shù)據(jù),從多個灰度等級電壓中選擇任意一個灰度等級電壓,并將與所選擇的一個灰度等級電壓的電壓值相等的兩個電壓作為兩個選擇電壓輸出,或者從所述多個灰度等級電壓中選擇任意兩個灰度等級電壓,并將所選擇的兩個灰度等級電壓作為所述兩個選擇電壓輸出;所述第1及第2差動放大電路分別按照規(guī)定的比例,合成從通過所述第1連接切換電路與自身對應(yīng)連接的解碼器接收的兩個選擇電壓,生成驅(qū)動電壓,并向通過所述輸出切換電路與自身對應(yīng)連接的輸出節(jié)點輸出所生成的驅(qū)動電壓;所述第3及第4差動放大電路分別按照規(guī)定的比例,合成從通過所述第2連接切換電路與自身對應(yīng)連接的解碼器接收的兩個選擇電壓,生成驅(qū)動電壓,并向通過所述輸出切換電路與自身對應(yīng)連接的輸出節(jié)點輸出所生成的驅(qū)動電壓;所述第5及第6差動放大電路分別按照規(guī)定的比例,合成從通過所述第3連接切換電路與自身對應(yīng)連接的解碼器接收的兩個選擇電壓,生成驅(qū)動電壓,并向通過所述輸出切換電路與自身對應(yīng)連接的輸出節(jié)點輸出所生成的驅(qū)動電壓。
5.根據(jù)權(quán)利要求4所述的電壓驅(qū)動裝置,其特征在于,所述第1解碼器與所述第2解碼器物理上互相鄰接;所述第1差動放大電路與所述第2差動放大電路物理上互相鄰接;所述輸入切換電路具有第1模式和第2模式,在所述第1模式中,將所述第1輸出鎖存器與所述第1解碼器對應(yīng)連接,且將所述第2輸出鎖存器與所述第2解碼器對應(yīng)連接;在所述第2模式中,將所述第1輸出鎖存器與所述第2解碼器對應(yīng)連接,且將所述第2輸出鎖存器與所述第1解碼器對應(yīng)連接;所述第1連接切換電路具有第3模式和第4模式,在所述第3模式中,將所述第1解碼器與所述第1差動放大電路對應(yīng)連接,且將所述第2解碼器與所述第2差動放大電路對應(yīng)連接;在所述第4模式中,將所述第1解碼器與所述第2差動放大電路對應(yīng)連接,且將所述第2解碼器與所述第1差動放大電路對應(yīng)連接;所述輸出切換電路具有第5模式和第6模式,在所述第5模式中,將所述第1差動放大電路與所述第1輸出節(jié)點對應(yīng)連接,且將所述第2差動放大電路與所述第2輸出節(jié)點對應(yīng)連接;在所述第6模式中,將所述第1差動放大電路與所述第2輸出節(jié)點對應(yīng)連接,且將所述第2差動放大電路與所述第1輸出節(jié)點對應(yīng)連接;當(dāng)所述輸入切換電路處于第1模式且所述第1連接切換電路處于第3模式時,或者當(dāng)所述輸入切換電路處于第2模式且所述第1連接切換電路處于第4模式時,所述輸出切換電路處于第5模式;當(dāng)所述輸入切換電路處于第1模式且所述第1連接切換電路處于第4模式時,或者當(dāng)所述輸入切換電路處于第2模式且所述第1連接切換電路處于第3模式時,所述輸出切換電路處于第6模式。
6.根據(jù)權(quán)利要求1所述的電壓驅(qū)動裝置,其特征在于,該電壓驅(qū)動裝置進一步包括第1輸入鎖存器,用于獲取所述第1灰度等級數(shù)據(jù);第2輸入鎖存器,用于獲取所述第2灰度等級數(shù)據(jù);第3輸入鎖存器,用于獲取第3灰度等級數(shù)據(jù);第4輸入鎖存器,用于獲取第4灰度等級數(shù)據(jù);第5輸入鎖存器,用于獲取第5灰度等級數(shù)據(jù);第6輸入鎖存器,用于獲取第6灰度等級數(shù)據(jù);與所述第1解碼器對應(yīng)的第1輸出鎖存器;與所述第2解碼器對應(yīng)的第2輸出鎖存器;第3至第6輸出鎖存器;輸入切換電路,用于將所述第1至第6輸入鎖存器與所述第1至第6輸出鎖存器一一對應(yīng)地連接;與所述第3至第6鎖存器一一對應(yīng)的第3至第6解碼器;第3至第6差動放大電路;第2連接切換電路,用于將所述第3及第4解碼器中的一個解碼器與所述第3差動放大電路對應(yīng)連接,并將另一個解碼器與所述第4差動放大電路對應(yīng)連接;第3連接切換電路,用于將所述第5及第6解碼器中的一個解碼器與所述第5差動放大電路對應(yīng)連接,并將另一個解碼器與所述第6差動放大電路對應(yīng)連接;所述輸出切換電路與通過所述輸入切換電路的對應(yīng)連接以及與通過所述第1至所述第3連接切換電路的對應(yīng)連接聯(lián)動地,將所述第1至第6差動放大電路和所述第1及第2輸出節(jié)點以及第3至第6輸出節(jié)點一一對應(yīng)地連接;所述第1至第6輸出鎖存器分別以規(guī)定的時間同步獲取通過所述連接切換電路對應(yīng)連接的輸入鎖存器所獲得的灰度等級數(shù)據(jù);所述第1至第6解碼器分別根據(jù)通過所述輸入切換電路與自身對應(yīng)連接的輸出鎖存器所獲取的灰度等級數(shù)據(jù),從多個灰度等級電壓中選擇任意一個灰度等級電壓,并將與所選擇的一個灰度等級電壓的電壓值相等的兩個電壓作為兩個選擇電壓輸出,或者從所述多個灰度等級電壓中選擇任意兩個灰度等級電壓,并將所選擇的兩個灰度等級電壓作為所述兩個選擇電壓輸出;所述第1及第2差動放大電路分別按照規(guī)定的比例,合成從通過所述第1連接切換電路與自身對應(yīng)連接的解碼器接收的兩個選擇電壓,生成驅(qū)動電壓,并向通過所述輸出切換電路與自身對應(yīng)連接的輸出節(jié)點輸出所生成的驅(qū)動電壓;所述第3及第4差動放大電路分別按照規(guī)定的比例,合成從通過所述第2連接切換電路與自身對應(yīng)連接的解碼器接收的兩個選擇電壓,生成驅(qū)動電壓,并向通過所述輸出切換電路與自身對應(yīng)連接的輸出節(jié)點輸出所生成的驅(qū)動電壓;所述第5及第6差動放大電路分別按照規(guī)定的比例,合成從通過所述第3連接切換電路與自身對應(yīng)連接的解碼器接收的兩個選擇電壓,生成驅(qū)動電壓,并向通過所述輸出切換電路與自身對應(yīng)連接的輸出節(jié)點輸出所生成的驅(qū)動電壓。
7.根據(jù)權(quán)利要求6所述的電壓驅(qū)動裝置,其特征在于,所述第1解碼器與所述第2解碼器物理上互相鄰接;所述第1差動放大電路與所述第2差動放大電路物理上互相鄰接;所述輸入切換電路具有第1模式和第2模式,在所述第1模式中,將所述第1輸入鎖存器與所述第1輸出鎖存器對應(yīng)連接,且將所述第2輸入鎖存器與所述第2輸出鎖存器對應(yīng)連接;在所述第2模式中,將所述第1輸入鎖存器與所述第2輸出鎖存器對應(yīng)連接,且將所述第2輸入鎖存器與所述第1輸出鎖存器對應(yīng)連接;所述第1連接切換電路具有第3模式和第4模式,在所述第3模式中,將所述第1解碼器與所述第1差動放大電路對應(yīng)連接,且將所述第2解碼器與所述第2差動放大電路對應(yīng)連接;在所述第4模式中,將所述第1解碼器與所述第2差動放大電路對應(yīng)連接,且將所述第2解碼器與所述第1差動放大電路對應(yīng)連接;所述輸出切換電路具有第5模式和第6模式,在所述第5模式中,將所述第1差動放大電路與所述第1輸出節(jié)點對應(yīng)連接,且將所述第2差動放大電路與所述第2輸出節(jié)點對應(yīng)連接;在所述第6模式中,將所述第1差動放大電路與所述第2輸出節(jié)點對應(yīng)連接,且將所述第2差動放大電路與所述第1輸出節(jié)點對應(yīng)連接;當(dāng)所述輸入切換電路處于第1模式且所述第1連接切換電路處于第3模式時,或者當(dāng)所述輸入切換電路處于第2模式且所述第1連接切換電路處于第4模式時,所述輸出切換電路處于第5模式;當(dāng)所述輸入切換電路處于第1模式且所述第1連接切換電路處于第4模式時,或者當(dāng)所述輸入切換電路處于第2模式且所述第1連接切換電路處于第3模式時,所述輸出切換電路處于第6模式。
8.根據(jù)權(quán)利要求1、4、6中任一項所述的電壓驅(qū)動裝置,其特征在于,所述第1及第2解碼器各具有用于輸出所述兩個選擇電壓中的一個選擇電壓的第1輸出端和用于輸出所述兩個選擇電壓中另一個選擇電壓的第2輸出端;所述第1及第2差動放大電路各具有第1及第2輸入端,且按照規(guī)定的比例合成輸入到該第1輸入端的選擇電壓和輸入到該第2輸入端的選擇電壓,生成驅(qū)動電壓;所述裝置進一步包括第1供給切換電路,用于在所述第1及第2解碼器中的一個解碼器,和通過所述第1連接切換電路與該解碼器對應(yīng)連接的差動放大電路之間,將該解碼器的第1及第2輸出端中的一個輸出端輸出的選擇電壓提供給該差動放大電路的第1輸入端,且將另一個輸出端輸出的選擇電壓提供給該差動放大電路的第2輸入端。
9.根據(jù)權(quán)利要求8所述的電壓驅(qū)動裝置,其特征在于,所述第1供給切換電路具有第1模式和第2模式;在所述第1模式中,在所述第1及第2解碼器中的一個解碼器,和通過所述第一連接切換電路與該解碼器對應(yīng)連接的差動放大電路之間,將該解碼器的第1輸出端所輸出的選擇電壓提供給該差動放大電路的第1輸入端,且將該解碼器的第2輸出端所輸出的選擇電壓提供給該差動放大電路的第2輸入端;在所述第2模式中,在所述第1及第2解碼器中的一個解碼器,和通過所述連接切換電路與該解碼器對應(yīng)連接的差動放大電路之間,將該解碼器的第1輸出端所輸出的選擇電壓提供給該差動放大電路的第2輸入端,且將該解碼器的第2輸出端所輸出的選擇電壓提供給該差動放大電路的第1輸入端。
10.根據(jù)權(quán)利要求8所述的電壓驅(qū)動裝置,其特征在于,該電壓驅(qū)動裝置進一步包括第2供給切換電路,用于在所述第1及第2解碼器中的另一個解碼器,和通過所述第1連接切換電路與該解碼器對應(yīng)連接的差動放大電路之間,將該解碼器的第1及第2輸出端中的一個輸出端所輸出的選擇電壓提供給該差動放大電路的第1輸入端,且將另一個輸出端所輸出的選擇電壓提供給該差動放大電路的第2輸入端。
11.一種電壓驅(qū)動裝置,其特征在于,該裝置包括解碼器,用于根據(jù)灰度等級數(shù)據(jù)生成兩個選擇電壓,并將所生成的兩個選擇電壓中的一個選擇電壓從第1輸出端輸出,并將另一個選擇電壓從第2輸出端輸出;差動放大電路,具有第1及第2輸入端,用于按照規(guī)定的比例,合成輸入到該第1輸入端的電壓以及輸入到該第2輸入端的電壓,生成驅(qū)動電壓,并將所生成的驅(qū)動電壓輸出;供給切換電路,用于將所述解碼器的第1及第2輸出端中的一個輸出端所輸出的選擇電壓提供給所述差動放大電路的第1輸入端,且將另一個輸出端所輸出的選擇電壓提供給所述差動放大電路的第2輸入端;其中,所述解碼器根據(jù)所得到的灰度等級數(shù)據(jù),從多個灰度等級電壓中選擇任意一個灰度等級電壓,并將與所選擇的一個灰度等級電壓的電壓值相等的兩個電壓作為所述兩個選擇電壓輸出,或者從所述多個灰度等級電壓中選擇任意兩個灰度等級電壓,并將所選擇的兩個灰度等級電壓作為所述兩個選擇電壓輸出。
12.根據(jù)權(quán)利要求11所述的電壓驅(qū)動裝置,其特征在于,所述供給切換電路具有第1模式和第2模式;在所述第1模式中,將所述解碼器的第1輸出端輸出的選擇電壓提供給所述差動放大電路的第1輸入端,且將所述解碼器的第2輸出端輸出的選擇電壓提供給所述差動放大電路的第2輸入端;在所述第2模式中,將所述解碼器的第1輸出端輸出的選擇電壓提供給所述差動放大電路的第2輸入端,且將所述解碼器的第2輸出端輸出的選擇電壓提供給所述差動放大電路的第1輸入端。
全文摘要
本發(fā)明公開了一種可以抑制驅(qū)動電壓的偏差的電壓驅(qū)動裝置。在第1模式下,運算放大器A105-1接收解碼器D103-1輸出的兩個選擇電壓VA、VB,并向輸出節(jié)點N100-1輸出所生成的驅(qū)動電壓;運算放大器A105-2接收解碼器D103-2輸出的兩個選擇電壓VA、VB,并向輸出節(jié)點N100-2輸出所生成的驅(qū)動電壓。而在第2模式下,運算放大器A105-1接收解碼器D103-2輸出的兩個選擇電壓VA、VB,并向輸出節(jié)點N100-2輸出所生成的驅(qū)動電壓,運算放大器A105-2接收解碼器D103-1輸出的兩個選擇電壓VA、VB,并向輸出節(jié)點N100-1輸出所生成的驅(qū)動電壓。
文檔編號G09G3/20GK1941033SQ20061015236
公開日2007年4月4日 申請日期2006年9月28日 優(yōu)先權(quán)日2005年9月30日
發(fā)明者濱橋義久, 石川智也, 淺田哲男, 伊達義人, 土居康之 申請人:松下電器產(chǎn)業(yè)株式會社