專利名稱:交錯的列驅(qū)動電路裝置及方法
技術領域:
本發(fā)明的技術領域涉及微機電系統(tǒng)(MEMS)。
背景技術:
微機電系統(tǒng)(MEMS)包括微機械元件、激勵器及電子元件。微機械元件可采用沉積、蝕刻或其他可蝕刻掉襯底及/或所沉積材料層的若干部分或可添加若干層以形成電和機電裝置的微機械加工工藝制成。一種類型的MEMS裝置被稱為干涉式調(diào)制器。干涉式調(diào)制器可包含一對導電板,其中之一或二者均可全部或部分地透明及/或為反射性,且在施加一個適當?shù)碾娦盘枙r能夠相對運動。其中一個板可包含一沉積在一襯底上的靜止層,另一個板可包含一通過一空氣間隙與該靜止層隔開的金屬隔板。上述裝置具有廣泛的應用范圍,且在此項技術中,利用及/或修改這些類型裝置的特性、以使其性能可用于改善現(xiàn)有產(chǎn)品及制造目前尚未開發(fā)的新產(chǎn)品將頗為有益。
發(fā)明內(nèi)容
本發(fā)明的系統(tǒng)、方法及裝置均具有多個方面,任一單個方面均不能單獨決定其所期望特性?,F(xiàn)在,對其更主要的特性進行簡要說明,此并不限定本發(fā)明的范圍。在查看這一論述,尤其是在閱讀了標題為“具體實施方式
”的部分之后,人們即可理解本發(fā)明的特征如何提供優(yōu)于其他顯示裝置的優(yōu)點。
在一第一實施例中,本發(fā)明包括一種顯示器,其包括至少一個驅(qū)動電路、及一包含復數(shù)個布置成復數(shù)個列及行的干涉式調(diào)制器的陣列,所述陣列經(jīng)配置以由所述驅(qū)動電路驅(qū)動,其中所述驅(qū)動電路經(jīng)配置以交錯地為兩個或兩個以上列施加信號。
在所述第一實施例的一個方面中,所述驅(qū)動電路在一列尋址周期中交錯地為兩個或兩個以上列施加信號,且其中所述驅(qū)動電路進一步經(jīng)配置以在一行尋址周期期間使用一信號來選通一個或多個行。
在所述第一實施例的一第二方面中,所述驅(qū)動電路進一步經(jīng)配置以在兩個群組或兩個以上群組的列上施加信號,其中在所述列尋址周期期間每一群組均具有一群組尋址周期,且每一群組均具有一個或多個列,其中每一群組的所述群組尋址周期至少部分地不同于任一其他群組的群組尋址周期。
在所述第一實施例的一第三方面中,所述驅(qū)動電路進一步經(jīng)配置以在兩個群組或兩個以上群組的列上施加信號,每一群組均在所述列尋址周期內(nèi)的一群組尋址周期期間被激活,且每一群組均具有一個或多個列。
在所述第一實施例的一第四方面中,所述驅(qū)動電路進一步經(jīng)配置以為兩個群組或兩個以上群組的列施加信號,每一群組均在一列尋址周期內(nèi)的一群組尋址周期期間被激活,每一群組均具有一個或多個列,其中每一群組尋址周期的相對開始時間均在時間上不同。
在所述第一實施例的一第五方面中,所述驅(qū)動電路進一步經(jīng)配置以在一第一時間周期期間為一第一列、在一第二時間周期期間為一第二列施加一信號,其中所述第一時間周期的至少一部分與所述第二時間周期發(fā)生于不同的時刻。
在所述第一實施例的一第六方面中,每一群組均具有一個列。
在所述第一實施例的一第七方面中,所述驅(qū)動電路按一預定次序為每一群組施加信號。
在所述第一實施例的一第八方面中,所述驅(qū)動電路按一預定次序為一個或多個群組施加信號。
在所述第一實施例的一第九方面中,所述驅(qū)動電路以隨機的次序為一個或多個群組施加信號。
在所述第一實施例的一第十方面中,每一群組均包含相同數(shù)量的列。
在所述第一實施例的一第十一方面中,一個或多個群組包含一不同數(shù)量的列。
在所述第一實施例的一第十二方面中,所述驅(qū)動電路按一順序性次序為每一列施加信號。
在所述第一實施例的一第十三方面中,所述驅(qū)動電路按一非順序性次序為至少兩個或兩個以上列施加信號。
在一第二實施例中,本發(fā)明包括一顯示器,其包括至少一個驅(qū)動電路、及一陣列,所述陣列包含復數(shù)個干涉式調(diào)制器列及復數(shù)個干涉式調(diào)制器行,所述陣列經(jīng)配置以由所述驅(qū)動電路驅(qū)動,其中所述驅(qū)動電路經(jīng)配置以接收用于所述復數(shù)個列的列數(shù)據(jù),并進一步經(jīng)配置以使用所述列數(shù)據(jù)在一列尋址周期期間不同時地在兩個或兩個以上干涉式調(diào)制器列中每一列上施加一信號并在一行尋址周期期間在一個或多個行中每一行上施加一信號。
在一第三實施例中,本發(fā)明包括一種向一具有復數(shù)個干涉式調(diào)制器列及干涉式調(diào)制器行的陣列提供數(shù)據(jù)的方法,所述方法包括在一陣列尋址周期中的一第一群組尋址周期期間,根據(jù)一第一數(shù)據(jù)集合為第一群組的列中每一列施加一信號;在所述陣列尋址周期中的一第二群組尋址周期期間,使用一第二數(shù)據(jù)集合為第二群組的列中每一列施加一信號,所述第二群組尋址周期在一部分時間期間交疊所述第一群組尋址周期;及在所述時間部分期間在一第一行中施加一信號,以激勵所述第一行中的干涉式調(diào)制器。
在所述第三實施例的一個方面中,所述第一群組包含一不同于所述第二群組的列數(shù)量。
在所述第三實施例的一第二方面中,所述第一群組尋址周期及所述第二群組尋址周期是按一預定次序。
在所述第三實施例的一第三方面中,所述第一群組尋址周期及所述第二群組尋址周期是按一隨機的次序。
在所述第三實施例的一第四方面中,所述第一群組包含與所述第二群組相同數(shù)量的列。
在一第四實施例中,本發(fā)明包括一種向一具有復數(shù)個干涉式調(diào)制器列及干涉式調(diào)制器行的陣列提供數(shù)據(jù)的方法,所述方法包括接收用于所述陣列中兩個或兩個以上群組的列的數(shù)據(jù),每一群組均具有一個或多個列;及根據(jù)所述兩個或兩個以上群組的數(shù)據(jù)施加信號,以使在不同的時刻開始在兩個或兩個以上群組上施加信號且存在一在所有群組上同時施加信號的時間周期。
在所述第四實施例的一個方面中,每一群組均包含相同數(shù)量的列。
在所述第四實施例的一第二方面中,每一群組的一群組尋址周期至少部分地不同于任一其他群組的群組尋址周期。
在所述第四實施例的一第三方面中,每一群組的一群組尋址周期均在一在時間上不同的時刻開始。
在所述第四實施例的一第四方面中,兩個或兩個以上群組的群組尋址周期是按一預定次序。
在所述第四實施例的一第五方面中,兩個或兩個以上群組的群組尋址周期是按一隨機的次序。
在一第五實施例中,本發(fā)明包括一種顯示器,其包括一包含復數(shù)個干涉式調(diào)制器的陣列,所述干涉式調(diào)制器中的每一個均連接至一列電極及一行電極;及一驅(qū)動電路,其連接至所述陣列的列電極及行電極并經(jīng)配置以驅(qū)動所述陣列,所述驅(qū)動電路經(jīng)配置以在兩個不同的時刻開始在兩個或兩個以上列上施加信號。
在一第六實施例中,本發(fā)明包括一種驅(qū)動電路,其經(jīng)配置以驅(qū)動一由復數(shù)個干涉式調(diào)制器構成的陣列,所述干涉式調(diào)制器中的每一個均連接至一列電極及一行電極,所述驅(qū)動電路包括一用于存儲預定顯示數(shù)據(jù)的存儲裝置,一與所述存儲裝置進行數(shù)據(jù)通信的信號裝置,所述信號裝置經(jīng)配置以不同時在兩個或兩個以上列中每一列電極上施加信號,其中所述信號是基于所述預定的顯示數(shù)據(jù)。
圖1為一等角圖,其顯示一干涉式調(diào)制器顯示器的一實施例的一部分,其中一第一干涉式調(diào)制器的一可移動反射層處于一釋放位置,且一第二干涉式調(diào)制器的一可移動反射層處于一受激勵位置。
圖2為一系統(tǒng)方框圖,其顯示一包含一3×3干涉式調(diào)制器顯示器的電子裝置的一實施例。
圖3為圖1所示干涉式調(diào)制器的一實例性實施例的可移動鏡位置與所施加電壓的關系圖。
圖4為一組可用于驅(qū)動干涉式調(diào)制器顯示器的行和列電壓的示意圖。
圖5A及圖5B顯示可用于向圖2所示3×3干涉式調(diào)制器顯示器寫入一顯示數(shù)據(jù)幀的行和列信號的一實例性時序圖。
圖6A為一圖1所示裝置的剖面圖。
圖6B為一干涉式調(diào)制器的一替代實施例的一剖面圖。
圖6C為一干涉式調(diào)制器的另一替代實施例的一剖面圖。
圖7為在電壓快速變化期間在列線上流動的典型電流的示意圖。
圖8是一將用于使列激勵交錯的電路并入列驅(qū)動電路中的雙穩(wěn)顯示裝置(例如干涉式調(diào)制器顯示器)的一實施例的局部示意圖。
圖9顯示可用于使用一施加信號的交錯方案來對一3×3干涉式顯示器進行寫入的行信號及列信號的一個實例性時序圖。
圖10A及10B為系統(tǒng)方塊圖,其顯示一包含復數(shù)個干涉式調(diào)制器的視覺顯示裝置的一實施例。
具體實施例方式
以下詳細說明涉及本發(fā)明的某些具體實施例。不過,本發(fā)明可通過許多種不同的方式實施。在本說明中,會參照附圖,在附圖中,相同的部件自始至終使用相同的編號標識。根據(jù)以下說明容易看出,本發(fā)明可在任一配置用于顯示圖像-無論是動態(tài)圖像(例如視頻)還是靜態(tài)圖像(例如靜止圖像),無論是文字圖像還是圖片圖像-的裝置中實施。更具體而言,本發(fā)明可在例如(但不限于)以下等眾多種電子裝置中實施或與這些電子裝置相關聯(lián)移動電話、無線裝置、個人數(shù)據(jù)助理(PDA)、手持式計算機或便攜式計算機、GPS接收器/導航器、照像機、MP3播放器、攝像機、游戲機、手表、時鐘、計算器、電視監(jiān)視器、平板顯示器、計算機監(jiān)視器、汽車顯示器(例如測距儀顯示器等)、駕駛艙控制裝置及/或顯示器、攝像機景物顯示器(例如車輛的后視攝像機顯示器)、電子照片、電子告示牌或標牌、投影儀、建筑結構、包裝及美學結構(例如在一件珠寶上顯示圖像)。與本文所述MESE裝置具有類似結構的MEMS裝置也可用于非顯示應用,例如用于電子切換裝置。
圖1中顯示一個含有一干涉式MEMS顯示元件的干涉式調(diào)制器顯示器實施例。在這些裝置中,像素處于亮狀態(tài)或暗狀態(tài)。在亮(“開(on)”或“打開(open)”)狀態(tài)下,顯示元件將入射可見光的一大部分反射至用戶。在處于暗(“關(off)”或“關閉(closed)”)狀態(tài)下時,顯示元件幾乎不向用戶反射入射可見光。視不同的實施例而定,可顛倒“on”及“off”狀態(tài)的光反射性質(zhì)。MEMS像素可配置為主要在所選色彩下反射,以除黑色和白色之外還可實現(xiàn)彩色顯示。
圖1是描繪一視覺顯示器的一系列像素中的兩個相鄰像素的等角圖,其中每一像素均包含一MEMS干涉式調(diào)制器。在某些實施例中,一干涉式調(diào)制器顯示器包含一由這些干涉式調(diào)制器構成的行/列陣列。每一干涉式調(diào)制器均包括一對反射層,該對反射層定位成彼此相距一可變且可控的距離,以形成一具有至少一個可變尺寸的光學諧振腔。在一實施例中,其中一個反射層可在兩個位置之間移動。在本文中稱為釋放狀態(tài)的第一位置上,該可移動層的位置距離一固定的局部反射層相對遠。在第二位置上,該可移動層的位置更近地靠近該局部反射層。根據(jù)可移動反射層的位置而定,從這兩個層反射的入射光會以相長或相消方式干涉,從而形成各像素的總體反射或非反射狀態(tài)。
在圖1中描繪的像素陣列部分包括兩個相鄰的干涉式調(diào)制器12a和12b。在左側的干涉式調(diào)制器12a中,顯示一可移動的高度反射層14a處于一釋放位置,該釋放位置距一固定的局部反射層16a一預定距離。在右側的干涉式調(diào)制器12b中,顯示可移動的高度反射層14b處于一受激勵位置,該受激勵位置靠近固定的局部反射層16b。
固定層16a、16b導電、局部透明且局部為反射性,并可通過(例如)在一透明襯底20上沉積一個或多個各自為鉻及氧化銦錫的層而制成。所述各層被圖案化成平行條帶,且可形成一顯示裝置中的行電極,下文中將進一步對此說明??梢苿訉?4a、14b可形成為由沉積在支柱18頂部上的一或多個沉積金屬層(與行電極16a、16b正交)及一沉積在支柱18之間的中間犧牲材料構成的一系列平行條帶。在蝕刻掉犧牲材料以后,這些可變形的金屬層與固定的金屬層通過一規(guī)定的氣隙19隔開。這些可變形層可使用一具有高度導電性及反射性的材料(例如鋁),且該些條帶可形成一顯示裝置中的列電極。
在未施加電壓時,腔19保持位于層14a、16a之間,且可變形層處于如圖1中像素12a所示的機械弛豫狀態(tài)。然而,在向一所選行和列施加電位差之后,在所述行和列電極相交處的對應像素處形成的電容器變成充電狀態(tài),且靜電力將這些電極拉向一起。如果電壓足夠高,則可移動層發(fā)生形變,并被壓到固定層上(可在固定層上沉積一介電材料(在該圖中未示出),以防止短路,并控制分隔距離),如圖1中右側上的像素12b所示。無論所施加的電位差極性如何,該行為均相同。這樣,可控制反射相對非反射像素狀態(tài)的行/列激勵與傳統(tǒng)的LCD及其他顯示技術中所用的行/列激勵在許多方面相似。
圖2至圖5顯示一個在一顯示應用中使用一干涉式調(diào)制器陣列的實例性過程及系統(tǒng)。圖2為一系統(tǒng)方框圖,該圖顯示一可體現(xiàn)本發(fā)明各方面的電子裝置的一個實施例。在該實例性實施例中,所述電子裝置包括一處理器21-其可為任何通用單芯片或多芯片處理器,例如ARM、Pentium、Pentium II、PentiumIII、Pentium IV、PentiumPro、8051、MIPS、Power PC、ALPHA,或任何專用處理器,例如數(shù)字信號處理器、微控制器或可編程門陣列。按照業(yè)內(nèi)慣例,可將處理器21配置成執(zhí)行一個或多個軟件模塊。除執(zhí)行一個操作系統(tǒng)外,還可將該處理器配置成執(zhí)行一個或多個軟件應用程序,包括網(wǎng)頁瀏覽器、電話應用程序、電子郵件程序或任何其他軟件應用程序。
在一實施例中,處理器21還配置成與一陣列控制器22進行通信。在一實施例中,該陣列控制器22包括向一像素陣列30提供信號的一行驅(qū)動電路24及一列驅(qū)動電路26。圖1中所示的陣列剖面圖在圖2中以線1-1示出。對于MEMS干涉式調(diào)制器,所述行/列激勵協(xié)議可利用圖3所示的這些裝置的滯后性質(zhì)。其可能需要例如一10伏的電勢差來使一可移動層自釋放狀態(tài)變形至受激勵狀態(tài)。然而,當所述電壓自該值降低時,在所述電壓降低回至10伏以下時,所述可移動層將保持其狀態(tài)。在圖3的實例性實施例中,在電壓降低至2伏以下之前,可移動層不會完全釋放。因此,在圖3所示的實例中,存在一大約為3-7伏的電壓范圍,在該電壓范圍內(nèi)存在一施加電壓窗口,在該窗口內(nèi)所述裝置穩(wěn)定在釋放或受激勵狀態(tài)。在本文中將其稱為搟滯后窗口對于一具有圖3所示滯后特性的顯示陣列而言,行/列激勵協(xié)議可設計成在行選通期間,向所選通行中將被激勵的像素施加一約10伏的電壓差,并向?qū)⒈会尫诺南袼厥┘右唤咏?伏的電壓差。在選通之后,向像素施加一約5伏的穩(wěn)態(tài)電壓差,以使其保持在行選通使其所處的任何狀態(tài)。在被寫入之后,在該實例中,每一像素均承受一處于3-7伏“穩(wěn)定窗口”內(nèi)的電位差。該特性使圖1所示的像素設計在相同的所施加電壓條件下穩(wěn)定在一既有的激勵狀態(tài)或釋放狀態(tài)。由于干涉式調(diào)制器的每一像素,無論處于激勵狀態(tài)還是釋放狀態(tài),實質(zhì)上均是一由所述固定反射層及移動反射層所構成的電容器,因此,該穩(wěn)定狀態(tài)可在一滯后窗口內(nèi)的電壓下得以保持而幾乎不消耗功率。如果所施加的電位恒定,則基本上沒有電流流入像素。
在典型應用中,可通過根據(jù)第一行中所期望的一組受激勵像素確定一組列電極而形成一顯示幀。此后,將一行脈沖施加于第1行的電極,從而激勵與所確定的列線對應的像素。此后,將所確定的一組列電極變成與第二行中所期望的一組受激勵像素對應。此后,將一脈沖施加于第2行的電極,從而根據(jù)所確定的列電極來激勵第2行中的相應像素。第1行的像素不受第2行的脈沖的影響,因而保持其在第1行的脈沖期間所設定到的狀態(tài)??砂错樞蛐苑绞綄θ肯盗械男兄貜蜕鲜霾襟E,以形成所述的幀。通常,通過以某一所期望幀數(shù)/秒的速度重復該過程來刷新及/或更新這些幀。還有很多種用于驅(qū)動像素陣列的行及列電極以形成顯示幀的協(xié)議為人們所熟知,且可與本發(fā)明一起使用。
圖4及圖5顯示一種用于在圖2所示的3×3陣列上形成一顯示幀的可能的激勵協(xié)議。圖4顯示一組可用于具有圖3所示滯后曲線的像素的可能的行及列電壓電平。在圖4的實施例中,激勵一像素包括將相應的列設定至-Vbias,并將相應的行設定至+ΔV-其可分別對應于-5伏及+5伏。釋放像素則是通過將相應的列設定至+Vbias并將相應的行設定至相同的+ΔV、由此在所述像素兩端形成一0伏的電勢差來實現(xiàn)。在那些其中行電壓保持0伏的行中,像素穩(wěn)定于其最初所處的狀態(tài),而與該列處于+Vbias還是-Vbias無關。
圖5B為一顯示一系列行及列信號的時序圖,該些信號施加于圖2所示的3×3陣列,其將形成圖5A所示的顯示布置,其中受激勵像素為非反射性。在寫入圖5A所示的幀之前,像素可處于任何狀態(tài),在該實例中,所有的行均處于0伏,且所有的列均處于+5伏。在這些所施加電壓下,所有的像素穩(wěn)定于其現(xiàn)有的受激勵狀態(tài)或釋放狀態(tài)。
在圖5A所示的幀中,像素(1,1)、(1,2)、(2,2)、(3,2)及(3,3)受到激勵。為實現(xiàn)這一效果,在第1行的一“行時間”期間,將第1列及第2列設定為-5伏,將第3列設定為+5伏。此不會改變?nèi)魏蜗袼氐臓顟B(tài),因為所有像素均保持處于3-7伏的穩(wěn)定窗口內(nèi)。此后,通過一自0伏上升至5伏然后又下降回至0伏的脈沖來選通第1行。由此激勵像素(1,1)和(1,2)并釋放像素(1,3)。陣列中的其他像素均不受影響。為將第2行設定為所期望狀態(tài),將第2列設定為-5伏,將第1列及第3列被設定為+5伏。此后,向第2行施加相同的選通脈沖將激勵像素(2,2)并釋放像素(2,1)和(2,3)。同樣,陣列中的其他像素均不受影響。類似地,通過將第2列和第3列設定為-5伏,并將第1列設定為+5伏對第3行進行設定。第3行的選通脈沖將第3行像素設定為圖5A所示的狀態(tài)。在寫入幀之后,行電勢為0,而列電勢可保持在+5或-5伏,且此后顯示將穩(wěn)定于圖5A所示的布置。應了解,可對由數(shù)十或數(shù)百個行和列構成的陣列使用相同的程序。還應了解,用于實施行和列激勵的電壓的定時、順序及電平可在以上所述的一般原理內(nèi)變化很大,且上述實例僅為實例性,任何激勵電壓方法均可與本發(fā)明一起使用。
按照上述原理運行的干涉式調(diào)制器的詳細結構可千變?nèi)f化。舉例而言,圖6A-6C顯示移動鏡結構的三種不同實施例。圖6A為圖1所示實施例的剖面圖,其中在正交延伸的支撐件18上沉積一金屬材料條帶14。在圖6B中,可移動的反射材料14僅在隅角處在系鏈32上附接至支撐件。在圖6C中,可移動的反射材料14懸吊在一可變形層34上。由于反射材料14的結構設計及所用材料可在光學特性方面得到優(yōu)化,且可變形層34的結構設計和所用材料可在所期望機械特性方面得到優(yōu)化,因此該實施例具有若干優(yōu)點。在許多公開文件中,包括例如第2004/0051929號美國公開申請案中,描述了各種不同類型干涉裝置的生產(chǎn)。可使用很多種人們所熟知的技術來制成上述結構,此包括一系列材料沉積、圖案化及蝕刻步驟。
一MEMS干涉式調(diào)制器陣列由可彼此相向或彼此遠離移動以對反射光進行調(diào)制的平行的導電板組成。由于像素具有容性性質(zhì),因而在列電極上施加的電壓的變化可造成大的初始電流,如圖7所示。該峰值電流的產(chǎn)生可能要求使用大的、昂貴的電容器,此會增加MEMS干涉式調(diào)制器的成本并影響其商業(yè)可行性??蓽p小或消除大的瞬時電流的顯示器驅(qū)動方法有助于降低包含該種干涉式調(diào)制器技術的顯示器的成本。
一種減小大的瞬時電流且不需要大的、昂貴的電容器的方法在于在顯示器的列及行上施加電壓的方式。市售的顯示器列驅(qū)動器是同時在所有列上施加電壓。將所有列上的電壓同時置位會導致在列電壓變化時,大的瞬時電流自電源經(jīng)驅(qū)動電路流入顯示器內(nèi)。通過使在一個或多個列的列電極上首先施加電壓的時刻至少略微交錯,可明顯降低自電源吸取的電流尖峰。
應了解,對于顯示器驅(qū)動電路,大部分峰值電流通??捎呻娫磁月冯娙萜魈峁┲亮须姌O。通過在各列電極上施加電壓信號的時刻交錯,便能夠使用不太昂貴的、小的旁路電容器。峰值電流還流經(jīng)驅(qū)動器集成電路,此可因內(nèi)部的片上接合線中的寄生電感而在集成電路上造成接地反彈,甚至損壞該部件。而交錯地在各列上施加信號則有助于緩解該問題。
圖8中顯示一用于交錯地為一調(diào)制器行-列陣列施加兩個或兩個以上列信號的電路的一實施例,該圖顯示具有至實例性列1、2、3及N的輸出的圖2所述列驅(qū)動電路26。驅(qū)動電路26包括一移位寄存器25,移位寄存器25可加載用于指示在一特定時刻各列所期望的值的數(shù)據(jù)。驅(qū)動電路26連接至一數(shù)據(jù)鎖存器27,數(shù)據(jù)鎖存器27自移位寄存器25接收數(shù)據(jù),并根據(jù)移位寄存器25中所存儲的數(shù)據(jù)在一個或多個列電極上施加信號。根據(jù)該實施例,鎖存器27具有一數(shù)據(jù)輸入端、一時鐘輸入端、一電源輸入端及一至該陣列的輸出端。在一實施例中,鎖存器27經(jīng)配置以在發(fā)生一事件時-例如當鎖存器27的時鐘輸入有效時(例如在探測到一時鐘脈沖的前沿時),對提供至鎖存器27的輸入端的數(shù)據(jù)進行“鎖存”,例如在鎖存器27的輸出端上施加信號并將其提供至所連接的列電極。鎖存器27可經(jīng)配置以在再次發(fā)生一事件(例如時鐘再次變?yōu)橛行?之前使鎖存器27的輸出端保持其數(shù)據(jù)值不變。在另一實施例中,當鎖存器27的時鐘輸入變?yōu)闊o效(例如探測到一時鐘脈沖的下降緣)時對數(shù)據(jù)進行鎖存。然后,在時鐘再次變?yōu)闊o效之前,鎖存器27的輸出端將保持其數(shù)據(jù)值不變。
列數(shù)據(jù)被加載至移位寄存器25內(nèi),從而使列數(shù)據(jù)在移位寄存器25中向下移位直至其“滿”為止,此時該數(shù)據(jù)即準備待鎖存。在該實施例中,并非向整個鎖存器27施加一列允許信號從而使該鎖存器同時在所有列電極上施加所期望的信號,而是,在該實施例中,將驅(qū)動電路26經(jīng)配置以提供一“滾動允許”,例如以使鎖存器27在各列電極上施加信號的時刻交錯。例如,在一實施例中,驅(qū)動電路26可包含在本文中就功能而言稱作一鎖存器允許寄存器29的電路,鎖存器允許寄存器29連接至鎖存器27并允許鎖存器27在各列電極上施加交錯的信號。
應了解,可使用不同的電路來實施“滾動允許”,例如對于鎖存器27的每一輸出,這些電路均可具有內(nèi)置的延遲,或者鎖存器27可經(jīng)配置以根據(jù)一控制鎖存器27的輸出的輸入來將信號施加至一個或多個列電極。在不同實施例中,鎖存器27可交錯地將信號施加至各列高,以便可將分別施加各信號,例如逐列地施加、或者以兩個或兩個以上群組的列(其中例如每一群組的列(“群組”)均包含一個或多個列)為單位來施加。鎖存器27在一特定的時間跨度期間-在本文中稱作群組尋址周期,其發(fā)生于一陣列尋址周期內(nèi)的一列尋址周期期間-在一群組中的每一列上施加信號。
本文中所用術語“群組尋址周期”是一廣義術語,其用于描述一時間周期,在該時間周期期間,在一行-列陣列的一群組的列中每一列電極上的首先施加信號。本文中所用術語“列尋址周期”是一廣義術語,其用于描述一時間周期,在該時間周期期間,在所期望的列的每一電極上首先施加信號。本文中所用術語“行尋址”周期是一廣義術語,其用于描述一時間周期,在該時間周期期間,在一行-列陣列的一行上施加信號(例如選通信號或脈沖信號)。本文中所用術語“陣列尋址周期”是一廣義術語,其用于描述一包含一列尋址周期及一行尋址周期的時間周期。應了解,當在列尋址周期期間在一列上施加信號時,該信號可在行尋址周期期間得到保持,以使所施加的行信號可改變一對應于一特定行和列的像素。對于任一特定的列群組,其尋址周期可至少略微不同于一個或多個其他群組的尋址周期。一陣列中的列可形成為兩個或兩個以上群組,其中每一群組具有一個或多個列。各個群組尋址周期可以交疊或者在實際上各異。如果各群組尋址周期交疊,則這些群組中任何群組之間的交疊部分既可相同也可不同。群組尋址周期既可按一預定次序,例如按各列的順序性次序,也可按一隨機的次序。下文中還將更詳細地說明本發(fā)明的這些及其他實施例。
圖9顯示可用于使用一在每一列電極上施加信號的交錯驅(qū)動方案來對一3×3干涉式顯示器進行寫入的行信號及列信號的一個實例性時序圖。在該方案中,按一交錯的順序在每一列電極上施加信號、或者按一交錯的順序在兩個或兩個以上群組的列電極上施加信號(例如將各列電極配置為兩個或兩個以上群組,以便基本同時地在群組中每一列電極上施加信號)。在一陣列尋址周期62內(nèi)是一列尋址周期66及一行尋址周期68。陣列尋址周期62的時間跨度可為不同的長度并可取決于應用。因此,列尋址周期66及行尋址周期68的時間跨度也可為不同的長度。例如,在一實施例中,陣列尋址周期62的時間跨度可為約500微秒,列尋址周期66可為約400微秒,而行尋址周期可為約100微秒。如果鎖存器使其輸出按列交錯,以使其每2微秒在另一列電極上施加信號,則在本實例中可在該500微秒的陣列尋址周期62期間更新顯示器的一行,并在約十分之一秒中更新顯示器的200行。
仍參見圖9,列驅(qū)動器26的輸出是一施加于三個列電極31中的每一列電極上的信號。在時刻1處,列驅(qū)動電路26在列1上施加信號,該信號一直保持到時刻4。在時刻2處,列驅(qū)動電路26在列2上施加信號,該信號一直保持到時刻5,且在時刻3處,列驅(qū)動電路26在列3上施加信號,該信號一直保持到時刻6。相應地,在時刻3與時刻4之間的周期期間,所有三個列上均施加有信號。時刻3與時刻4之間的時間周期對應于行1尋址周期68,在該行1尋址周期68期間,一選通信號施加至行1,以根據(jù)在這些列上所施加的信號來激勵或釋放行1中的像素??蓪γ恳恍兄貜驮撏贿^程,以使在行2尋址周期68′期間(時刻6與時刻7之間)將一選通信號施加至行2,在行3尋址周期68″期間(時刻9與時刻10之間)將一選通信號施加至行3。
如在本實例中所示,列驅(qū)動電路26的用于列1及2的輸出首先設定至-Vbias、輸出至列3的輸出設定至+Vbias。當向行1施加一正的行脈沖時,像素(1,1)及(1,2)受到激勵,且像素(1,3)被釋放。列驅(qū)動電路26的用于列1及3的輸出隨后設定至+Vbias且輸出至列2的輸出設定至-Vbias。向行2施加一正的行脈沖可釋放像素(2,1)及(2,1)并激勵像素(2,2)。列驅(qū)動電路26的用于列2及3的輸出隨后設定至-Vbias且輸出至列1的輸出設定至+Vbias。向行2施加一正的行脈沖可釋放像素(3,1)并激勵像素(3,2)及(3,3)。本實例中由此得到的像素配置與圖5A所示的像素配置相同。
在某些實施例中,驅(qū)動電路26可使在列尋址周期期間至施加兩個或兩個以上群組的信號交錯,即使群組中的各列被基本同時地施加,此也可降低電流尖峰。該實施例可尤其適用于具有大量列的顯示器。在某些實施例中,列1-N群集成若干群組,其中每一群組均包含特定數(shù)量的列,例如四列。在每一群組中各列的列電極上至少基本同時地施加信號,例如在同一群組尋址周期期間。驅(qū)動電路26在一第一群組尋址周期期間為第一群組施加信號,隨后在一第二群組尋址周期期間為第二群組施加信號,依此類推,直至為所有群組施加信號。在其他實施例中,每一群組中的列的數(shù)量可為一個、兩個、三個或多于四個。
在其中將各列配置成若干群組的某些實施例中,每一群組均可具有相同數(shù)量的列。然而,在某些實施例中,每一群組中的列的數(shù)量可以不同,或者某些群組可具有相同數(shù)量的列而其他群組可具有不同數(shù)量的列。例如,在一具有八個列的顯示器中,一第一群組可包含列1及2,一第二群組可僅包含列3,且一第三群組可包含列4、5、6、7及8。
在某些實施例中,驅(qū)動電路26順序性地(例如列1、列2、依此類推)為各列施加信號。在其他實施例中,是按非順序性次序(例如列3、列1、列2、等等)施加各信號。在其中將各列配置成兩個或兩個以上群組的實施例中,可按順序性次序或非順序性次序為每一群組施加信號。例如,可首先為一包含列3的第一群組中的列施加信號,然后為一包含列4、5、6、及7的第二群組中的各列施加信號,最后為一包含列1及2的第三群組中的各列施加信號。在某些實施例中,這些群組中一個或多個群組的次序是預定的,在某些實施例中,一個或多個群組的次序是隨機的,而在其他實施例中,這些群組的次序可為預定次序與隨機次序的組合。
每一群組的群組尋址周期的至少一部分相交疊,因而可在該交疊周期(例如行尋址周期)期間向一個行施加選通信號來激勵該行中所期望的干涉式調(diào)制器??蓪⒚恳蝗航M尋址周期的相對開始配置成影響在列尋址周期期間任一時刻所需要的電流量。
圖10A及10B為顯示一顯示裝置2040的一實施例的系統(tǒng)方塊圖。顯示裝置2040例如可為蜂窩式電話或移動電話。然而,顯示裝置2040的相同組件及其稍作變化的形式也可作為例如電視及便攜式媒體播放器等各種類型顯示裝置的例證。
顯示裝置2040包括一外殼2041、一顯示器2030、一天線2043、一揚聲器2045、一輸入裝置2048及一麥克風2046。外殼2041通常由所屬領域的技術人員所熟知的眾多種制造工藝中的任一種工藝制成,包括注射成型及真空成形。此外,外殼2041可由眾多種材料中的任一種材料制成,包括但不限于塑料、金屬、玻璃、橡膠及陶瓷、或其一組合。在一實施例中,外殼2041包括可拆式部分(未圖示),這些可拆式部分可與其他具有不同顏色的、或包含不同標識、圖片或符號的可拆式部分換用。
實例性顯示裝置2040的顯示器2030可為眾多種顯示器中的任一種,包括本文所述的雙穩(wěn)顯示器。在其他實施例中,顯示器2030包括例如上文所述的等離子體顯示器、EL、OLED、STN LCD或TFT LCD等平板顯示器、或例如CRT或其他管式裝置等非平板顯示器,這些顯示器為所屬領域的技術人員所熟知。然而,為說明本實施例起見,顯示器2030包括如上文所述的干涉式調(diào)制器顯示器。
圖10B示意性地顯示實例性顯示裝置2040的一實施例中的組件。所示實例性顯示裝置2040包括一外殼2041,并可包括其他至少部分地封閉于其中的組件。例如,在一實施例中,實例性顯示裝置2040包括一網(wǎng)絡接口2027,該網(wǎng)絡接口2027包括一耦接至一收發(fā)器2047的天線2043。收發(fā)器2047連接至處理器2021,處理器2021又連接至調(diào)節(jié)硬件2052。調(diào)節(jié)硬件2052可配置成對一信號進行調(diào)節(jié)(例如對一信號進行濾波)。調(diào)節(jié)硬件2052連接至一揚聲器2045及一麥克風2046。處理器2021還連接至一輸入裝置2048及一驅(qū)動控制器2029。驅(qū)動控制器2029耦接至一幀緩沖器2028并耦接至陣列驅(qū)動器2022,陣列驅(qū)動器2022又耦接至一顯示陣列2030。一電源2050根據(jù)具體實例性顯示裝置2040的設計的要求為所有組件供電。
網(wǎng)絡接口2027包括天線2043及收發(fā)器2047,以使實例性顯示裝置2040可通過網(wǎng)絡與一個或多個裝置進行通信。在一實施例中,網(wǎng)絡接口2027還可具有某些處理功能,以降低對處理器2021的要求。天線2043是所屬領域的技術人員所知的用于發(fā)射及接收信號的任一種天線。在一實施例中,該天線根據(jù)IEEE802.11標準(包括IEEE 802.11(a),(b),或(g))來發(fā)射及接收RF信號。在另一實施例中,該天線根據(jù)藍牙(BLUETOOTH)標準來發(fā)射及接收RF信號。倘若為蜂窩式電話,則該天線被設計成接收CDMA、GSM、AMPS或其他用于在無線移動電話網(wǎng)絡中進行通信的習知信號。收發(fā)器2047對自天線2043接收的信號進行預處理,以使其可由處理器2021接收及進一步處理。收發(fā)器2047還處理自處理器2021接收到的信號,以使其可通過天線2043自實例性顯示裝置2040發(fā)射。
在一替代實施例中,可由一接收器取代收發(fā)器2047。在又一替代實施例中,可由一圖像源取代網(wǎng)絡接口2027,該圖像源可存儲或產(chǎn)生擬發(fā)送至處理器2021的圖像數(shù)據(jù)。例如,該圖像源可為數(shù)字視盤(DVD)或一含有圖像數(shù)據(jù)的硬盤驅(qū)動器、或一產(chǎn)生圖像數(shù)據(jù)的軟件模塊。
處理器2021通常控制實例性顯示裝置2040的總體運行。處理器2021自網(wǎng)絡接口2027或一圖像源接收數(shù)據(jù)(例如壓縮的圖像數(shù)據(jù)),并將該數(shù)據(jù)處理成原始圖像數(shù)據(jù)或處理成一種易于處理成原始圖像數(shù)據(jù)的格式。然后,處理器2021將處理后的數(shù)據(jù)發(fā)送至驅(qū)動控制器2029或發(fā)送至幀緩沖器2028進行存儲。原始數(shù)據(jù)通常是指可識別一圖像內(nèi)每一位置處的圖像特性的信息。例如,所述圖像特性可包括顏色、飽和度及灰度級。
在一實施例中,處理器2021包括一微控制器、CPU、或用于控制實例性顯示裝置2040的運行的邏輯單元。調(diào)節(jié)硬件2052通常包括用于向揚聲器2045發(fā)送信號及用于自揚聲器2046接收信號的放大器及濾波器。調(diào)節(jié)硬件2052可為實例性顯示裝置2040內(nèi)的離散組件,或者可并入處理器2021或其他組件內(nèi)。
驅(qū)動控制器2029直接自處理器2021或自幀緩沖器2028接收由處理器2021產(chǎn)生的原始圖像數(shù)據(jù),并適當?shù)貙⒃紙D像數(shù)據(jù)重新格式化以便高速傳輸至陣列驅(qū)動器2022。具體而言,驅(qū)動控制器2029將原始圖像數(shù)據(jù)重新格式化成一具有光柵狀格式的數(shù)據(jù)流,以使其具有一適合于掃描顯示陣列2030的時間次序。然后,驅(qū)動控制器2029將格式化后的信息發(fā)送至陣列驅(qū)動器2022。盡管驅(qū)動控制器2029(例如LCD控制器)通常是作為一獨立的集成電路(IC)與系統(tǒng)處理器2021相關聯(lián),然而這些控制器也可按許多種方式進行構建。其可作為硬件嵌入于處理器2021中、作為軟件嵌入于處理器2021中、或以硬件形式與陣列驅(qū)動器2022完全整合。
通常,陣列驅(qū)動器2022自驅(qū)動控制器2029接收格式化后的信息并將視頻數(shù)據(jù)重新格式化成一組平行的波形,該組平行的波形每秒許多次地施加至來自顯示器的x-y像素陣列的數(shù)百條、有時數(shù)千條引線。
在一實施例中,驅(qū)動控制器2029、陣列驅(qū)動器2022、及顯示陣列2030適用于本文所述的任一類型的顯示器。舉例而言,在一實施例中,驅(qū)動控制器2029是一傳統(tǒng)的顯示控制器或一雙穩(wěn)顯示控制器(例如一干涉式調(diào)制器控制器)。在另一實施例中,陣列驅(qū)動器2022是一傳統(tǒng)驅(qū)動器或一雙穩(wěn)顯示驅(qū)動器(例如一干涉式調(diào)制器顯示器)。在一實施例中,一驅(qū)動控制器2029與陣列驅(qū)動器2022相整合。這種實施例在例如蜂窩式電話、手表及其他小面積顯示器等高度集成的系統(tǒng)中很常見。在又一實施例中,顯示陣列2030是一典型的顯示陣列或一雙穩(wěn)顯示陣列(例如一包含一干涉式調(diào)制器陣列的顯示器)。
輸入裝置2048使用戶能夠控制實例性顯示裝置2040的運行。在一實施例中,輸入裝置2048包括一小鍵盤(例如QWERTY鍵盤或電話小鍵盤)、一按鈕、一開關、一觸敏屏幕、一壓敏或熱敏薄膜。在一實施例中,麥克風2046是實例性顯示裝置2040的輸入裝置。當使用麥克風2046向該裝置輸入數(shù)據(jù)時,可由用戶提供語音命令來控制實例性顯示裝置2040的運行。
電源2050可包括眾多種能量存儲裝置,此在所屬領域中眾所周知。例如,在一實施例中,電源2050是一可再充電的蓄電池,例如一鎳-鎘蓄電池或鋰離子蓄電池。在另一實施例中,電源2050是一可再生能源、電容器或太陽能電池,包括塑料太陽能電池及太陽能電池漆。在另一實施例中,電源2050經(jīng)配置以從墻上的插座接收電力。
在某些實施方案中,控制可編程性如上文所述存在于一驅(qū)動控制器中,該驅(qū)動控制器可位于電子顯示系統(tǒng)中的數(shù)個位置上。在某些情形中,控制可編程性存在于陣列驅(qū)動器2022中。所屬領域的技術人員將知,可在任意數(shù)量的硬件及/或軟件組件中及在不同的配置中實施上述優(yōu)化。
盡管上文已顯示、說明及指出了適用于不同實施例的本發(fā)明的新穎特征,然而應了解,所屬領域的技術人員可在形式及細節(jié)上對所例解的裝置或工藝作出各種刪略、替代及改動,此并不背離本發(fā)明的精神。本發(fā)明的范疇是由隨附權利要求書而非由上文說明來指示。所有仍歸屬于權利要求書的等價意義及范圍內(nèi)的修改均將涵蓋在權利要求書的范疇內(nèi)。
權利要求
1.一種裝置,其包括一顯示器,其包括一布置成復數(shù)個列及行的干涉式調(diào)制器陣列;及一耦接至所述陣列的驅(qū)動電路,其中所述驅(qū)動電路包括一列驅(qū)動電路,其經(jīng)配置以根據(jù)一系列圖像數(shù)據(jù)行將一系列的列信號集合施加至所述列,及一行驅(qū)動電路,其經(jīng)配置以在將一對應的列信號集合施加至所述列時選通所述陣列中的每一行,以使所述驅(qū)動電路每次一行地將圖像數(shù)據(jù)寫至所述陣列,其中所述驅(qū)動電路經(jīng)配置以在施加至少一個列信號集合的過程期間使所述列信號施加交錯。
2.根據(jù)權利要求1所述的裝置,其中所述驅(qū)動電路在一列尋址周期中交錯地為兩個或兩個以上列施加一信號,且其中所述驅(qū)動電路進一步經(jīng)配置以在一行尋址周期期間使用一信號來選通一個或多個行。
3.根據(jù)權利要求2所述的裝置,其中所述驅(qū)動電路進一步經(jīng)配置以在兩個或兩個以上列群組上施加信號,其中在所述列尋址周期期間每一群組均具有一群組尋址周期,且每一群組均具有一個或多個列,其中每一群組的所述群組尋址周期至少部分地不同于至少一個其他群組的所述群組尋址周期。
4.根據(jù)權利要求2所述的裝置,其中所述驅(qū)動電路進一步經(jīng)配置以在兩個或兩個以上列群組上施加信號,其中每一群組均在所述列尋址周期內(nèi)的一群組尋址周期期間被激活,且每一群組均具有一個或多個列。
5.根據(jù)權利要求3所述的裝置,其中所述驅(qū)動電路進一步經(jīng)配置以為兩個或兩個以上列群組施加信號,其中每一群組均在一列尋址周期內(nèi)的一群組尋址周期期間被激活,且每一群組均具有一個或多個列,其中每一群組尋址周期的開始時間均在時間上各異。
6.根據(jù)權利要求1所述的裝置,其中所述驅(qū)動電路進一步經(jīng)配置以在一第一時間周期期間為一第一列、及在一第二時間周期期間為一第二列施加一信號,其中所述第一時間周期的至少一部分與所述第二時間周期發(fā)生于不同的時刻。
7.根據(jù)權利要求3所述的裝置,其中每一群組均具有一個列。
8.根據(jù)權利要求3所述的裝置,其中所述驅(qū)動電路按一預定次序為每一群組施加信號。
9.根據(jù)權利要求3所述的裝置,其中所述驅(qū)動電路按一預定次序為一個或多個群組施加信號。
10.根據(jù)權利要求3所述的裝置,其中所述驅(qū)動電路按一隨機次序為一個或多個群組施加信號。
11.根據(jù)權利要求3所述的裝置,其中每一群組均包含相同數(shù)量的列。
12.根據(jù)權利要求3所述的裝置,其中一個或多個群組包含不同數(shù)量的列。
13.根據(jù)權利要求1所述的裝置,其中所述驅(qū)動電路按一順序性次序為每一列施加信號。
14.根據(jù)權利要求1所述的裝置,其中所述驅(qū)動電路按一非順序性次序為至少兩個或兩個以上列施加信號。
15.根據(jù)權利要求1所述的裝置,其進一步包括一與所述顯示器電相通的處理器,所述處理器經(jīng)配置以處理圖像數(shù)據(jù);及一與所述處理器電相通的存儲裝置。
16.根據(jù)權利要求15所述的裝置,其進一步包括一控制器,其經(jīng)配置以向所述驅(qū)動電路發(fā)送所述圖像數(shù)據(jù)的至少一部分。
17.根據(jù)權利要求15所述的裝置,其進一步包括一圖像源模塊,其經(jīng)配置以向所述處理器發(fā)送圖像數(shù)據(jù)。
18.根據(jù)權利要求17所述的裝置,其中所述圖像源模塊包括一接收器、收發(fā)器、及發(fā)射器中的至少一個。
19.根據(jù)權利要求15所述的裝置,其進一步包括一輸入裝置,其經(jīng)配置以接收輸入數(shù)據(jù)并向所述處理器傳送所述輸入數(shù)據(jù)。
20.一種裝置,其包括一陣列,其包括復數(shù)個布置成復數(shù)個列及行的干涉式調(diào)制器;一耦接至所述陣列的驅(qū)動電路,其中所述驅(qū)動電路包括一列驅(qū)動電路,其經(jīng)配置以根據(jù)一系列圖像數(shù)據(jù)行將一系列的列信號集合施加至所述列,及一行驅(qū)動電路,其經(jīng)配置以在將一對應的列信號集合施加至所述列時選通所述陣列中的每一行,以使所述驅(qū)動電路每次一行地將圖像數(shù)據(jù)寫至所述陣列,其中所述驅(qū)動電路經(jīng)配置以在行選通之間在不同的時刻為至少某些不同的列施加列信號,以使某些列在不同的電壓狀態(tài)之間的躍遷發(fā)生于與至少某些其他列不同的時刻。
21.一種裝置,其包括用于顯示一圖像的構件;用于驅(qū)動所述顯示構件的構件,其中所述驅(qū)動構件包括用于施加一系列的列信號集合的構件,及用于選通所述顯示構件的各部分的構件,其中所述驅(qū)動構件包括用于在施加至少一個列信號集合的過程期間使所述列信號施加交錯的構件。
22.一種驅(qū)動一包括一由顯示元件行及列構成的陣列的顯示器的方法,所述方法包括向一由一個或多個顯示元件列構成的第一群組施加一由一個或多個列信號構成的第一集合;向一由一個或多個顯示元件列構成的第二群組施加一由一個或多個列信號構成的第二集合,其中所述第一及第二列信號集合是在不同的時刻施加;且使用一第一行信號來選通一第一顯示元件行。
23.根據(jù)權利要求22所述的方法,其中在施加所述第一及第二列信號集合的同時,進行對所述第一顯示元件行的選通。
24.根據(jù)權利要求23所述的方法,其進一步包括向一由一個或多個顯示元件列構成的第三群組施加一由一個或多個列信號構成的第三集合;向一由一個或多個顯示元件列構成的第四群組施加一由一個或多個列信號構成的第四集合,其中所述第三及第四列信號集合是在不同的時刻施加;且使用一第二行信號來選通一第二顯示元件行。
25.根據(jù)權利要求24所述的方法,其中在施加所述第三及第四列信號集合的同時,進行對所述第二顯示元件行的選通。
26.根據(jù)權利要求22所述的方法,其進一步包括向所述由一個或多個顯示元件列構成的第一群組施加一由一個或多個列信號構成的第三集合;向所述由一個或多個顯示元件列構成的第二群組施加一由一個或多個列信號構成的第四集合,其中所述第三及第四列信號是在不同的時刻施加;且使用一第二行信號來選通一第二顯示元件行。
27.根據(jù)權利要求26所述的方法,其中在施加所述第三及第四列信號集合的同時,進行對所述第二顯示元件行的選通。
28.根據(jù)權利要求26所述的方法,其中所述第一及第二行信號是在不同的時刻施加。
29.根據(jù)權利要求22、23、24、25、26、27、或28所述的方法,其中所述顯示元件是干涉式調(diào)制器。
30.一種驅(qū)動一包括復數(shù)個顯示元件行及列的顯示器的方法,所述方法包括順序性地向一系列至少兩個顯示元件列施加一電壓躍遷;通過瞬時施加一所界定電位來選通一第一顯示元件行;順序性地向所述系列的至少兩個顯示元件列施加一電壓躍遷;及通過瞬時施加一所界定電位來選通一第二顯示元件行。
31.根據(jù)權利要求30所述的方法,其包括對每一顯示元件行重復所述順序性地施加及所述選通步驟。
32.根據(jù)權利要求31所述的方法,其中所述顯示元件是干涉式調(diào)制器。
全文摘要
本發(fā)明揭示一種用于交錯地激勵各列干涉式調(diào)制器的系統(tǒng)及方法。在一實施例中,該方法用于確定用于激勵陣列中的兩個或兩個以上列群組的數(shù)據(jù),其中每一群組均具有一個或多個列;并將所述數(shù)據(jù)提供給所述陣列以便激勵兩個或兩個以上列群組,從而使每一群組均在一群組尋址周期期間被激活。在另一實施例中,一顯示器包括至少一個驅(qū)動電路及一陣列,所述陣列包含復數(shù)個布置成復數(shù)個列及行的干涉式調(diào)制器,所述陣列經(jīng)配置以由所述驅(qū)動電路驅(qū)動,所述驅(qū)動電路經(jīng)配置以在一陣列尋址周期期間交錯地激勵所述復數(shù)個列。
文檔編號G09G3/20GK1749837SQ2005100935
公開日2006年3月22日 申請日期2005年8月26日 優(yōu)先權日2004年8月27日
發(fā)明者馬克·米格納德 申請人:Idc公司