技術(shù)編號(hào):7001883
提示:您尚未登錄,請(qǐng)點(diǎn) 登 陸 后下載,如果您還沒(méi)有賬戶(hù)請(qǐng)點(diǎn) 注 冊(cè) ,登陸完成后,請(qǐng)刷新本頁(yè)查看技術(shù)詳細(xì)信息。本發(fā)明屬于CMOS超大規(guī)模集成電路(ULSI)制造,具體涉及一種。背景技術(shù)隨著器件尺寸縮小到深亞微米,傳統(tǒng)平面晶體管的柵控能力減弱,短溝道效應(yīng)越來(lái)越明顯,導(dǎo)致一系列問(wèn)題,如閾值電壓漂移、亞閾值斜率增加、亞閾區(qū)泄漏電流增加、漏致勢(shì)壘降低效應(yīng)等等。為了抑制日益惡化的短溝道效應(yīng),可以采用多柵結(jié)構(gòu),增加?xùn)艑?duì)溝道的控制能力。多柵結(jié)構(gòu)的極致為圍柵硅納米線結(jié)構(gòu),由于圍柵結(jié)構(gòu)優(yōu)秀的柵控能力和一維準(zhǔn)彈道輸運(yùn)潛力,圍柵硅納米線晶體管能夠獲得非常好的亞閾值特性、提高電流開(kāi)關(guān)比、...
注意:該技術(shù)已申請(qǐng)專(zhuān)利,請(qǐng)尊重研發(fā)人員的辛勤研發(fā)付出,在未取得專(zhuān)利權(quán)人授權(quán)前,僅供技術(shù)研究參考不得用于商業(yè)用途。
該專(zhuān)利適合技術(shù)人員進(jìn)行技術(shù)研發(fā)參考以及查看自身技術(shù)是否侵權(quán),增加技術(shù)思路,做技術(shù)知識(shí)儲(chǔ)備,不適合論文引用。