技術(shù)編號:12836740
提示:您尚未登錄,請點(diǎn) 登 陸 后下載,如果您還沒有賬戶請點(diǎn) 注 冊 ,登陸完成后,請刷新本頁查看技術(shù)詳細(xì)信息。本發(fā)明涉及一種異或電路,尤其是一種柵壓自舉異或/同或電路及柵壓自舉一位全加器。背景技術(shù)異或門屬于應(yīng)用較為廣泛的門電路之一,往往需要對其進(jìn)行低功耗的設(shè)計(jì)。全加器作為電子系統(tǒng)的基本運(yùn)算單元,在很多VLSI系統(tǒng)中具有非常廣泛的應(yīng)用,如在高性能微處理器和DSP處理器中,一位全加器的運(yùn)算能力至關(guān)重要。一位全加器運(yùn)算常常處于高性能處理器系統(tǒng)部件的關(guān)鍵路徑中,尤其是在算術(shù)邏輯單元中一位全加器的運(yùn)算性能對處理器的性能起著非常關(guān)鍵的作用。隨著微處理器的運(yùn)算速度越來越快,對快速一位全加器的需求也越來越高。其速度和功...
注意:該技術(shù)已申請專利,請尊重研發(fā)人員的辛勤研發(fā)付出,在未取得專利權(quán)人授權(quán)前,僅供技術(shù)研究參考不得用于商業(yè)用途。
該專利適合技術(shù)人員進(jìn)行技術(shù)研發(fā)參考以及查看自身技術(shù)是否侵權(quán),增加技術(shù)思路,做技術(shù)知識儲備,不適合論文引用。
該類技術(shù)注重原理思路,無完整電路圖,適合研究學(xué)習(xí)。