技術(shù)編號(hào):12713051
提示:您尚未登錄,請點(diǎn) 登 陸 后下載,如果您還沒有賬戶請點(diǎn) 注 冊 ,登陸完成后,請刷新本頁查看技術(shù)詳細(xì)信息。本實(shí)用新型涉及一種處理器,具體涉及一種采用可變相位時(shí)鐘驅(qū)動(dòng)電路驅(qū)動(dòng)處理器內(nèi)置存儲(chǔ)器的處理器,屬于集成電路技術(shù)領(lǐng)域。背景技術(shù)隨著半導(dǎo)體工藝的發(fā)展及邏輯電路設(shè)計(jì)優(yōu)化方法的發(fā)展(比如采用多級(jí)流水線結(jié)構(gòu)),一個(gè)處理器或一個(gè)集成電路芯片如專用芯片(ASIC)或片上系統(tǒng)芯片(SoC)中的數(shù)據(jù)處理和運(yùn)算單元的運(yùn)行速度提高的很快,而其內(nèi)置存儲(chǔ)器的速度的提高往往落后運(yùn)算單元的速度的提高,因此存儲(chǔ)器的速度就成為提高整個(gè)處理器運(yùn)算速度的瓶頸。為了解決高速運(yùn)算單元及低速存儲(chǔ)器之間數(shù)據(jù)交換的矛盾,通常的解決方法有如下兩種...
注意:該技術(shù)已申請專利,請尊重研發(fā)人員的辛勤研發(fā)付出,在未取得專利權(quán)人授權(quán)前,僅供技術(shù)研究參考不得用于商業(yè)用途。
該專利適合技術(shù)人員進(jìn)行技術(shù)研發(fā)參考以及查看自身技術(shù)是否侵權(quán),增加技術(shù)思路,做技術(shù)知識(shí)儲(chǔ)備,不適合論文引用。
請注意,此類技術(shù)沒有源代碼,用于學(xué)習(xí)研究技術(shù)思路。