硅上液晶芯片中的本地緩沖器的制造方法
【技術(shù)領(lǐng)域】
[0001]在本文中所描述的實(shí)施例通常涉及光學(xué)開關(guān)。更具體地,示例實(shí)施例涉及可以被包括在光學(xué)開關(guān)中的硅上液晶集成電路(LCOS IC)o
【背景技術(shù)】
[0002]信號攜帶光可以被復(fù)用到光纖上,以增加光纖的容量和/或使能進(jìn)行雙向傳輸。光學(xué)開關(guān)通常被用于對信號攜帶光的特定信道進(jìn)行復(fù)用、解復(fù)用或動態(tài)路由。一種類型的光學(xué)開關(guān)為波長選擇器開關(guān)(WSS),波長選擇器開關(guān)基于特定信道的波長對特定信道進(jìn)行路由。
[0003]在一些WSS中,硅上液晶(LCOS)技術(shù)被用于建立顯示引擎,該顯示引擎使特定信道的波長偏轉(zhuǎn)。在LCOS技術(shù)中,液晶可以被應(yīng)用到硅芯片的表面。硅芯片可以涂覆有反射層。例如,反射層可以包括鍍鋁(aluminized)層。另外,在LCOS技術(shù)中,顯示引擎可以包括多個(gè)像素。通過被施加到像素的電壓的引入和交變,像素建立電控制的光柵,該電控制的光柵沿偏轉(zhuǎn)方向?qū)μ囟ㄐ诺肋M(jìn)行路由。在一些實(shí)施例中,被施加到像素的電壓可以由電壓源供給。在電壓的引入和交變期間,電壓源可以經(jīng)歷變化的電容負(fù)載。
[0004]本文所要求保護(hù)的主題不限于下述實(shí)施例:該實(shí)施例解決任何不利,或該實(shí)施例僅在諸如上述的環(huán)境的環(huán)境中進(jìn)行操作。相反,本【背景技術(shù)】僅被提供為示出可以實(shí)踐在本文中所描述的一些實(shí)施例的一個(gè)示例性技術(shù)領(lǐng)域。
【發(fā)明內(nèi)容】
[0005]在本文中所描述的實(shí)施例通常涉及光學(xué)開關(guān)。更具體地,示例實(shí)施例涉及可以被包括在光學(xué)開關(guān)中的硅上液晶集成電路(LCOS IC)o
[0006]示例實(shí)施例包括硅上液晶(LCOS IC)系統(tǒng)。LCOS系統(tǒng)包括:多個(gè)像素、像素電壓供給源(電壓源)、外部緩沖器以及本地緩沖器。電壓源被配置成將模擬斜坡信號供給至像素。外部緩沖器被配置成對來自像素的電壓源進(jìn)行緩沖。本地緩沖器被配置成對來自多個(gè)像素中的像素的子集的外部緩沖器進(jìn)行緩沖。
[0007]另一示例實(shí)施例包括LCOS IC0 LCOS IC包括集成電路輸入線、多個(gè)像素以及多個(gè)列驅(qū)動器。集成電路輸入線被配置成接收像素電壓供給信號。像素被布置成像素列和像素行。每個(gè)列驅(qū)動器電耦接至至少一個(gè)像素列,并且每個(gè)列驅(qū)動器被配置成對來自至少一個(gè)像素列的集成電路輸入線進(jìn)行緩沖。
[0008]另一實(shí)施例包括列驅(qū)動器,該列驅(qū)動器用于將電壓驅(qū)動至LCOS IC的像素的子集。列驅(qū)動器包括采樣和保持電路,該采樣和保持電路被配置成對集成電路輸入線上的電壓進(jìn)行采樣。采樣和保持電路包括主電容器、主放大器以及采樣開關(guān)。主放大器被配置成至少部分地對來自像素的子集的集成電路輸入線進(jìn)行緩沖。采樣開關(guān)耦接在集成電路輸入線與主放大器之間,使得當(dāng)采樣開關(guān)閉合(close)時(shí),集成電路輸入線上的電壓被施加至主電容器和主放大器。
[0009]提供本
【發(fā)明內(nèi)容】
來以簡化形式介紹在以下【具體實(shí)施方式】中進(jìn)一步描述的構(gòu)思集合。本
【發(fā)明內(nèi)容】
不旨在識別所要求保護(hù)的主題的主要特征或?qū)嵸|(zhì)特性,也不旨在用作輔助確定所要求保護(hù)的主題的范圍。
[0010]將在下面的描述中陳述本發(fā)明的另外的特征和優(yōu)點(diǎn),并且根據(jù)描述本發(fā)明的另外的特征和優(yōu)點(diǎn)將在某種程度上變得明顯,或可以根據(jù)本發(fā)明的實(shí)踐來學(xué)習(xí)本發(fā)明的另外的特征和優(yōu)點(diǎn)。本發(fā)明的特征和優(yōu)點(diǎn)可以借助于在所附的權(quán)利要求中特別的指出的工具和組合來實(shí)現(xiàn)和獲得。本發(fā)明的這些和其他特征將根據(jù)下面的描述和所附的權(quán)利要求變得更加充分地明顯,或可以根據(jù)如在下文中所陳述的本發(fā)明的實(shí)踐來學(xué)習(xí)本發(fā)明的這些和其他特征。
【附圖說明】
[0011]為了進(jìn)一步闡明本發(fā)明的上述和其它的優(yōu)點(diǎn)和特征,將通過參考在附圖中所示出的本發(fā)明的特定實(shí)施例描述本發(fā)明的更具體的說明。應(yīng)理解這些附圖僅描繪本發(fā)明的典型實(shí)施例并且因此不被認(rèn)為限制本發(fā)明的范圍。將通過使用附圖、采用另外的特征和詳情描述和說明本發(fā)明,在附圖中:
[0012]圖1A和圖1B是示出了可以實(shí)現(xiàn)在本文中所公開的實(shí)施例的示例硅上液晶(LCOS)系統(tǒng)的框圖。
[0013]圖2是示出了在圖1A的LCOS系統(tǒng)中可以實(shí)現(xiàn)的示例列驅(qū)動器的框圖。
【具體實(shí)施方式】
[0014]在本文中所描述的實(shí)施例通常涉及光學(xué)開關(guān)。更具體地,示例實(shí)施例涉及可以被包括在光學(xué)開關(guān)中的硅上液晶集成電路(LCOS IC)o示例實(shí)施例包括硅上液晶(LCOS)系統(tǒng),該硅上液晶(LCOS)系統(tǒng)包括:多個(gè)像素和像素電壓供給源(電壓源)。LCOS系統(tǒng)包括外部緩沖器和本地緩沖器。外部緩沖器被配置成對來自像素的電壓源進(jìn)行緩沖。本地緩沖器被配置成對來自像素的子集的外部緩沖器進(jìn)行緩沖。通過對來自像素的子集的外部緩沖器進(jìn)行緩沖,例如,當(dāng)與不包括本地緩沖器的LCOS系統(tǒng)相比,施加在外部緩沖器上的電容負(fù)載的變化可以降低。將參考【附圖說明】本發(fā)明的另外的示例實(shí)施例。
[0015]圖1A是可以實(shí)現(xiàn)在本文中所公開的實(shí)施例的示例硅上液晶(LCOS)系統(tǒng)100A的框圖。通常,LCOS系統(tǒng)100A寫入被用于選擇光學(xué)信號攜帶光(光學(xué)信號)的波長或信道的圖像。LCOS系統(tǒng)100A可以包括諸如現(xiàn)場可編程門陣列(FPGA) 102的驅(qū)動器芯片,F(xiàn)PGA102控制硅上液晶集成電路(LCOS IC)124A。為了控制LCOS IC 124A,F(xiàn)PGA 102傳達(dá)命令、同步信號、數(shù)字?jǐn)?shù)據(jù)、變化的模擬和/或數(shù)字信號、或者上述的一些組合。另外,F(xiàn)PGA 102可以從LCOS IC 124A接收各種模擬和/或數(shù)字?jǐn)?shù)據(jù)信號、輸出同步信號等。
[0016]FPGA102是具有邏輯塊的集成電路(1C),該邏輯塊可以被配置成執(zhí)行LCOS IC124A的一個(gè)或更多個(gè)控制功能。在LCOS系統(tǒng)100A被遞送到用戶之后或在FPGA 102的制造之后,F(xiàn)PGA 102可以被配置和/或被編程。在一些替選實(shí)施例中,驅(qū)動器芯片可以包括基本上具有與FPGA 102等價(jià)的能力的應(yīng)用特定的集成電路(ASIC)或其他適合的驅(qū)動器芯片。
[0017]FPGA 102可以包括數(shù)字端口 142,該數(shù)字端口 142可以與在LCOS IC 124A中所包括的解復(fù)用模塊116進(jìn)行通信。數(shù)字端口 142的示例可以包括低電壓差分信號(LVDS)配對。FPGA 102可以通過數(shù)字端口 142將數(shù)字?jǐn)?shù)據(jù)傳達(dá)到解復(fù)用模塊116。在圖1中,箭頭132代表數(shù)字?jǐn)?shù)據(jù)到解復(fù)用模塊116的傳達(dá)。數(shù)字?jǐn)?shù)據(jù)可以包括但是不限于數(shù)字時(shí)鐘信號,該數(shù)字時(shí)鐘信號可以被用作針對在LCOS IC 124A中所包括的一個(gè)或更多個(gè)像素126A至1261(通常,一個(gè)像素126或多個(gè)像素126)的同步信號和數(shù)字圖像數(shù)據(jù)。數(shù)字圖像數(shù)據(jù)包括LCOS IC 124A所顯示的圖像的數(shù)字表示。數(shù)字圖像數(shù)據(jù)可以被格式化為例如每像素6位、每像素7位或每像素8位。數(shù)字?jǐn)?shù)據(jù)或其一些部分,可以被傳達(dá)至一個(gè)或更多個(gè)列驅(qū)動器112A至112C (通常,一個(gè)列驅(qū)動器112或多個(gè)列驅(qū)動器112);然后,數(shù)字?jǐn)?shù)據(jù)或其一些部分可以被傳達(dá)至像素126。以下提供列驅(qū)動器112和像素126的一些另外的詳情。
[0018]FPGA 102的一些實(shí)施例可以包括多個(gè)數(shù)字端口 142和/SLCOS IC124A可以包括多個(gè)解復(fù)用模塊116。在FPGA 102包括多個(gè)數(shù)字端口 142的實(shí)施例中,F(xiàn)PGA 102可以通過數(shù)字端口 142中的每個(gè)并行地傳達(dá)特定量的數(shù)字?jǐn)?shù)據(jù)或所設(shè)置的量的數(shù)字?jǐn)?shù)據(jù)。例如,在一些實(shí)施例中,F(xiàn)PGA102包括32個(gè)數(shù)字端口 142。32個(gè)數(shù)字端口 142中的每個(gè)可以針對包括60個(gè)像素126的列的像素126的組傳達(dá)數(shù)字圖像數(shù)據(jù)。
[0019]FPGA 102還可以包括命令端口 144,命令端口 144將命令傳達(dá)至命令解碼器108。在圖1中,箭頭136代表到命令解碼器108的命令的傳達(dá)。命令可以包括用于LOCS 124A執(zhí)行的一個(gè)或更多個(gè)動作和/或功能。例如,命令可以包括寫入像素126的行的操作的定時(shí)。定時(shí)命令可以由FPGA102經(jīng)由命令端口 144控制。另外地或替選地,命令可以包括數(shù)字時(shí)鐘信號,該數(shù)字時(shí)鐘信號可以被用作同步信號。在一些實(shí)施例中,F(xiàn)PGA 102可以包括多個(gè)命令端口 144。
[0020]命令解碼器108和命令端口 144還可以傳達(dá)另外的信號。在圖1中,雙端箭頭134代表命令端口 144與命令解碼器108之間的另外的信號的傳達(dá)。例如,另外的信號可以包括但是不限于輔助數(shù)字?jǐn)?shù)據(jù)信號、重置信號、來自LCOS IC 124A的數(shù)據(jù)輸出信號以及來自LCOS IC 124A的輸出時(shí)鐘信號。重置信號和輔助數(shù)字?jǐn)?shù)據(jù)信號可以包括作為同步信號的數(shù)字時(shí)鐘信號。數(shù)據(jù)輸出信號和輸出時(shí)鐘信號可以將關(guān)于LCOS IC 124A的同步和操作狀態(tài)的信息傳達(dá)至FPGA 102。
[0021 ] FPGA 102還可以包括模擬模塊104,該模擬模塊104將模擬信號傳達(dá)給LCOS模擬模塊118。在圖1中,雙端箭頭146代表模擬模塊104與LC