本實(shí)用新型涉及數(shù)據(jù)傳輸模塊技術(shù)領(lǐng)域,具體為一種低功耗ZIGBEE數(shù)據(jù)傳輸模塊。
背景技術(shù):
數(shù)據(jù)傳輸模塊在數(shù)據(jù)采集與傳輸?shù)倪^(guò)程中扮演著很重要的角色,但是如今市場(chǎng)上所出現(xiàn)的ZIGBEE數(shù)據(jù)傳輸模塊的的結(jié)構(gòu)和功能比較單一,而且消耗的能量比較多,會(huì)使得成本增加,當(dāng)進(jìn)行多點(diǎn)數(shù)據(jù)采集時(shí),每個(gè)點(diǎn)檢測(cè)不同的信號(hào)輸入,并且能夠進(jìn)行實(shí)時(shí)的數(shù)據(jù)存儲(chǔ)和遠(yuǎn)程傳輸,由于是多點(diǎn)進(jìn)行數(shù)據(jù)的采集,在數(shù)據(jù)傳輸?shù)倪^(guò)程中就需要實(shí)現(xiàn)數(shù)據(jù)的多點(diǎn)實(shí)時(shí)傳輸,這樣就會(huì)增加一定的成本,不滿足人們的需要。
技術(shù)實(shí)現(xiàn)要素:
本實(shí)用新型的目的在于提供一種低功耗ZIGBEE數(shù)據(jù)傳輸模塊,以解決上述背景技術(shù)中提出的低功耗ZIGBEE數(shù)據(jù)傳輸模塊功能不全等問(wèn)題。
為實(shí)現(xiàn)上述目的,本實(shí)用新型提供如下技術(shù)方案:一種低功耗ZIGBEE數(shù)據(jù)傳輸模塊,包括信號(hào)接收器、USB觸端接口、數(shù)據(jù)采集器和數(shù)據(jù)傳輸器主體,所述信號(hào)接收器的下方安裝有處理器連接端,且處理器連接端口的右側(cè)安裝有USB觸端接口,所述USB觸端接口的右側(cè)安裝有數(shù)據(jù)采集器,所述數(shù)據(jù)采集器的右側(cè)安裝有契合部,且契合部的上方安裝有數(shù)據(jù)傳輸器主體,所述數(shù)據(jù)傳輸器主體的內(nèi)部設(shè)置有PIC微處理器、GPIO顯示模塊、存儲(chǔ)模塊、USB數(shù)據(jù)傳輸模塊、信號(hào)接收模塊和電路放大模塊,所述PIC微處理器的輸入端與GPIO顯示模塊輸出端電性連接,所述GPIO顯示模塊的輸入端與信號(hào)接收模塊的輸出端電性連接,所述信號(hào)接收模塊的輸入端與電路放大模塊的輸入端電性連接。
優(yōu)選的,所述處理器連接端口的左側(cè)設(shè)置有防信號(hào)干擾模塊。
優(yōu)選的,所述數(shù)據(jù)傳輸器主體的內(nèi)部設(shè)置有ZIGBEE模塊。
優(yōu)選的,所述USB數(shù)據(jù)傳輸模塊的內(nèi)部設(shè)置有數(shù)量傳輸器,且數(shù)量傳輸器與信號(hào)顯示器相結(jié)合。
優(yōu)選的,所述數(shù)據(jù)傳輸器主體的內(nèi)部設(shè)置有數(shù)據(jù)顯示模塊。
與現(xiàn)有技術(shù)相比,本實(shí)用新型的有益效果是:本實(shí)用新型通過(guò)在數(shù)據(jù)輸出模塊上設(shè)置有防信號(hào)干擾模塊,能夠有效的防止周邊的信號(hào)對(duì)其造成影響,防止數(shù)據(jù)采集發(fā)生偏差,對(duì)實(shí)驗(yàn)數(shù)據(jù)造成影響,增加了設(shè)備的功能性,通過(guò)設(shè)置有USB數(shù)據(jù)傳輸模塊,能夠?qū)Σ杉臄?shù)據(jù)進(jìn)行自我的拷貝和存儲(chǔ),使得數(shù)據(jù)更加的精確,通過(guò)設(shè)置有數(shù)據(jù)顯示模塊,能夠?qū)⒉杉臄?shù)據(jù)在液晶顯示屏上顯示出來(lái),數(shù)據(jù)傳輸?shù)膲K,消耗的功率更低,滿足人們的需要。
附圖說(shuō)明
圖1為本實(shí)用新型一種低功耗ZIGBEE數(shù)據(jù)傳輸模塊的整體結(jié)構(gòu)示意圖;
圖2為本實(shí)用新型一種低功耗ZIGBEE數(shù)據(jù)傳輸模塊的內(nèi)部結(jié)構(gòu)示意圖。
圖中:1-信號(hào)接收器、2-處理器連接端口、3-USB觸端接口、4-數(shù)據(jù)采集器、5-契合部、6-數(shù)據(jù)傳輸器主體、7-防信號(hào)干擾模塊、8-PIC微處理器、9-GPIO顯示模塊、10-存儲(chǔ)模塊、11-USB數(shù)據(jù)傳輸模塊、12-ZIGBEE模塊、13-信號(hào)接收模塊、14-電路放大模塊、15-數(shù)據(jù)顯示模塊。
具體實(shí)施方式
下面將結(jié)合本實(shí)用新型實(shí)施例中的附圖,對(duì)本實(shí)用新型實(shí)施例中的技術(shù)方案進(jìn)行清楚、完整地描述,顯然,所描述的實(shí)施例僅僅是本實(shí)用新型一部分實(shí)施例,而不是全部的實(shí)施例?;诒緦?shí)用新型中的實(shí)施例,本領(lǐng)域普通技術(shù)人員在沒(méi)有做出創(chuàng)造性勞動(dòng)前提下所獲得的所有其他實(shí)施例,都屬于本實(shí)用新型保護(hù)的范圍。
請(qǐng)參閱圖1-2,本實(shí)用新型提供的一種實(shí)施例:一種低功耗ZIGBEE數(shù)據(jù)傳輸模塊,包括信號(hào)接收器1、USB觸端接口3、數(shù)據(jù)采集器4和數(shù)據(jù)傳輸器主體6,信號(hào)接收器1的下方安裝有處理器連接端2,且處理器連接端口2的右側(cè)安裝有USB觸端接口3,USB觸端接口3的右側(cè)安裝有數(shù)據(jù)采集器4,數(shù)據(jù)采集器4的右側(cè)安裝有契合部5,且契合部5的上方安裝有數(shù)據(jù)傳輸器主體6,數(shù)據(jù)傳輸器主體6的內(nèi)部設(shè)置有PIC微處理器8、GPIO顯示模塊9、存儲(chǔ)模塊10、USB數(shù)據(jù)傳輸模塊11、信號(hào)接收模塊13和電路放大模塊14,PIC微處理器8的輸入端與GPIO顯示模塊9輸出端電性連接,GPIO顯示模塊9的輸入端與信號(hào)接收模塊13的輸出端電性連接,信號(hào)接收模塊13的輸入端與電路放大模塊14的輸入端電性連接。
處理器連接端口2的左側(cè)設(shè)置有防信號(hào)干擾模塊7,數(shù)據(jù)傳輸器主體6的內(nèi)部設(shè)置有ZIGBEE模塊12,USB數(shù)據(jù)傳輸模塊11的內(nèi)部設(shè)置有數(shù)量傳輸器,且數(shù)量傳輸器與信號(hào)顯示器相結(jié)合,數(shù)據(jù)傳輸器主體6的內(nèi)部設(shè)置有數(shù)據(jù)顯示模塊15。
具體使用方式:本實(shí)用新型工作中,將處理器連接在處理器連接端口2上,數(shù)據(jù)采集器4對(duì)傳輸?shù)臄?shù)據(jù)進(jìn)行采集,數(shù)據(jù)傳輸器主體4上的防信號(hào)干擾模塊7能夠?qū)ν獠康碾s信號(hào)進(jìn)行清除,使得數(shù)據(jù)在采集的過(guò)程中更加的精確,PIC微處理器8能夠?qū)ν獠康男盘?hào)進(jìn)行初步的處理,然后經(jīng)過(guò)GPIO顯示模塊9,在外部的液晶顯示屏上顯示出來(lái),存儲(chǔ)模塊10能夠?qū)Σ杉臄?shù)據(jù)進(jìn)行備份處理,電路放大模塊14使得信號(hào)傳輸?shù)母欤籽b置完整運(yùn)行。
對(duì)于本領(lǐng)域技術(shù)人員而言,顯然本實(shí)用新型不限于上述示范性實(shí)施例的細(xì)節(jié),而且在不背離本實(shí)用新型的精神或基本特征的情況下,能夠以其他的具體形式實(shí)現(xiàn)本實(shí)用新型。因此,無(wú)論從哪一點(diǎn)來(lái)看,均應(yīng)將實(shí)施例看作是示范性的,而且是非限制性的,本實(shí)用新型的范圍由所附權(quán)利要求而不是上述說(shuō)明限定,因此旨在將落在權(quán)利要求的等同要件的含義和范圍內(nèi)的所有變化囊括在本實(shí)用新型內(nèi)。不應(yīng)將權(quán)利要求中的任何附圖標(biāo)記視為限制所涉及的權(quán)利要求。