技術(shù)總結(jié)
本發(fā)明涉及一種基于FPGA的UX3328?SFP光模塊自動(dòng)參數(shù)設(shè)置與測試方法,包括:參數(shù)設(shè)置步驟:FPGA的嵌入式軟核通過目標(biāo)UX3328的IIC總線,對目標(biāo)UX3328的參數(shù)進(jìn)行設(shè)置;測試步驟:FPGA產(chǎn)生偽隨機(jī)序列,并通過高速收發(fā)器將偽隨機(jī)序列碼流進(jìn)行發(fā)送,偽隨機(jī)序列碼流經(jīng)過標(biāo)準(zhǔn)UX3328至目標(biāo)UX3328,再返回FPGA接收,F(xiàn)PGA比較對發(fā)送的偽隨機(jī)序列與接收的偽隨機(jī)序列,根據(jù)比較結(jié)果判斷目標(biāo)UX3328的誤碼率。本發(fā)明通過FPGA外部連接計(jì)算機(jī)、標(biāo)準(zhǔn)UX3328和需要設(shè)置的目標(biāo)UX3328。在UX3328?SFP光模塊生產(chǎn)中,每生產(chǎn)一個(gè)模塊,只需要控制系統(tǒng)的使能開關(guān),系統(tǒng)自動(dòng)從標(biāo)準(zhǔn)UX3328中導(dǎo)入芯片初始數(shù)據(jù),然后對目標(biāo)UX3328進(jìn)行光功率、消光比、靈敏度、告警點(diǎn)、校準(zhǔn)斜率等參數(shù)進(jìn)行自動(dòng)設(shè)置和測試。
技術(shù)研發(fā)人員:黃秋偉;周航
受保護(hù)的技術(shù)使用者:廈門優(yōu)迅高速芯片有限公司
文檔號(hào)碼:201610523723
技術(shù)研發(fā)日:2016.07.05
技術(shù)公布日:2016.12.07