技術(shù)總結(jié)
本實(shí)用新型公開一種快速響應(yīng)動(dòng)態(tài)鎖存比較器,包括尾開關(guān)單元、預(yù)放大輸入單元、預(yù)放大復(fù)位單元、鎖存輸入單元、交叉耦合鎖存結(jié)構(gòu)單元、隔離開關(guān)單元、鎖存復(fù)位單元和正反饋單元。隔離開關(guān)單元在復(fù)位階段截止,并在鎖存輸入NMOS對管的作用下使交叉耦合鎖存結(jié)構(gòu)中的PMOS管柵電位為地GND,在鎖存復(fù)位PMOS對管的作用下使交叉耦合鎖存結(jié)構(gòu)中的NMOS管柵電位為VDD,使得交叉耦合鎖存結(jié)構(gòu)在進(jìn)入比較階段時(shí)迅速建立正反饋,進(jìn)而提高比較器速度。本實(shí)用新型能夠在不增加功耗的前提下,改善了傳統(tǒng)雙尾動(dòng)態(tài)鎖存比較器隨差分輸入電壓減小延時(shí)急劇增加的不足,降低了比較器延時(shí)對差分輸入電壓的靈敏度,提高了比較器性能。
技術(shù)研發(fā)人員:段吉海;洪喆穎;徐衛(wèi)林;韋保林;韋雪明
受保護(hù)的技術(shù)使用者:桂林電子科技大學(xué)
文檔號(hào)碼:201621315892
技術(shù)研發(fā)日:2016.12.02
技術(shù)公布日:2017.06.16