本實用新型涉及漏電斷路器技術(shù)領(lǐng)域,具體涉及一種小型漏電過欠壓保護控制電路。
背景技術(shù):
因為小型漏電斷路器本身殼體內(nèi)空間的限制,其大多無法實現(xiàn)多功能,而現(xiàn)有的用電設(shè)備經(jīng)常會因為電網(wǎng)或線路問題而過電壓運行,最終導(dǎo)致用電設(shè)備損壞,或因為線路絕緣損壞導(dǎo)致漏電,造成安全問題,故需要小型漏電斷路器具有過欠壓保護的功能。
技術(shù)實現(xiàn)要素:
為了克服以上的技術(shù)不足,本實用新型提供一種小型漏電過欠壓保護控制電路。
本實用新型提供一種小型漏電過欠壓保護控制電路,其包括電源輸入,其還包括與電源輸入連接的脫扣電源電路、與脫扣電源電路連接的過欠壓延時動作控制電路、與脫扣電源電路連接的剩余電流動作控制電路以及與剩余電流動作控制電路連接的剩余電流檢測電路,
所述過欠壓延時動作控制電路包括可控硅控制電路、過壓保護電路以及欠壓保護電路,
所述剩余電流動作控制電路包括集成芯片IC1,所述集成芯片的輸出腳與可控硅Q3的觸發(fā)極連接,所述集成芯片IC1的檢測腳與剩余電流檢測電路連接。
所述過欠壓延時動作控制電路包括可控硅Q1,可控硅Q1的陽極和陰極分別與脫扣電源電路連接,所述可控硅Q1的觸發(fā)極分別與二極管D5的陽極、二極管D6的陰極以及電解電容C3的正極連接,電解電容C3的負(fù)極接地,二極管D6的陽極分別通過電阻R8接三極管Q2的集電極以及電解電容C4接地,二極管D5的陰極接三極管Q2的基極,且通過電解電容C2接地,三極管Q2的發(fā)射極接雙電源脫扣電路,三極管Q2的發(fā)射極接穩(wěn)壓管D7的陰極,穩(wěn)壓管D7的陽極接地。
所述剩余電流檢測電路包括漏電檢測端Z2和漏電檢測端Z3,所述漏電檢測端Z2和漏電檢測端Z3分別串聯(lián)電阻R11和電阻R12與集成芯片連接,所述漏電檢測端Z2和漏電檢測端Z3之間分別并聯(lián)電阻R10、電容C10以及電容C11,所述電阻R11與集成芯片之間通過電容C9接地,所述電阻R12與集成芯片之間通過電容C13接地。
所述電源輸入包括電源輸入L端和電源輸入N端,所述電源輸入L端與電源輸入N端之間并聯(lián)壓敏電阻RV。
小型漏電過欠壓保護控制電路還設(shè)有漏電試驗電路,所述漏電試驗電路包括試驗開關(guān)T以及與其串聯(lián)的電阻R1一端,所述電阻R1的另一端與電源輸入連接。
所述剩余電流動作控制電路包括穩(wěn)壓電路,所述穩(wěn)壓電路包括并聯(lián)設(shè)置的電解電容C8和穩(wěn)壓管D8,所述電解電容C8的陰極與穩(wěn)壓管的陽極連接且接地,所述電解電容C8正極和穩(wěn)壓管D8的陰極與集成芯片的電源腳連接。
所述脫扣電源電路包括成整流橋設(shè)置的二極管D1、二極管D2、二極管D3以及二極管D4以及串聯(lián)在一個電源輸入與整流橋之間的脫扣器線圈L1。
本實用新型的有益效果:通過設(shè)置過欠壓延時動作控制電路、剩余電流動作控制電路以及與剩余電流檢測電路,并共用一個脫扣電源電路,極大的簡化了電路設(shè)計,使其能夠應(yīng)用于小型漏電斷路器中,使得小型漏電斷路器具有過欠壓保護的作用。
附圖說明
圖1是本實用新型的電路原理示意圖。
具體實施方式
下面結(jié)合附圖對本實用新型實施例作進一步說明:
如圖1所示,本實用新型提供一種小型漏電過欠壓保護控制電路,其包括電源輸入,其還包括與電源輸入連接的脫扣電源電路1、與脫扣電源電路1連接的過欠壓延時動作控制電路2、與脫扣電源電路連接的剩余電流動作控制電路3以及與剩余電流動作控制電路連接的剩余電流檢測電路4,
所述過欠壓延時動作控制電路包括可控硅控制電路、過壓保護電路以及欠壓保護電路,
所述剩余電流動作控制電路包括集成芯片IC1,所述集成芯片的輸出腳與可控硅Q3的觸發(fā)極連接,所述集成芯片IC1的檢測腳與剩余電流檢測電路連接,該集成芯片IC1為SN54123,其7腳作為輸出腳與可控硅Q3的觸發(fā)極連接,其8腳為電源端,外接穩(wěn)壓電路,所述穩(wěn)壓電路包括并聯(lián)設(shè)置的電解電容C8和穩(wěn)壓管D8,所述電解電容C8的陰極與穩(wěn)壓管的陽極連接且接地,所述電解電容C8正極和穩(wěn)壓管D8的陰極與集成芯片的電源腳8腳連接,集成芯片IC1的8腳串聯(lián)電阻R9后與脫扣電源電路的正輸出端連接,集成芯片IC1的6腳串聯(lián)電容C6后與7腳連接,而后通過電容C5接地,集成芯片IC1的4腳和5腳連接并通過電容C7接地,集成芯片IC1的3腳接地。
所述過欠壓延時動作控制電路包括可控硅Q1,可控硅Q1的陽極和陰極分別與脫扣電源電路連接,所述可控硅Q1的觸發(fā)極分別與二極管D5的陽極、二極管D6的陰極以及電解電容C3的正極連接,電解電容C3的負(fù)極接地,二極管D6的陽極分別通過電阻R8接三極管Q2的集電極以及電解電容C4接地,二極管D5的陰極與三極管Q2的基極之間依次串聯(lián)電阻R7、電阻R5以及電阻R3,并在電阻R3與電阻R5之間上拉電阻R4接脫扣電源電路的正輸出端,在電阻R7和二極管D5的陰極之間上拉電阻R6接脫扣電源電路的正輸出端,電阻R5和電阻R7之間接地,二極管D5的陰極通過電解電容C2接地,三極管Q2的發(fā)射極接雙電源脫扣電路,三極管Q2的發(fā)射極接穩(wěn)壓管D7的陰極,穩(wěn)壓管D7的陽極接地,三極管Q2的發(fā)射極與脫扣電源電路的正輸出端之間串聯(lián)電阻R2,在三極管Q2的發(fā)射極與電阻R3之間并聯(lián)電解電容C1。
所述剩余電流檢測電路包括漏電檢測端Z2和漏電檢測端Z3,所述漏電檢測端Z2和漏電檢測端Z3分別串聯(lián)電阻R11和電阻R12與集成芯片連接,所述漏電檢測端Z2和漏電檢測端Z3之間分別并聯(lián)電阻R10、電容C10以及電容C11,所述電阻R11與集成芯片之間通過電容C9接地,所述電阻R12與集成芯片之間通過電容C13接地。
所述電源輸入包括電源輸入L端和電源輸入N端,所述電源輸入L端與電源輸入N端之間并聯(lián)壓敏電阻RV,起到防浪涌的效果。
小型漏電過欠壓保護控制電路還設(shè)有漏電試驗電路,所述漏電試驗電路包括試驗開關(guān)T以及與其串聯(lián)的電阻R1一端,所述電阻R1的另一端與電源輸入L端連接,可以直接進行漏電試驗。
所述脫扣電源電路包括成整流橋設(shè)置的二極管D1、二極管D2、二極管D3以及二極管D4以及串聯(lián)在一個電源輸入與整流橋之間的脫扣器線圈L1,二極管D1的陰極和二極管D2的陰極連接作為正輸出端,二極管D3的陽極和二極管D4的陽極連接作為負(fù)輸出端,二極管D3的陰極與二極管D1的陽極串聯(lián),二極管D4的陰極與二極管D2的陽極串聯(lián),且二極管D4的陰極接脫扣器線圈L1,二極管D3的陰極接電源輸入L端。
其原理如下:
圖1中,電源輸入L端、電源輸入N端分別為主電路火線零線;漏電檢測端Z2跟漏電檢測端Z3接互感器,即漏電信號接收。主電路正常工作時,可控硅Q1及可控硅Q3均處在斷開狀態(tài),脫扣器線圈L1不通電,故脫扣器不會動作。
當(dāng)主電路發(fā)生漏電狀態(tài)時,漏電檢測端Z2、漏電檢測端Z3接收到漏電信號,通過集成芯片引腳7輸出信號,使可控硅Q3導(dǎo)通,這時電流就從可控硅Q3流過,經(jīng)過二極管D4,使脫扣器線圈L1通電,脫扣器脫扣,完成漏電保護功能。
當(dāng)主電路發(fā)生欠壓狀態(tài)時,三極管Q2發(fā)射極在穩(wěn)壓管D7作用下電壓不變,而基極電壓由于欠壓而下降,使三極管Q2導(dǎo)通,電壓經(jīng)過電阻R8對電解電容C4充電(為延時作用),然后經(jīng)過二極管D6使可控硅Q1接收到信號后導(dǎo)通,脫扣器線圈L1通電,脫扣器脫扣,完成欠壓保護功能。
當(dāng)主電路發(fā)生過壓狀態(tài)時,電解電容C2充電后使二極管D5反向?qū)ǎ缓髮﹄娊怆娙軨3充電(為延時作用)后,使可控硅Q1導(dǎo)通,脫扣器線圈L1通電,脫扣器脫扣,完成欠壓保護功能。
實施例不應(yīng)視為對本實用新型的限制,任何基于本實用新型的精神所作的改進,都應(yīng)在本實用新型的保護范圍之內(nèi)。