專利名稱:電源轉(zhuǎn)換裝置及電源轉(zhuǎn)換方法
技術(shù)領(lǐng)域:
本發(fā)明相關(guān)于一種轉(zhuǎn)換裝置,尤指一種具有數(shù)字控制比較 器的電源轉(zhuǎn)換裝置。
背景技術(shù):
電子裝置通常包括不同的電子元件,每一個電子元件所需 的操作電壓可能都不相同,因此,在電子裝置中需要通過電源 轉(zhuǎn)換裝置調(diào)整輸出電壓的電平,并使其穩(wěn)定在所設(shè)定的電壓值, 以提供給電子元件所需的電源,其中,直流對直流電壓轉(zhuǎn)換裝
置(DC to DC Converter)即為一種常見的電源轉(zhuǎn)換裝置。
請參閱圖1,圖l為已知電源轉(zhuǎn)換裝置的示意圖。如圖l所示,
電源轉(zhuǎn)換裝置10先通過控制信號產(chǎn)生模塊12對一時脈信號ScLK
進(jìn)行調(diào)整,以產(chǎn)生一控制信號Sc,再利用控制信號Sc控制轉(zhuǎn)換 模塊14對一輸入電壓VoD進(jìn)行不同電平的電壓轉(zhuǎn)換,以產(chǎn)生輸 出電壓VouT。其中,電源轉(zhuǎn)換裝置10另包括兩個分壓電阻R" R2以及比較器16,分壓電阻R,、 R2用以對輸出電壓VouT進(jìn)行分 壓,產(chǎn)生一分壓電壓Vow,比較器16再將分壓電壓V川v與一參 考電壓V R E F進(jìn)行比較,最后由控制信號產(chǎn)生模塊12根據(jù)比較結(jié) 果產(chǎn)生控制信號Sc至轉(zhuǎn)換模塊14,如此即可控制輸出電壓VouT
的生成以及電平。
然而,根據(jù)比較結(jié)果所產(chǎn)生的控制信號Sc的響應(yīng)是非???的,因此,即便在具有噪聲所造成的異常的脈沖(abnormal pulse) 時,電源轉(zhuǎn)換裝置10的轉(zhuǎn)換模塊14亦會產(chǎn)生輸出電壓VouT的變
化,使輸出電壓VouT的電平產(chǎn)生誤差,而使連接在電源轉(zhuǎn)換裝
置10后端的電子元件無法正常運作。此外,電源轉(zhuǎn)換裝置10的漣波電壓(ripple voltage)取決于比較器16的信號延遲及后端電 子元件的負(fù)載大小,并無法有效的控制。故而已知的電源棒換 裝置10并無法有效控制異常電壓輸出及漣波電壓所造成的問題。
因此,如何提供一種可提升輸出電壓準(zhǔn)確度并且控制漣波 電壓大小的電源轉(zhuǎn)換裝置,已成為一種電源轉(zhuǎn)換裝置發(fā)展上的
重要課題。
發(fā)明內(nèi)容
因此,本發(fā)明的目的之一,在于提供一種具有數(shù)字控制比 較器的電源轉(zhuǎn)換裝置,可提升輸出電壓的準(zhǔn)確度,并且有效控 制漣波電壓的幅度,以解決已知技術(shù)所面臨的問題。
本發(fā)明揭露 一 種電源轉(zhuǎn)換裝置,其包括 一 控制信號產(chǎn)生模 塊、 一轉(zhuǎn)換模塊、兩分壓電阻以及一比較模塊??刂菩盘柈a(chǎn)生 模塊用以根據(jù)一延遲信號,產(chǎn)生一控制信號。轉(zhuǎn)換模塊耦接于 控制信號產(chǎn)生模塊,根據(jù)控制信號的指示,將一輸入電壓轉(zhuǎn)換 為不同電平的一輸出電壓。兩分壓電阻耦接于轉(zhuǎn)換模塊以及比 較模塊之間,用以將輸出電壓進(jìn)行分壓,產(chǎn)生一分壓電壓。比 較模塊耦接于該兩分壓電阻以及控制信號產(chǎn)生模塊,用以將分 壓電壓與一參考電壓進(jìn)行比較,并根據(jù)比較結(jié)果產(chǎn)生一比較信 號,接著根據(jù)一致能信號、 一時脈信號以及該比較信號,產(chǎn)生 該延遲信號。
本發(fā)明所述的電源轉(zhuǎn)換裝置,所述兩分壓電阻包括 一第 一電阻,該第一電阻的第一端耦接于該轉(zhuǎn)換模塊,該第一電阻 的第二端耦接于該比較模塊;以及一第二電阻,該第二電阻的
第 一端耦接于該第 一 電阻的第二端,該第二電阻的第二端耦接 于一接地端;其中該第一電阻以及該第二電阻用以將該輸出電壓進(jìn)行分壓,產(chǎn)生該分壓電壓,并將該分壓電壓輸入該比較模塊。
本發(fā)明所述的電源轉(zhuǎn)換裝置,該比較模塊包括 一比較單 元,耦接于該兩分壓電阻,用以比4交該參考電壓與該分壓電壓, 并根據(jù)比較結(jié)果,產(chǎn)生一比較信號;以及至少一延遲單元,耦 接于該比較單元以及該控制信號產(chǎn)生模塊,用以根據(jù)該致能信 號、該時脈信號以及該比較信號,產(chǎn)生該延遲信號。
本發(fā)明所述的電源轉(zhuǎn)換裝置,該至少一延遲單元中每一個 延遲單元包括 一控制電路,用以根據(jù)該致能信號、該時脈信 號以及該比較信號,產(chǎn)生一時脈輸入信號以及一重置信號;以 及一處理電路,耦接于該控制電路,用以根據(jù)該時脈輸入信號 以及該重置信號,產(chǎn)生該延遲信號。
本發(fā)明所述的電源轉(zhuǎn)換裝置,該控制電路包括 一第一運 算元件,用以將該致能信號以及該比較信號進(jìn)行一第一邏輯運 算,產(chǎn)生一第一運算信號; 一第二運算元件,耦接于該第一運 算元件,用以將該時脈信號以及該第一運算信號進(jìn)行一第二邏 輯運算,產(chǎn)生一第二運算信號; 一第一處理元件,耦接于該第
一運算元件,用以將該第一運算信號進(jìn)行處理,產(chǎn)生該重置信 號;以及一第二處理元件,耦接于該第二運算元件,用以將該 第二運算信號進(jìn)行處理,產(chǎn)生該時脈輸入信號。
本發(fā)明所述的電源轉(zhuǎn)換裝置,該第一運算元件為一與非門, 該第一邏輯運算為與非運算,該第一運算元件將該致能信號以 及該比較信號進(jìn)行與非運算,以產(chǎn)生該第一運算信號。
本發(fā)明所述的電源轉(zhuǎn)換裝置,該第二運算元件為一或非門, 該第二邏輯運算為或非運算,該第二運算元件將該時脈信號以 及該第一運算信號進(jìn)行或非運算,以產(chǎn)生該第二運算信號。
本發(fā)明所述的電源轉(zhuǎn)換裝置,該第一處理元件將該第一處理信號進(jìn)行反相,以產(chǎn)生該重置信號,該第二處理元件將該第 二處理信號進(jìn)行反相,以產(chǎn)生該時脈輸入信號。
本發(fā)明所述的電源轉(zhuǎn)換裝置,該第一處理元件及該第二處 理元件分別為一反相器。
本發(fā)明所述的電源轉(zhuǎn)換裝置,該處理電路包括至少一延 遲元件,耦接于該第一處理元件、該第二處理元件以及控制信 號產(chǎn)生模塊,用以根據(jù)該重置信號對該時脈輸入信號進(jìn)行延遲, 以產(chǎn)生該延遲信號本發(fā)明所述的電源轉(zhuǎn)換裝置,該至少 一延遲元件分別為一 觸發(fā)器。
本發(fā)明所述的電源轉(zhuǎn)換裝置,該比較單元為比較器。 本發(fā)明所述的電源轉(zhuǎn)換裝置,該轉(zhuǎn)換模塊為 一 電壓轉(zhuǎn)換器。 本發(fā)明所述的電源轉(zhuǎn)換裝置,該轉(zhuǎn)換模塊為 一 直流對直流 電壓轉(zhuǎn)換器。
本發(fā)明另揭露 一 種具有數(shù)字控制比較器的電源轉(zhuǎn)換方法, 其包括下列步驟步驟a:根據(jù)一延遲信號,產(chǎn)生一控制信號; 步驟b:根據(jù)該控制信號轉(zhuǎn)換一輸入電壓為一輸出電壓;步驟c: 將該輸出電壓與一參考電壓進(jìn)行比較,并根據(jù)比較結(jié)果,產(chǎn)生 一比較信號;以及步驟d:根據(jù)一致能信號、 一時脈信號以及該 比較信號,產(chǎn)生該延遲信號。
本發(fā)明所述的電源轉(zhuǎn)換方法,該步驟c包括下列步驟步驟 cl:將該輸出電壓進(jìn)行分壓,產(chǎn)生一分壓電壓;以及步驟c2: 將該分壓電壓與該參考電壓進(jìn)行比較,并根據(jù)該比較結(jié)果,產(chǎn) 生該比較信號。
本發(fā)明所述的電源轉(zhuǎn)換方法,步驟d包括下列步驟步驟dl: 根據(jù)該致能信號、該時脈信號以及該比較信號,產(chǎn)生一時脈輸 入信號以及一重置信號;以及步驟d2:根據(jù)該時脈輸入信號以及該重置信號,產(chǎn)生該延遲信號。
本發(fā)明所述的電源轉(zhuǎn)換方法,該步驟dl包括下列步驟步 驟dll:將該致能信號以及該比較信號進(jìn)行一第一邏輯運算,產(chǎn) 生一第一運算信號;步驟dl2:將該時脈信號以及該第一運算信 號進(jìn)行一第二邏輯運算,產(chǎn)生一第二運算信號;步驟dl3:將該 第一運算信號進(jìn)行處理,產(chǎn)生該重置信號;以及步驟dl4:將該 第二運算信號進(jìn)行處理,產(chǎn)生該時脈輸入信號。
本發(fā)明所述的電源轉(zhuǎn)換方法,該步驟d 11是對該致能信號以 及該比較信號進(jìn)行一與非運算,以產(chǎn)生該第一運算信號。
本發(fā)明所述的電源轉(zhuǎn)換方法,該步驟dl2是對該時脈信號以 及該第 一運算信號進(jìn)行一或非運算,以產(chǎn)生該第二運算信號。
本發(fā)明所述的電源轉(zhuǎn)換方法,該步驟dl 3將該第 一運算信號 進(jìn)行反相,以產(chǎn)生該重置信號。
本發(fā)明所述的電源轉(zhuǎn)換方法,該步驟d 14將該第二運算信號 進(jìn)行反相,以產(chǎn)生該時脈輸入信號。
本發(fā)明所述的電源轉(zhuǎn)換方法,該步驟d2另包括步驟d21: 根據(jù)該重置信號對該時脈輸入信號進(jìn)行延遲,以產(chǎn)生該延遲信
本發(fā)明所述的電源轉(zhuǎn)換裝置及電源轉(zhuǎn)換方法,可提升輸出 電壓的準(zhǔn)確度,并且防止?jié)i波電壓的產(chǎn)生。
圖l為已知電源轉(zhuǎn)換裝置的示意圖。
圖2為本發(fā)明的電源轉(zhuǎn)換裝置的示意圖。
圖3為本發(fā)明的延遲單元的示意圖。
圖4為本發(fā)明的電源轉(zhuǎn)換方法的步驟流程圖。
圖5為本發(fā)明的電源轉(zhuǎn)換方法的步驟S56所包括的步驟流程圖。
圖6為本發(fā)明的電源轉(zhuǎn)換方法的步驟S561所包括的步驟流程圖。
具體實施例方式
為讓本發(fā)明的上述和其他目的、特征和優(yōu)點能更明顯易懂, 下文特舉出較佳實施例,并配合所附圖式作詳細(xì)說明。
請參閱圖2,圖2為本發(fā)明的電源轉(zhuǎn)換裝置的示意圖。如圖2 所示,本發(fā)明的一種電源轉(zhuǎn)換裝置20,其包括一控制信號產(chǎn)生 模塊22、 一轉(zhuǎn)換模塊24、 一比較模塊26??刂菩盘柈a(chǎn)生模塊22 用以根據(jù)一延遲信號SoE,產(chǎn)生一控制信號Sc。轉(zhuǎn)換模塊24耦接 于控制信號產(chǎn)生模塊22,接受控制信號Sc的指示將一輸入電壓 V。d轉(zhuǎn)換為一輸出電壓V。uT。比較模塊26耦接于轉(zhuǎn)換模塊24以 及控制信號產(chǎn)生模塊22,用以將根據(jù)輸出電壓所產(chǎn)生的一分壓
電壓V。w與 一參考電壓VREF進(jìn)行比較,并根據(jù)比4交結(jié)果、 一致 能4"l"號Sen以及 一 時月永號Sclk ,
產(chǎn)生該延遲信號SoE。其中,
轉(zhuǎn)換模塊24為一電壓轉(zhuǎn)換器。于一實施例中,轉(zhuǎn)換模塊24為一 直流對直流電壓轉(zhuǎn)換器(DC to DC Converter)。
電源轉(zhuǎn)換裝置20另包括兩分壓電阻(Rp R2),耦接于轉(zhuǎn)換 模塊24以及比較模塊26,用以將輸出電壓V。uT進(jìn)行分壓以產(chǎn)生 該分壓電壓Vmv。兩分壓電阻Rp R2包括一第 一電阻&以及一 第二電阻R2。第一電阻Ri的第一端耦接于轉(zhuǎn)換模塊24,第一電 阻R,的第二端則耦接于比較模塊26。第二電阻Rz的第 一端耦接 于第 一 電阻&的第二端,第二電阻R2的第二端則耦接于 一接地
端。其中,第一電阻Ri以及第二電阻R2用以將輸出電壓Vou丁進(jìn) 行分壓,以產(chǎn)生該分壓電壓Vow,并將該分壓電壓Vo!v輸入比
較模塊26。比較模塊26包括一比較單元261以及至少 一延遲單元262。 比較單元261耦4妻于第 一電阻R,以及第二電阻112,用以將分壓電 壓Vmv與參考電壓VREF進(jìn)行比較,并根據(jù)比較結(jié)果,產(chǎn)生一比 較信號ScoM。至少一延遲單元262耦接于比較單元261以及控制 信號產(chǎn)生模塊22,用以根據(jù)致能信號Sen、時脈信號ScLK以及比 較信號ScoM,產(chǎn)生該延遲信號SoE。其中,比較單元261為一比 較器。
請參閱圖3,圖3為本發(fā)明的延遲單元的示意圖。如圖3所示, 于一 實施例中,至少 一延遲單元262中每一個延遲單元包括一控 制電路40以及一處理電路42。控制電^各40用以才艮據(jù)該致能信號
SEN、該時脈信號ScLK以及該比較信號ScOM,產(chǎn)生一時脈輸入信
號Scuc !n以及一重置信號Sre。處理電路42耦接于控制電路40
以及控制信號產(chǎn)生模塊22 ,用以根據(jù)時脈輸入信號Sclkjn以及 重置信號Sm,產(chǎn)生該延遲信號SDE。
控制電路40包括一第一運算元件401、一第二運算元件402、 一第 一處理元件403以及一第二處理元件404。第一運算元件401
用以將致能信號SEN以及比較信號ScoM進(jìn)行一第一邏輯運算,以 產(chǎn)生一第一運算信號StM。第二運算元件402耦接于第一運算元 件4(H,用以將時脈信號ScLK以及第一運算信號S(M進(jìn)行一第二
邏輯運算,產(chǎn)生一第二運算信號So2。第一處理元件403耦接于 第一運算元件401,用以將第一運算信號ScM進(jìn)行處理,產(chǎn)生重 置信號Sre。第二處理元件404耦接于第二運算元件402,用以將
第二運算信號So2進(jìn)行處理,產(chǎn)生時脈輸入信號ScLK」n。
于一實施例中,第一運算元件401為一與非門(NAND),第 一邏輯運算則為與非運算。第一逸算元件401將致能信號Sen以 及比較信號ScoM進(jìn)行與非(NAND)運算后,產(chǎn)生該第一運算信號 S01。而,第二運算元件402為一或非門(NOR),第二邏輯運算則為或非運算。第二運算元件402將時脈信號Sclk以及第 一 運算
信號So,進(jìn)行或非(NOR)運算后,產(chǎn)生該第二運算信號S。2。其中, 第 一處理元件403以及第二處理元件404分別為 一反相器。第一 處理元件4 0 3將第 一 處理信號S o j進(jìn)行反相,以產(chǎn)生該重置信號 SRE,第二處理元件404將第二處理信號So2進(jìn)行反相,以產(chǎn)生該 時脈輸入信號S clk in。至少一處理電^各42包括至少一延遲元件421 ,耦接于第 一處 理元件403、第二處理元件404以及控制信號產(chǎn)生才莫塊22,至少 一延遲元件4 21用以根據(jù)重置信號S R e對該時脈輸入信號S c l k _! N
進(jìn)行延遲,以產(chǎn)生該延遲信號SoE。于一實施例中,該至少一延
遲元件421分別為一觸發(fā)器(FilpFlop)。于一實施例中,至少一 延遲元件421的個數(shù)可依據(jù)使用者的需要自行增減,以達(dá)到所需 的延遲時間。
以下舉例說明延遲單元262的動作狀態(tài),當(dāng)致能信號Sen的 電平為0時,該至少一延遲單元262不作任何延遲的動作,直接 將時脈輸入信號S c L k—! N輸入至控制信號產(chǎn)生模塊2 2 。當(dāng)分壓電 壓V。w小于參考電壓VREF時,至少 一延遲單元262亦不作任何延 遲的動作。只有當(dāng)分壓電壓Vmv大于或者等于參考電壓VREF, 且致能信號Sen的電平為l時,電源轉(zhuǎn)換裝置20中的延遲單元262 會根據(jù)比較單元261的輸出信號ScoM進(jìn)行運算,直到分壓電壓 Vmv大于或等于參考電壓VREF的時間大于延遲單元262所設(shè)定 的延遲時間(依據(jù)延遲元件421個數(shù)及操作頻率決定)時,比較模 塊26才會送出 一延遲信號SoE通知控制信號產(chǎn)生模塊22,控制信 號產(chǎn)生模塊2 2產(chǎn)生 一 控制信號S c至轉(zhuǎn)換模塊2 4 ,以控制轉(zhuǎn)換模 塊24將輸入電壓VoD轉(zhuǎn)換為輸出電壓VouT的時間。于一實施例 中,本發(fā)明的電源轉(zhuǎn)換裝置20可包括兩個延遲單元,用以達(dá)成 雙向控制。此外,本發(fā)明的電源轉(zhuǎn)換裝置20除了可通過增減觸發(fā)器的個數(shù)來調(diào)整延遲的時間外,亦可通過改變時脈信號的大 小來達(dá)成調(diào)整延遲時間的目的,由于通過時脈信號來控制延遲 時間為一般所熟知的技術(shù),在此不再贅述。
請參閱圖4,圖4為本發(fā)明的電源轉(zhuǎn)換方法的步驟流程圖。
如圖4所示,本發(fā)明的另 一 實施例揭露 一種電源轉(zhuǎn)換方法,其包 括下列步驟
S50:根據(jù)一延遲信號,產(chǎn)生一控制信號; S52:根據(jù)該控制信號,轉(zhuǎn)換一輸入電壓為一輸出電壓; S54:將該輸出電壓與一參考電壓進(jìn)行比較,并根據(jù)比較 結(jié)果,產(chǎn)生一比較信號;于一實施例中,本步驟系先對該輸出 電壓進(jìn)行分壓后,產(chǎn)生一分壓電壓,再將分壓電壓與參考電壓 進(jìn)行比較,最后根據(jù)比較結(jié)果,產(chǎn)生該比較信號;以及
S56:根據(jù)一致能信號、 一時脈信號以及該比較信號,產(chǎn) 生該延遲信號。
請參閱圖5 ,圖5為本發(fā)明的電源轉(zhuǎn)換方法的步驟S56所包 括的步驟流程圖。如圖5所示,步驟S56包括下列步驟
S561:根據(jù)該致能信號、該時脈信號以及該比較信號,產(chǎn) 生 一 時脈輸入信號以及一 重置信號;以及
S562:根據(jù)該時脈輸入信號以及該重置信號,產(chǎn)生該延遲 信號。
請參閱圖6,圖6為本發(fā)明的電源轉(zhuǎn)換方法的步驟S561所包 括的步驟流程圖。如圖6所示,于一實施例中,步驟S561包括 下列步驟
S5611:將該致能信號以及該比較信號進(jìn)行一第一邏輯運 算,產(chǎn)生一第一運算信號;其中,本步驟對該致能信號以及該 比較信號進(jìn)行一與非(NAND)運算,以產(chǎn)生該第一運算信號。
S5612:將該時脈信號以及該第一運算信號進(jìn)行一第二邏輯運算,產(chǎn)生一第二運算信號;其中,本步驟對時脈信號以及
第 一運算信號進(jìn)行一或非(NOR)運算,以產(chǎn)生該第二運算信號。 S5613:將該第 一運算信號進(jìn)行處理,產(chǎn)生該重置信號;
以及
S5614:將該第二運算信號進(jìn)行處理,產(chǎn)生該時脈輸入信
于一實施例中,步驟S5613以及步驟S5614分別將該第一運 算信號以及第二運算信號進(jìn)行反相,以相對應(yīng)的產(chǎn)生該重置信 號以及該時脈輸入信號。而步驟S562^f艮據(jù)該重置信號對該時脈 輸入信號進(jìn)行延遲,以產(chǎn)生該延遲信號。
如前所述,本發(fā)明的電源轉(zhuǎn)換裝置用以將輸入電壓轉(zhuǎn)換為 不同電平的輸出電壓,其中更包括一延遲模塊,可以控制轉(zhuǎn)換 模塊將輸入電壓轉(zhuǎn)換為輸出電壓的時間,如此可提升輸出電壓
的準(zhǔn)確度,并且防止?jié)i波電壓的產(chǎn)生,能有效的解決已知技術(shù) 所面臨的問題。
以上所述僅為本發(fā)明較佳實施例,然其并非用以限定本發(fā) 明的范圍,任何熟悉本項技術(shù)的人員,在不脫離本發(fā)明的精神 和范圍內(nèi),可在此基礎(chǔ)上做進(jìn)一步的改進(jìn)和變化,因此本發(fā)明 的保護范圍當(dāng)以本申請的權(quán)利要求書所界定的范圍為準(zhǔn)。
附圖中符號的簡單說明如下
10、20:電源轉(zhuǎn)換裝置
12、22:控制信號產(chǎn)生模塊
14、24:轉(zhuǎn)換模塊
16:比較器
26:比較模塊
40:控制電路
42:處理電路261: 比較單元 262:延遲單元 401、 402:運算元件 403、 404:處理元件 421:延遲元件 R。 R2:電阻 Sc:控制信號 SDE:延遲信號
Scom: 比較J言號 SEN:致能信號 Scxk:時脈信號 SCLjkjN:時脈輸入信號 SRE:重置信號 S01、 S02:運算信號 VDD: ^r入電壓
VDIV:分壓電壓 VoUT: l俞出電壓 VREF:參考電壓
S50 S56、 S561、 S562、 S5611 S5614:方法步驟。
權(quán)利要求
1.一種電源轉(zhuǎn)換裝置,其特征在于,包括一控制信號產(chǎn)生模塊,用以根據(jù)一延遲信號,產(chǎn)生一控制信號;一轉(zhuǎn)換模塊,耦接于該控制信號產(chǎn)生模塊,用以根據(jù)該控制信號,將一輸入電壓轉(zhuǎn)換為一輸出電壓;以及一比較模塊,耦接于該轉(zhuǎn)換模塊以及該控制信號產(chǎn)生模塊,用以根據(jù)一參考電壓與該輸出電壓進(jìn)行比較,并根據(jù)比較結(jié)果、一致能信號以及一時脈信號,產(chǎn)生該延遲信號。
2. 根據(jù)權(quán)利要求l所述的電源轉(zhuǎn)換裝置,其特征在于,該 電源轉(zhuǎn)換裝置另包括兩分壓電阻,耦接于該轉(zhuǎn)換模塊以及該比 較模塊,用以將該輸出電壓進(jìn)行分壓以產(chǎn)生一分壓電壓,所述 兩分壓電阻包括一第一電阻,該第一電阻的第一端耦接于該轉(zhuǎn)換模塊,該 第一電阻的第二端耦接于該比較模塊;以及一第二電阻,該第二電阻的第一端耦接于該第一電阻的第 二端,該第二電阻的第二端耦接于一接地端;其中該第一電阻以及該第二電阻用以將該輸出電壓進(jìn)行分 壓,產(chǎn)生該分壓電壓,并將該分壓電壓輸入該比較模塊。
3. 根據(jù)權(quán)利要求2所述的電源轉(zhuǎn)換裝置,其特征在于,該 比較模塊包括一比較單元,耦接于該兩分壓電阻,用以比較該參考電壓 與該分壓電壓,并根據(jù)比較結(jié)果,產(chǎn)生一比較信號;以及至少 一延遲單元,耦接于該比較單元以及該控制信號產(chǎn)生 模塊,用以根據(jù)該致能信號、該時脈信號以及該比較信號,產(chǎn) 生該延遲信號。
4. 根據(jù)權(quán)利要求3所述的電源轉(zhuǎn)換裝置,其特征在于,該 至少一延遲單元中每一個延遲單元包括一控制電路,用以根據(jù)該致能信號、該時脈信號以及該比較信號,產(chǎn)生一時脈輸入信號以及一重置信號;以及一處理電路,耦接于該控制電路,用以根據(jù)該時脈輸入信 號以及該重置信號,產(chǎn)生該延遲信號。
5. 根據(jù)權(quán)利要求4所述的電源轉(zhuǎn)換裝置,其特征在于,該 控制電路包括一第一運算元件,用以將該致能信號以及該比較信號進(jìn)行 一第一邏輯運算,產(chǎn)生一第一運算信號;一第二運算元件,耦接于該第一運算元件,用以將該時脈 信號以及該第一運算信號進(jìn)行一第二邏輯運算,產(chǎn)生一第二運 算信號;一第一處理元件,耦接于該第一運算元件,用以將該第一 運算信號進(jìn)行處理,產(chǎn)生該重置信號;以及一第二處理元件,耦接于該第二運算元件,用以將該第二 運算信號進(jìn)行處理,產(chǎn)生該時脈輸入信號。
6. 根據(jù)權(quán)利要求5所述的電源轉(zhuǎn)換裝置,其特征在于,該 第一運算元件為一與非門,該第一邏輯運算為與非運算,該第 一運算元件將該致能信號以及該比較信號進(jìn)行與非運算,以產(chǎn) 生該第一運算信號。
7. 根據(jù)權(quán)利要求5所述的電源轉(zhuǎn)換裝置,其特征在于,該 第二運算元件為一或非門,該第二邏輯運算為或非運算,該第 二運算元件將該時脈信號以及該第 一 運算信號進(jìn)行或非運算, 以產(chǎn)生該第二運算信號。
8. 根據(jù)權(quán)利要求5所述的電源轉(zhuǎn)換裝置,其特征在于,該 第 一處理元件將該第一處理信號進(jìn)行反相,以產(chǎn)生該重置信號, 該第二處理元件將該第二處理信號進(jìn)行反相,以產(chǎn)生該時脈輸 入信號。
9. 根據(jù)權(quán)利要求7所述的電源轉(zhuǎn)換裝置,其特征在于,該 第一處理元件及該第二處理元件分別為一反相器。
10. 根據(jù)權(quán)利要求5所述的電源轉(zhuǎn)換裝置,其特征在于,該 處理電^各包4舌至少一延遲元件,耦接于該第一處理元件、該第二處理元 件以及控制信號產(chǎn)生模塊,用以根據(jù)該重置信號對該時脈輸入 信號進(jìn)行延遲,以產(chǎn)生該延遲信號。
11. 根據(jù)權(quán)利要求10所述的電源轉(zhuǎn)換裝置,其特征在于, 該至少一延遲元件分別為一觸發(fā)器。
12. 根據(jù)權(quán)利要求l所述的電源轉(zhuǎn)換裝置,其特征在于,該 比較單元為比較器。
13. 根據(jù)權(quán)利要求l所述的電源轉(zhuǎn)換裝置,其特征在于,該 轉(zhuǎn)換模塊為一電壓轉(zhuǎn)換器。
14. 根據(jù)權(quán)利要求12所述的電源轉(zhuǎn)換裝置,其特征在于, 該轉(zhuǎn)換模塊為 一 直流對直流電壓轉(zhuǎn)換器。
15. —種電源轉(zhuǎn)換方法,其特征在于,包括下列步驟 步驟a:根據(jù)一延遲信號,產(chǎn)生一控制信號;步驟b:根據(jù)該控制信號,轉(zhuǎn)換一輸入電壓為一輸出電壓; 步驟c:將該輸出電壓與一參考電壓進(jìn)行比較,并根據(jù)比較結(jié)果,產(chǎn)生一比較信號;以及步驟d:根據(jù)一致能信號、 一時脈信號以及該比較信號,產(chǎn)生該延遲信號。
16. 根據(jù)權(quán)利要求15所述的電源轉(zhuǎn)換方法,其特征在于, 該步驟c包括下列步驟步驟cl:將該輸出電壓進(jìn)行分壓,產(chǎn)生一分壓電壓;以及 步驟c2:將該分壓電壓與該參考電壓進(jìn)行比較,并根據(jù)該 比較結(jié)果,產(chǎn)生該比較信號。
17. 根據(jù)權(quán)利要求15所述的電源轉(zhuǎn)換方法,其特征在于, 步驟d包括下列步驟步驟dl:根據(jù)該致能信號、該時脈信號以及該比較信號, 產(chǎn)生一時脈輸入信號以及一重置信號;以及步驟d2:根據(jù)該時脈輸入信號以及該重置信號,產(chǎn)生該延 遲信號。
18. 根據(jù)權(quán)利要求17所述的電源轉(zhuǎn)換方法,其特征在于, 該步驟dl包括下列步驟步驟dll:將該致能信號以及該比較信號進(jìn)行一第一邏輯運 算,產(chǎn)生一第一運算信號;步驟d 12:將該時脈信號以及該第 一 運算信號進(jìn)行 一 第二邏 輯運算,產(chǎn)生一第二運算信號;步驟dl3:將該第一運算信號進(jìn)行處理,產(chǎn)生該重置信號;以及步驟dl4:將該第二運算信號進(jìn)行處理,產(chǎn)生該時脈輸入信
19. 根據(jù)權(quán)利要求18所述的電源轉(zhuǎn)換方法,其特征在于, 該步驟dl 1是對該致能信號以及該比較信號進(jìn)行一 與非運算,以 產(chǎn)生該第一運算信號。
20. 根據(jù)權(quán)利要求18所述的電源轉(zhuǎn)換方法,其特征在于, 該步驟d 12是對該時脈信號以及該第 一 運算信號進(jìn)行 一 或非運 算,以產(chǎn)生該第二運算信號。
21. 根據(jù)權(quán)利要求18所述的電源轉(zhuǎn)換方法,其特征在于, 該步驟d 13將該第 一 運算信號進(jìn)行反相,以產(chǎn)生該重置信號。
22. 根據(jù)權(quán)利要求20所述的電源轉(zhuǎn)換方法,其特征在于, 該步驟d 14將該第二運算信號進(jìn)行反相,以產(chǎn)生該時脈輸入信
23.根據(jù)權(quán)利要求17所述的電源轉(zhuǎn)換方法,其特征在于,該步驟d2另包括步驟d21:根據(jù)該重置信號對該時脈輸入信號進(jìn)行延遲,以 產(chǎn)生該延遲信號。
全文摘要
本發(fā)明揭露一種電源轉(zhuǎn)換裝置及電源轉(zhuǎn)換方法,其包括一控制信號產(chǎn)生模塊、一轉(zhuǎn)換模塊以及一比較模塊。控制信號產(chǎn)生模塊用以根據(jù)一延遲信號,產(chǎn)生一控制信號。轉(zhuǎn)換模塊耦接于控制信號產(chǎn)生模塊,用以根據(jù)該控制信號,將一輸入電壓轉(zhuǎn)換為一電平不同的輸出電壓。比較模塊耦接于該轉(zhuǎn)換模塊以及該控制信號產(chǎn)生模塊,用以將根據(jù)輸出電壓所產(chǎn)生的一分壓電壓與一參考電壓進(jìn)行比較,并根據(jù)比較結(jié)果、一致能信號以及一時脈信號,產(chǎn)生該延遲信號。本發(fā)明所述的電源轉(zhuǎn)換裝置及電源轉(zhuǎn)換方法,可提升輸出電壓的準(zhǔn)確度,并且防止?jié)i波電壓的產(chǎn)生。
文檔編號H02M3/139GK101557165SQ20081008995
公開日2009年10月14日 申請日期2008年4月11日 優(yōu)先權(quán)日2008年4月11日
發(fā)明者江宗遠(yuǎn), 高念安 申請人:普誠科技股份有限公司