專(zhuān)利名稱(chēng):高性能、高集成度dc/dc升壓器的制作方法
技術(shù)領(lǐng)域:
本實(shí)用新型屬于電子技術(shù)的電源管理領(lǐng)域,涉及一種升壓器,尤其涉及一 種高性能、高集成度DC/DC升壓器。
背景技術(shù):
電源是電子設(shè)備的重要組成部分,其質(zhì)量直接影響電子設(shè)備的可靠性?,F(xiàn) 代的高密度、低功耗集成電路追求低電源電壓已是集成系統(tǒng)的發(fā)展趨勢(shì),尤其 手提式或便攜式電子產(chǎn)品,如隨身聽(tīng)、CD播放器、MP3播放器等,普遍采用 1.5V或3V電池供電,但此類(lèi)電子設(shè)備的核心處理芯片,如MPU、 DSP等器件, 大都仍采用3.3V或3V或2.7V電壓的電池供電,必須通過(guò)DC/DC轉(zhuǎn)換電路來(lái) 轉(zhuǎn)換為工作電壓,而電池的能耗又會(huì)隨著使用時(shí)間增長(zhǎng),使輸入電壓不斷降低, 造成芯片不能正常工作,因此需采用升壓器對(duì)輸入電壓進(jìn)行升壓處理。而且, 電池供電的便攜設(shè)備,如手持儀表、移動(dòng)通訊、微處理器系統(tǒng)、醫(yī)療儀器和個(gè) 人數(shù)字處理(PDA)等,對(duì)升壓器的體積、重量和功耗等性能都有很高的要求。 升壓器屬于電源模塊,為整個(gè)設(shè)備的芯片提供供電,故要求該模塊獨(dú)立于其他 非電源模塊,無(wú)論是時(shí)鐘還是電源都與其他模塊不能公用。現(xiàn)有技術(shù)的電池供電模塊可分為DC/DC電荷泵式和電感式兩種升壓器(又 稱(chēng)電壓調(diào)節(jié)器)。電感式開(kāi)關(guān)電壓調(diào)節(jié)器采用電感器儲(chǔ)存能量,對(duì)于低功耗集成 電路系統(tǒng),存在下列缺陷①電源噪聲大和開(kāi)關(guān)輻射噪聲大;②儲(chǔ)存能量的電 感無(wú)法內(nèi)部集成,需外接,相應(yīng)要額外的去耦、特殊地線(xiàn)、屏蔽等處理電路; ③需要板極空間更大,這些都導(dǎo)致電路集成度變差、安裝成本提高。電荷泵式 升壓器采用電容器儲(chǔ)存能量,公知的Dickson DC/DC電荷泵式升壓器電路原理圖如圖l所示,它包括一個(gè)輸入層、4個(gè)拉升層、 一個(gè)輸出層,還需外接一個(gè)時(shí) 鐘晶振提供兩相不重疊的互補(bǔ)時(shí)鐘(0、 -0),每一拉升層都有一個(gè)NMOS開(kāi)關(guān) 管和一個(gè)外接的電荷儲(chǔ)存電容。它的電壓由于順序?qū)訉永嬖谙铝腥毕?① 受上一拉升層開(kāi)關(guān)管起始電壓的影響,限制了每一拉升層的最大電壓增益;② 每一拉升層開(kāi)關(guān)管的漏極和柵極相連而工作于飽和區(qū),會(huì)產(chǎn)生基體效應(yīng)而降 低升壓器的效率;③升壓器電路結(jié)構(gòu)復(fù)雜、電路集成度差、安裝成本高、電路 獨(dú)立性差。發(fā)明內(nèi)容本實(shí)用新型主要解決目前的升壓器電路結(jié)構(gòu)復(fù)雜、電路集成度差、安裝成 本高、電路獨(dú)立性差、升壓效率低的技術(shù)問(wèn)題。提供一種電路結(jié)構(gòu)簡(jiǎn)單、電路 集成度高、安裝成本低、電路獨(dú)立性好、升壓效率高的高性能、高集成度DC/DC 升壓器。本實(shí)用新型的上述技術(shù)問(wèn)題主要是通過(guò)下述技術(shù)方案得以解決的本實(shí)用 新型包括一個(gè)時(shí)鐘產(chǎn)生電路、 一個(gè)不重疊時(shí)鐘信號(hào)產(chǎn)生電路和一個(gè)開(kāi)關(guān)型升壓 電路;時(shí)鐘產(chǎn)生電路輸入端接入整個(gè)升壓器的啟動(dòng)信號(hào)Start,時(shí)鐘產(chǎn)生電路的 輸出端連接不重疊時(shí)鐘信號(hào)產(chǎn)生電路的輸入端,不重疊時(shí)鐘信號(hào)產(chǎn)生電路的兩路輸出端分別連接開(kāi)關(guān)型升壓電路的兩路控制端,輸入電壓Vm連接開(kāi)關(guān)型升 壓電路的輸入端,開(kāi)關(guān)型升壓電路的輸出端為輸出電壓Vmrt;時(shí)鐘產(chǎn)生電路的 輸出信號(hào)為CLK,不重疊時(shí)鐘信號(hào)產(chǎn)生電路將CLK信號(hào)轉(zhuǎn)變?yōu)閮上嗷パa(bǔ)不重疊 的時(shí)鐘信號(hào)CLK1、 CLK2;開(kāi)關(guān)型升壓電路為不重疊時(shí)鐘信號(hào)控制的開(kāi)關(guān)型升 壓器,它在兩相不重疊時(shí)鐘信號(hào)控制下將輸入電壓Vin升壓為Vout,輸出所需 升壓電壓值和電流。時(shí)鐘產(chǎn)生電路設(shè)計(jì)在升壓器內(nèi)部,節(jié)約時(shí)鐘晶振,減少外
接電路,從而降低成本,提高整個(gè)升壓器的電路獨(dú)立性。這種升壓器電路結(jié)構(gòu) 簡(jiǎn)單,集成度高,升壓效率好。滿(mǎn)足電池供電的便攜設(shè)備體積小、重量輕、功 耗低的高性能要求。作為優(yōu)選,所述的時(shí)鐘產(chǎn)生電路包括一個(gè)二輸入與非門(mén)Ll和首尾相連的偶 數(shù)個(gè)反相器,時(shí)鐘產(chǎn)生電路的啟動(dòng)信號(hào)接二輸入與非門(mén)L1的一輸入端,二輸入 與非門(mén)L1的輸出端接第一級(jí)反相器的輸入端,最后一級(jí)反相器的輸出端接二輸 入與非門(mén)Ll的另一輸入端,該端即為時(shí)鐘產(chǎn)生電路產(chǎn)生的一相時(shí)鐘信號(hào)CLK 的輸出端;每一級(jí)反相器的輸出端和二輸入與非門(mén)Ll的輸出端都連接有一負(fù)載 電容Cd,負(fù)載電容Cd的另一端接地。時(shí)鐘產(chǎn)生電路的啟動(dòng)信號(hào)是一上升延階 躍信號(hào)。二輸入與非門(mén)和首尾相連的偶數(shù)個(gè)反相器構(gòu)成一閉環(huán)式的環(huán)型振蕩鏈 路。各負(fù)載電容用來(lái)加大每一級(jí)信號(hào)輸出的延遲時(shí)間,確保最后輸出的時(shí)鐘頻 率信號(hào)CLK達(dá)到所期望的時(shí)鐘頻率,該時(shí)鐘頻率決定于反相器的數(shù)目和負(fù)載電 容的電容大小。作為優(yōu)選,所述的不重疊時(shí)鐘信號(hào)產(chǎn)生電路包括兩個(gè)二輸入與非門(mén)L2、 L3 和2n+l個(gè)反相器,所述的時(shí)鐘產(chǎn)生電路產(chǎn)生的時(shí)鐘信號(hào)一路接二輸入與非門(mén) L2的一輸入端,另一路經(jīng)一反相器接二輸入與非門(mén)L3的一輸入端,兩個(gè)二輸 入與非門(mén)L2、L3的輸出端分別接n個(gè)反相器的串聯(lián)電路,組成兩個(gè)n級(jí)反相器, 兩個(gè)第n級(jí)反相器的輸出信號(hào)分別為CLK1、 CLK2, CLK1再與L3的另一輸 入端相連,CLK2再與L2的另一輸入端相連,CLK1、 CLK2即為不重疊時(shí)鐘信 號(hào)產(chǎn)生電路的兩個(gè)不重疊時(shí)鐘信號(hào)輸出。時(shí)鐘產(chǎn)生電路產(chǎn)生的時(shí)鐘信號(hào)通過(guò)反 相器轉(zhuǎn)變?yōu)閮蓚€(gè)互補(bǔ)的時(shí)鐘信號(hào)。第一時(shí)鐘信號(hào)輸出CLK1和第二時(shí)鐘信號(hào)輸 出CLK2彼此互補(bǔ)不重疊,作為開(kāi)關(guān)型升壓電路正常工作所需要的兩相不重疊
時(shí)鐘信號(hào)。作為優(yōu)選,所述的n級(jí)反相器的管子尺寸以等比方式逐級(jí)增大。使n級(jí)反 相器同時(shí)起到驅(qū)動(dòng)電路的作用,節(jié)省驅(qū)動(dòng)環(huán)節(jié)。簡(jiǎn)化電路,節(jié)約成本,提高集成度。作為優(yōu)選,所述的n等于4。作為優(yōu)選,所述的開(kāi)關(guān)型升壓電路包括由三個(gè)PM0S管M1、 M2、 M3和一 個(gè)NMOS管M4組成的四路開(kāi)關(guān),Ml的源極與M2的漏極相連并與電容Cs的 一端相連,M3的源極與M4的漏極相連并與電容Cs的另一端相連,Ml、 M2、 M3的襯底分別接金屬電容C1、 C2、 C3的正極,金屬電容C1、 C2、 C3的負(fù)極 以及Ml、 M3的漏極均與輸入電壓Vin相連,M2、 M4的源極間連接有電容 CL和電阻RL的并聯(lián)電路,且M4的源極接地,Ml的柵極接所述的不重疊時(shí)鐘 信號(hào)產(chǎn)生電路的一相時(shí)鐘信號(hào),M2、 M3、 M4的柵極都接所述的不重疊時(shí)鐘信 號(hào)產(chǎn)生電路的另一相時(shí)鐘信號(hào),M2的源極即為所述的開(kāi)關(guān)型升壓電路的電壓輸 出端Vout。 Ml和M4組成同時(shí)導(dǎo)通同時(shí)關(guān)斷的一組開(kāi)關(guān),M2和M3組成另一 組同時(shí)導(dǎo)通同時(shí)關(guān)斷的開(kāi)關(guān),這兩組開(kāi)關(guān)在兩相互補(bǔ)不重疊時(shí)鐘信號(hào)的控制下 交替導(dǎo)通交替關(guān)斷。當(dāng)與M1的柵極相連的一相時(shí)鐘為低電平時(shí),另一相時(shí)鐘為 高電平,此時(shí)M1、 M4導(dǎo)通,M2、 M3關(guān)斷,通過(guò)充電,在理想情況下(不考 慮管子導(dǎo)通時(shí)損耗的壓降及充電時(shí)間的影響),電容Cs的一端電壓為Vin;當(dāng)與 Ml的柵極相連的一相時(shí)鐘翻轉(zhuǎn)為高電平時(shí),另一相時(shí)鐘為低電平,此時(shí)M1、 M4關(guān)斷,M2、 M3導(dǎo)通,通過(guò)充電,在理想情況下,Cs的一端電壓變?yōu)?Vm, 并與電壓輸出端Vout接通輸出,從而實(shí)現(xiàn)升壓。同時(shí)三個(gè)PMOS管Ml、 M2、 M3的襯底端不與電源端相連,都接一金屬電容,金屬電容的另一端與輸入電壓Vin相連,以保證PMOS管在工作時(shí)源極和襯底的PN結(jié)始終反偏,避免出現(xiàn)基 體效應(yīng),提高升壓效率。本實(shí)用新型的有益效果是本實(shí)用新型內(nèi)設(shè)時(shí)鐘產(chǎn)生電路,以獨(dú)立于其他 非電源模塊,電路獨(dú)立性好,成本低;開(kāi)關(guān)型升壓電路中的三個(gè)PM0S管M1、 M2、 M3的襯底端都經(jīng)金屬電容與輸入電壓Vin相連,確保PMOS管在工作時(shí) 源極和襯底的PN結(jié)始終反偏,避免出現(xiàn)基體效應(yīng),提高了升壓效率。而且整個(gè) 電路結(jié)構(gòu)簡(jiǎn)單,實(shí)現(xiàn)方便,集成度高。滿(mǎn)足手提式、便攜式電子產(chǎn)品的高性能 電源管理的需要。
圖1是公知的Dickson DC/DC電荷泵式升壓器電路原理圖。圖2是本實(shí)用新型的一種不重疊時(shí)鐘的開(kāi)關(guān)型升壓器電路框圖。圖3是本實(shí)用新型實(shí)施例的一種時(shí)鐘產(chǎn)生電路原理圖。圖4是本實(shí)用新型實(shí)施例的一種不重疊時(shí)鐘信號(hào)產(chǎn)生電路原理圖。圖5是本實(shí)用新型實(shí)施例的一種開(kāi)關(guān)型升壓電路原理圖。圖中l(wèi)一時(shí)鐘產(chǎn)生電路、2—不重疊時(shí)鐘信號(hào)產(chǎn)生電路、3—開(kāi)關(guān)型升壓電路, 4—反相器、5—反相器、6— n級(jí)反相器。
具體實(shí)施方式
下面通過(guò)實(shí)施例,并結(jié)合附圖,對(duì)本實(shí)用新型的技術(shù)方案作進(jìn)一步具體的 說(shuō)明。實(shí)施例l:本實(shí)用新型高性能、高集成度DC/DC升壓器的電路框圖如圖2 所示,包括時(shí)鐘產(chǎn)生電路l、不重疊時(shí)鐘信號(hào)產(chǎn)生電路2、開(kāi)關(guān)型升壓電路3。
時(shí)鐘產(chǎn)生電路1的輸入端接整個(gè)升壓器的啟動(dòng)信號(hào)Start,時(shí)鐘產(chǎn)生電路1的輸 出信號(hào)為CLK時(shí),該輸出作為不重疊時(shí)鐘信號(hào)產(chǎn)生電路2的輸入信號(hào),不重疊 時(shí)鐘信號(hào)產(chǎn)生電路2把CLK信號(hào)轉(zhuǎn)變?yōu)閮上嗷パa(bǔ)不重疊的時(shí)鐘信號(hào)CLK1、 CLK2輸出到開(kāi)關(guān)型升壓電路3,作為開(kāi)關(guān)型升壓電路3中開(kāi)關(guān)管的控制信號(hào)。 開(kāi)關(guān)型升壓電路3把輸入電壓Vin升壓為Vout,輸出所需的升壓電壓值和電流 值。具體的時(shí)鐘產(chǎn)生電路1如圖3所示,包括一個(gè)二輸入與非門(mén)Ll和首尾相連 的偶數(shù)個(gè)反相器4,本實(shí)施例中,反相器數(shù)目取18。啟動(dòng)信號(hào)Start接二輸入與 非門(mén)Ll的一輸入端,二輸入與非門(mén)Ll的輸出端接第一級(jí)反相器的輸入端,第 18級(jí)反相器的輸出端接二輸入與非門(mén)Ll的另一輸入端,該端即為時(shí)鐘產(chǎn)生電路 產(chǎn)生的一相時(shí)鐘信號(hào)CLK的輸出端;每一級(jí)反相器4的輸出端以及二輸入與非 門(mén)Ll的輸出端都連接有一負(fù)載電容Cd,負(fù)載電容Cd的另一端接地。具體的不重疊時(shí)鐘信號(hào)產(chǎn)生電路2如圖4所示,包括兩個(gè)二輸入與非門(mén)L2、 L3和九個(gè)反相器5,時(shí)鐘產(chǎn)生電路1產(chǎn)生的時(shí)鐘信號(hào)CLK一路接二輸入與非門(mén) L2的一輸入端,另一路經(jīng)一反相器5接二輸入與非門(mén)L3的一輸入端,兩個(gè)二 輸入與非門(mén)L2、 L3的輸出端分別接四個(gè)反相器5的串聯(lián)電路,組成兩個(gè)四級(jí)反 相器6,每個(gè)四級(jí)反相器6的管子尺寸以等比方式逐級(jí)增大,兩個(gè)第四級(jí)反相器 5的輸出信號(hào)分別為CLK1、 CLK2, CLK1、 CLK2相互交叉,CLK1與L3的另 一輸入端相連,CLK2與L2的另一輸入端相連,CLK1、 CLK2即為不重疊時(shí)鐘 信號(hào)產(chǎn)生電路2的兩個(gè)不重疊時(shí)鐘信號(hào)輸出。具體的開(kāi)關(guān)型升壓電路3如圖5如示,包括由三個(gè)PMOS管Ml、 M2、 M3 和一個(gè)NMOS管M4組成的四路開(kāi)關(guān),Ml的源極與M2的漏極相連并與電容Cs的一端相連,M3的源極與M4的漏極相連并與電容Cs的另一端相連,Ml、 M2、 M3的襯底分別接金屬電容Cl、 C2、 C3的正極,金屬電容Cl、 C2、 C3 的負(fù)極以及M1、 M3的漏極均與輸入電壓Vin相連,M2、 M4的源極間連接有 電容CL和電阻RL的并聯(lián)電路,且M4的源極接地,Ml的柵極接不重疊時(shí)鐘 信號(hào)產(chǎn)生電路2的一相時(shí)鐘信號(hào)CLK1, M2、 M3、 M4的柵極都接另一相時(shí)鐘 信號(hào)CLK2, M2的源極即為開(kāi)關(guān)型升壓電路3的電壓輸出端Vout。當(dāng)CLK1為 低電平時(shí),CLK2為高電平,此時(shí)開(kāi)關(guān)管M1、 M4導(dǎo)通,開(kāi)關(guān)管M2、 M3關(guān)斷, 通過(guò)充電,在理想情況下(不考慮管子導(dǎo)通時(shí)損耗的壓降及充電時(shí)間的影響), Cs —端電壓為Vin;當(dāng)CLK1翻轉(zhuǎn)為高電平時(shí),CLK2為低電平,此時(shí)開(kāi)關(guān)管 Ml、 M4關(guān)斷,開(kāi)關(guān)管M2、 M3導(dǎo)通,通過(guò)充電,在理想情況下,Cs—端電壓 變?yōu)闉?Vm,并與Vout接通輸出,從而達(dá)到升壓目的。本實(shí)施例應(yīng)用于GPS射頻前端系統(tǒng)中,芯片選用tsmc.25工藝,Start信號(hào)、 二輸入與非門(mén)和反相器,其最高電平都為輸入電壓Vin, PMOS管、NMOS管都 選用最小尺寸的溝道長(zhǎng)度。當(dāng)輸入電壓Vin變化,輸出時(shí)鐘頻率CLK隨輸入電 壓Vin變化而變化,設(shè)計(jì)出的CLK范圍為500KHz lMHz。在\Tln=l.7V時(shí), CLK=500KHz; Vin -2.7V時(shí),CLK-lMHz。本實(shí)施例中最低輸入電壓為 Vin=1.7V,輸出電壓Vout=2.7V,輸出電流為40mA。
權(quán)利要求1. 一種高性能、高集成度DC/DC升壓器,其特征在于包括 一個(gè)時(shí)鐘產(chǎn) 生電路(1)、 一個(gè)不重疊時(shí)鐘信號(hào)產(chǎn)生電路(2)和一個(gè)開(kāi)關(guān)型升壓電路(3); 時(shí)鐘產(chǎn)生電路(1)輸入端接入整個(gè)升壓器的啟動(dòng)信號(hào)Start,時(shí)鐘產(chǎn)生電路(1) 的輸出端連接不重疊時(shí)鐘信號(hào)產(chǎn)生電路(2)的輸入端,不重疊時(shí)鐘信號(hào)產(chǎn)生電 路(2)的兩路輸出端分別連接開(kāi)關(guān)型升壓電路(3)的兩路控制端,輸入電壓 Vin連接開(kāi)關(guān)型升壓電路(3)的輸入端,開(kāi)關(guān)型升壓電路(3)的輸出端為輸出電壓V0Ut;時(shí)鐘產(chǎn)生電路(1)的輸出信號(hào)為CLK,不重疊時(shí)鐘信號(hào)產(chǎn)生電路(2)將 CLK信號(hào)轉(zhuǎn)變?yōu)閮上嗷パa(bǔ)不重疊的時(shí)鐘信號(hào)CLK1、 CLK2;開(kāi)關(guān)型升壓電路(3)為不重疊時(shí)鐘信號(hào)控制的開(kāi)關(guān)型升壓器,它在兩相不 重疊時(shí)鐘信號(hào)控制下將輸入電壓Vin升壓為Vout,輸出所需升壓電壓值和電流。
2. 根據(jù)權(quán)利要求1所述的高性能、高集成度DC/DC升壓器,其特征在于所 述的時(shí)鐘產(chǎn)生電路(1)包括一個(gè)二輸入與非門(mén)Ll和首尾相連的偶數(shù)個(gè)反相器(4),時(shí)鐘產(chǎn)生電路(1)的啟動(dòng)信號(hào)Start接二輸入與非門(mén)Ll的一輸入端,二 輸入與非門(mén)L1的輸出端接第一級(jí)反相器的輸入端,最后一級(jí)反相器的輸出端接 二輸入與非門(mén)Ll的另一輸入端,該端即為時(shí)鐘產(chǎn)生電路產(chǎn)生的一相時(shí)鐘信號(hào) CLK的輸出端;每一級(jí)反相器(4)的輸出端以及二輸入與非門(mén)L1的輸出端都 連接有一負(fù)載電容Cd,負(fù)載電容Cd的另一端接地。
3. 根據(jù)權(quán)利要求1所述的高性能、高集成度DC/DC升壓器,其特征在于所 述的不重疊時(shí)鐘信號(hào)產(chǎn)生電路(2)包括兩個(gè)二輸入與非門(mén)L2、 L3和2n+l個(gè)反 相器(5),所述的時(shí)鐘產(chǎn)生電路(1)產(chǎn)生的時(shí)鐘信號(hào)一路接二輸入與非門(mén)L2 的一輸入端,另一路經(jīng)一反相器(5)接二輸入與非門(mén)L3的一輸入端,兩個(gè)二 輸入與非門(mén)L2、 L3的輸出端分別接n個(gè)反相器(5)的串聯(lián)電路,組成兩個(gè)n級(jí)反相器(6),兩個(gè)第n級(jí)反相器(5)的輸出信號(hào)分別為CLK1、 CLK2, CLK1 再與L3的另一輸入端相連,CLK2再與L2的另一輸入端相連,CLK1、 CLK2 即為不重疊時(shí)鐘信號(hào)產(chǎn)生電路(2)的兩個(gè)不重疊時(shí)鐘信號(hào)輸出。
4. 根據(jù)權(quán)利要求3所述的高性能、高集成度DC/DC升壓器,其特征在于所 述的n級(jí)反相器(6)的管子尺寸以等比方式逐級(jí)增大。
5. 根據(jù)權(quán)利要求3所述的高性能、高集成度DC/DC升壓器,其特征在于所 述的n等于4。
6. 根據(jù)權(quán)利要求1所述的高性能、高集成度DC/DC升壓器,其特征在于所 述的開(kāi)關(guān)型升壓電路(3)包括由三個(gè)PMOS管Ml、 M2、 M3和一個(gè)NMOS管 M4組成的四路開(kāi)關(guān),Ml的源極與M2的漏極相連并與電容Cs的一端相連, M3的源極與M4的漏極相連并與電容Cs的另一端相連,Ml、 M2、 M3的襯底 分別接金屬電容C1、 C2、 C3的正極,金屬電容C1、 C2、 C3的負(fù)極以及M1、 M3的漏極均與輸入電壓Vin相連,M2、 M4的源極間連接有電容CL和電阻 RL的并聯(lián)電路,且M4的源極接地,Ml的柵極接所述的不重疊時(shí)鐘信號(hào)產(chǎn)生 電路(2)的一相時(shí)鐘信號(hào),M2、 M3、 M4的柵極都接所述的不重疊時(shí)鐘信號(hào)產(chǎn) 生電路(2)的另一相時(shí)鐘信號(hào),M2的源極即為所述的開(kāi)關(guān)型升壓電路(3)的 電壓輸出端Vout。
專(zhuān)利摘要本實(shí)用新型涉及一種高性能、高集成度DC/DC升壓器,它包括一個(gè)時(shí)鐘產(chǎn)生電路、一個(gè)不重疊時(shí)鐘信號(hào)產(chǎn)生電路和一個(gè)開(kāi)關(guān)型升壓電路。時(shí)鐘產(chǎn)生電路輸入端接入整個(gè)升壓器的啟動(dòng)信號(hào)Start,時(shí)鐘產(chǎn)生電路的輸出信號(hào)為CLK并與不重疊時(shí)鐘信號(hào)產(chǎn)生電路的輸入端相連,不重疊時(shí)鐘信號(hào)產(chǎn)生電路將CLK信號(hào)轉(zhuǎn)變?yōu)閮上嗷パa(bǔ)不重疊的時(shí)鐘信號(hào)CLK1、CLK2,分別連接開(kāi)關(guān)型升壓電路的兩路控制端,輸入電壓Vin連接開(kāi)關(guān)型升壓電路的輸入端,開(kāi)關(guān)型升壓電路在兩相不重疊時(shí)鐘信號(hào)控制下將輸入電壓Vin升壓為Vout,輸出所需升壓電壓值和電流。本實(shí)用新型電路獨(dú)立性好,集成度高,升壓效率高,滿(mǎn)足便攜式電子產(chǎn)品高性能電源管理的需要。
文檔編號(hào)H02M3/04GK201039006SQ200720108889
公開(kāi)日2008年3月19日 申請(qǐng)日期2007年5月9日 優(yōu)先權(quán)日2007年5月9日
發(fā)明者章可循, 陳妙萍, 馬成炎 申請(qǐng)人:杭州中科微電子有限公司