技術(shù)總結(jié)
一種優(yōu)化PCIE信號(hào)的互連器,包括PCIE母頭插槽、高速線纜和優(yōu)化插接部,所述的優(yōu)化插接部包括外殼和安裝在外殼內(nèi)的優(yōu)化PCB板,所述的優(yōu)化PCB板上設(shè)有中繼器、接線端和插接端,所述的接線端和插接端均與中繼器連通,所述的高速線纜的一端焊接在優(yōu)化插接部的接線端,另一端與PCIE母頭插槽連通。本實(shí)用新型的技術(shù)方案,將中繼器直接設(shè)計(jì)在高速線纜端,即使線身長(zhǎng)度為1米的情況下,速度也可以達(dá)到9GHz,并且補(bǔ)償8db的線身損耗,同時(shí)消除輸入隨機(jī)抖動(dòng)(Rj)確定性抖動(dòng)(Dj)等信號(hào)。
技術(shù)研發(fā)人員:陳志偉;劉長(zhǎng)城
受保護(hù)的技術(shù)使用者:安費(fèi)諾電子裝配(廈門)有限公司
文檔號(hào)碼:201621443016
技術(shù)研發(fā)日:2016.12.27
技術(shù)公布日:2017.07.07