技術(shù)編號(hào):12843487
提示:您尚未登錄,請(qǐng)點(diǎn) 登 陸 后下載,如果您還沒有賬戶請(qǐng)點(diǎn) 注 冊(cè) ,登陸完成后,請(qǐng)刷新本頁(yè)查看技術(shù)詳細(xì)信息。本實(shí)用新型涉及一種優(yōu)化PCIE信號(hào)的互連器。背景技術(shù)在服務(wù)器、存儲(chǔ)器等設(shè)備的高速主板、背板驅(qū)動(dòng)高速圖像運(yùn)算處理器及其他所有使用高速PCIE通信產(chǎn)品中,采用帶PCB的PCIE母頭插槽、高速線纜和PCIE公頭組成的無源線纜實(shí)現(xiàn)長(zhǎng)距離PCIE物理連接,但由于機(jī)箱內(nèi)部物理距離限制、主板內(nèi)存的不斷提升,以及高速圖像運(yùn)算處理器速率的提高,傳統(tǒng)的高速圖像運(yùn)算處理器等設(shè)備直接連接PCIE無法滿足要求,無信號(hào)優(yōu)化的延長(zhǎng)線會(huì)產(chǎn)生信號(hào)失真,線材、線長(zhǎng)、連接器等的損耗對(duì)信號(hào)的影響被無限放大,最終因PCIE信號(hào)衰減無信號(hào)...
注意:該技術(shù)已申請(qǐng)專利,請(qǐng)尊重研發(fā)人員的辛勤研發(fā)付出,在未取得專利權(quán)人授權(quán)前,僅供技術(shù)研究參考不得用于商業(yè)用途。
該專利適合技術(shù)人員進(jìn)行技術(shù)研發(fā)參考以及查看自身技術(shù)是否侵權(quán),增加技術(shù)思路,做技術(shù)知識(shí)儲(chǔ)備,不適合論文引用。