地址轉(zhuǎn)變信號探測電路的制作方法
【專利摘要】本發(fā)明提供一種地址轉(zhuǎn)變信號探測電路,其特征在于,包括一延遲放大電路,所述延遲電路對輸入的地址信號進行延遲反相輸出,同時對輸入的地址信號進行放大輸出。通過使用延遲放大電路,既能對輸入的地址信號進行延遲反相輸出,確保地址轉(zhuǎn)變信號的準(zhǔn)確無誤,又能同時對輸入的地址信號進行放大輸出,避免地址信號的衰減,便于后續(xù)電路的使用。
【專利說明】地址轉(zhuǎn)變信號探測電路
【技術(shù)領(lǐng)域】
[0001]本發(fā)明涉及異步電路系統(tǒng),尤其涉及一種地址信號轉(zhuǎn)變探測電路。
【背景技術(shù)】
[0002]在異步電路系統(tǒng)中特別是SRAM存儲器的操作中,當(dāng)?shù)刂肪€上有變化時意味著要開始一個新的讀或?qū)懙弥芷凇km然SRAM沒有外部時鐘也不需要額外的時序和控制信號,其存儲器的操作由地址總線上的事件或R/W信號來啟動。但這樣則意味著所有電路(如譯碼器和靈敏放大器)都是完全靜態(tài)實現(xiàn)的,因此其中一個輸入信號上的變化(數(shù)據(jù)或地址總線,R/W)都會主次通過后續(xù)的電路層次。所以這樣一個全靜態(tài)的方法無論從面積還是功耗的角度考慮對于較大容量的存儲器都是不可行的。因此還需要產(chǎn)生一個類似的時鐘信號來觸發(fā)內(nèi)部的一些電路做好讀寫的準(zhǔn)備工作。
[0003]地址轉(zhuǎn)變檢測電路ATD就是一種用來檢測地址線上的變化,并產(chǎn)生一個脈沖信號用于內(nèi)部電路,該脈沖信號的寬度是一個重要的參數(shù)。太寬的脈沖會導(dǎo)致地址譯碼已經(jīng)完成了,字線已經(jīng)準(zhǔn)備接通,而位線的預(yù)充電還沒有結(jié)束,這直接導(dǎo)致了讀寫的延遲。太窄的脈沖會導(dǎo)致位線充電不充分,導(dǎo)致讀周期的延遲;在脈沖字線的情況下可能導(dǎo)致讀的失敗。
[0004]因此ATD電路在SRAM以及PROM模塊的結(jié)構(gòu)中起著重要的作用,它是大多數(shù)時序信號的來源并且是整個關(guān)鍵時序路徑的一部分。
[0005]如圖1是現(xiàn)有技術(shù)中常用的一種地址轉(zhuǎn)變探測電路,雖然這種傳統(tǒng)的地址轉(zhuǎn)變檢測電路可以在一頂程度上達到所需,但是在地址轉(zhuǎn)變的探測的過程中使得地址信號變?nèi)?,從而在很大的程度上輸出的地址信號較弱,同時也使得地址信號變?nèi)酰焕诤罄m(xù)電路使用,即使將探測的地址轉(zhuǎn)變信號進行放大,也會對后續(xù)電路造成影響。
【發(fā)明內(nèi)容】
[0006]本發(fā)明要解決的技術(shù)問題是提供一種既能輸出有效地址轉(zhuǎn)變信號、又能對輸出地址信號放大的地址轉(zhuǎn)變信號探測電路。
[0007]為了解決以上技術(shù)問題,本發(fā)明提供一種地址信號轉(zhuǎn)變探測電路,其中,包括一延遲放大電路,所述延遲電路對輸入的地址信號進行延遲反相輸出,同時對輸入的地址信號進行放大輸出。
[0008]優(yōu)選的,所述延遲放大電路包括地址信號延遲器和地址信號放大器。
[0009]優(yōu)選的,所述延遲放大電路還包括啟動電路。
[0010]優(yōu)選的,所述啟動電路包括晶體管Ml、晶體管M2、晶體管M3、晶體管M6和晶體管M8,所述晶體管Ml和晶體管M2組成反相器;
[0011]所述晶體管Ml的門極與所述晶體管M2的門極共同電連接后接電源地,所述晶體管Ml的發(fā)射極接電源,所述晶體管M2的發(fā)射極接電源地,所述所述晶體管Ml的集電極與所述晶體管M2的集電極電連接作為所述反相器的輸出端;
[0012]所述反相器的輸出端分別電連接所述晶體管M6的門極和晶體管M8的門極,所述晶體管M6的發(fā)射極和晶體管M8的發(fā)射極接電源地,所述晶體管M6的集電極和晶體管M8的集電極電連接所述延遲器;
[0013]所述晶體管M3的門極連接電源地,所述晶體管M3的發(fā)射極接電源,所述晶體管M3的集電極電連接所述延遲器。
[0014]優(yōu)選的,所述延遲器包括晶體管M4、晶體管M5和晶體管M7,所述晶體管M4的門極、所述晶體管M5的門極和所述晶體管M7的門極同時電連接作為延遲器的輸入端接收輸入地址信號,所述晶體管M4的集電極、所述晶體管M5的集電極和所述晶體管M7的集電極同時電連接作為延遲器的輸出端,所述晶體管M4的發(fā)射極點連接所述晶體管M3的集電極,所述晶體管M5的發(fā)射極電連接所述晶體管M6的集電極,所述晶體管M7的發(fā)射極電連接所述晶體管M8的集電極。
[0015]優(yōu)選的,所述地址信號放大器包括:
[0016]反相放大器,將弱“O”信號反相放大輸出強“I”信號,或者將弱“I”信號反相放大輸出強“O”信號,用于將延遲后的地址信號反相放大。
[0017]第一反相器,接收延遲放大的地址信號,并輸出與輸入地址信號對應(yīng)的延遲反相地址信號;
[0018]第二反相器,接收第一反相器輸出的反相地址信號,并輸出與輸入地址信號對應(yīng)的延遲同相地址信號。
[0019]優(yōu)選的,所述反相放大器包括晶體管M9、晶體管M10、晶體管Mll和晶體管M12 ;
[0020]所述晶體管M9的發(fā)射極電連接電源,所述晶體管M9的集電極電連接所述延遲器的輸出端,所述晶體管M9的門極、所述晶體管MlO的門極、所述晶體管Mll的集電極以及所述晶體管M12的集電極電連接后作為所述反相放大器的輸出端;
[0021]所述晶體管MlO的發(fā)射極電連接電源地,所述晶體管MlO的集電極電連接所述延遲器的輸出端;
[0022]所述晶體管Mll的發(fā)射極電連接電源,所述晶體管Mll的門極電連接所述延遲器的輸出端;
[0023]所述晶體管M12的發(fā)射極電連接電源地,所述晶體管M12的門極電連接所述延遲器的輸出端。
[0024]優(yōu)選的,所述第一反相器包括晶體管M13和晶體管M14,所述晶體管M13的門極和晶體管M14的門極電連接作為所述第一反相器的輸入端,所述晶體管M13的發(fā)射極接電源,所述晶體管M14的發(fā)射極接電源地,所述晶體管M13的集電極和晶體管M14的集電極電連接后作為第一反相器的輸出端。
[0025]優(yōu)選的,所述第二反相器包括晶體管M15和晶體管M16,所述晶體管M15的門極和晶體管M16的門極電連接作為所述第二反相器的輸入端,所述晶體管M15的發(fā)射極接電源,所述晶體管M16的發(fā)射極接電源地,所述晶體管M15的集電極和晶體管M16的集電極電連接后作為第二反相器的輸出端。
[0026]優(yōu)選的,所述地址信號轉(zhuǎn)變探測電路還包括異或門,所述異或門一端接收輸入地址信號,所述異或門的另一端接收由延遲電路輸出的延遲反相地址信號,并輸出地址轉(zhuǎn)變信號。
[0027]通過使用延遲放大電路,既能對輸入的地址信號進行延遲反相輸出,確保地址轉(zhuǎn)變信號的準(zhǔn)確無誤,又能同時對輸入的地址信號進行放大輸出,避免地址信號的衰減,便于后續(xù)電路的使用。
【專利附圖】
【附圖說明】
[0028]下面結(jié)合附圖和【具體實施方式】對本發(fā)明作進一步的詳細說明:
[0029]圖1是現(xiàn)有的地址轉(zhuǎn)變信號探測電路;
[0030]圖2是本發(fā)明的地址轉(zhuǎn)變信號探測電路實施例的延遲放大電路原理圖;
[0031]圖3是本發(fā)明的地址轉(zhuǎn)變信號探測電路實施例的地址轉(zhuǎn)變原理圖。
【具體實施方式】
[0032]為使本發(fā)明的上述目的、特征和優(yōu)點能夠更加明顯易懂,下面結(jié)合附圖對本發(fā)明的【具體實施方式】做詳細的說明,使本發(fā)明的上述及其它目的、特征和優(yōu)勢將更加清晰。在全部附圖中相同的附圖標(biāo)記指示相同的部分。并未刻意按比例繪制附圖,重點在于示出本發(fā)明的主旨。
[0033]本發(fā)明提供一種地址信號轉(zhuǎn)變探測電路,其中,包括一延遲放大電路,所述延遲電路對輸入的地址信號進行延遲反相放大輸出,同時對輸入的地址信號進行放大輸出。
[0034]如圖2所示,延遲放大電路包括地址信號延遲器、地址信號放大器和啟動電路。啟動電路包括晶體管Ml、晶體管M2、晶體管M3、晶體管M6和晶體管M8。所述延遲器包括晶體管M4、晶體管M5和晶體管M7。
[0035]晶體管Ml的門極與晶體管M2的門極共同電連接后接電源地,晶體管Ml的發(fā)射極接電源,晶體管M2的發(fā)射極接電源地,所述晶體管Ml的集電極與晶體管M2的集電極電連接作為反相器的輸出端;反相器的輸出端分別電連接所述晶體管M6的門極和晶體管M8的門極,晶體管M6的發(fā)射極和晶體管M8的發(fā)射極接電源地,晶體管M6的集電極和晶體管M8的集電極電連接延遲器;晶體管M3的門極連接電源地,晶體管M3的發(fā)射極接電源,晶體管M3的集電極電連接延遲器。
[0036]地址信號放大器包括:
[0037]反相放大器,將弱“O”信號反相放大輸出強“ I ”信號,或者將弱“ I ”信號反相放大輸出強“O”信號,用于將延遲后的地址信號反相放大。
[0038]第一反相器,接收延遲放大的地址信號,并輸出與輸入地址信號對應(yīng)的延遲反相地址信號;
[0039]第二反相器,接收第一反相器輸出的反相地址信號,并輸出與輸入地址信號對應(yīng)的延遲同相地址信號。
[0040]在本實施例中,反相放大器包括晶體管M9、晶體管M10、晶體管Mll和晶體管M12。所述第一反相器包括晶體管M13和晶體管M14。所述第二反相器包括晶體管M15和晶體管M16。
[0041]晶體管M9的發(fā)射極電連接電源,晶體管M9的集電極電連接延遲器的輸出端,晶體管M9的門極、晶體管MlO的門極、晶體管Mll的集電極以及晶體管M12的集電極電連接后作為反相放大器的輸出端;晶體管MlO的發(fā)射極電連接電源地,晶體管MlO的集電極電連接延遲器的輸出端;晶體管Mll的發(fā)射極電連接電源,所述晶體管Mll的門極電連接延遲器的輸出端;晶體管M12的發(fā)射極電連接電源地,晶體管M12的門極電連接延遲器的輸出端,晶體管M13的門極和晶體管M14的門極電連接作為所述第一反相器的輸入端,晶體管M13的發(fā)射極接電源,晶體管M14的發(fā)射極接電源地,晶體管M13的集電極和晶體管M14的集電極電連接后作為第一反相器的輸出端,晶體管M15的門極和晶體管M16的門極電連接作為第二反相器的輸入端,晶體管M15的發(fā)射極接電源,晶體管M16的發(fā)射極接電源地,晶體管M15的集電極和晶體管Ml6的集電極電連接后作為第二反相器的輸出端。
[0042]在本實施例中,晶體管Ml和晶體管M2組成反相器,其將輸入的GND信號反相輸出為聞電平,進而使得晶體管M6和晶體管M8導(dǎo)通。而晶體管M3、晶體管M6和晶體管M8分別控制了晶體管M4、晶體管M5和晶體管M7的導(dǎo)通。即啟動電路的導(dǎo)通使得延遲器開啟。
[0043]而延遲器將輸入的地址信號Address延遲反相后傳輸給反相放大器。反相放大器將延遲器輸出的經(jīng)延遲反相后的地址信號再進行反相放大輸出。此時輸出的地址信號與原地址信號為同相輸出。而第一反相器再將已經(jīng)反相放大器輸出的信號再次進行反相,此時輸出與原輸入地址的反相的地址信號OUT-Address-B。該地址信號OUT-Address-B再經(jīng)第二反相器輸出原輸入地址信號的放大信號。
[0044]如圖3所示,地址信號轉(zhuǎn)變探測電路還包括異或門,所述異或門一端接收輸入地址信號,所述異或門的另一端接收由延遲電路輸出的延遲反相地址信號,并輸出地址轉(zhuǎn)變信號ATD。
[0045]通過使用延遲放大電路,既能對輸入的地址信號進行延遲反相輸出,確保地址轉(zhuǎn)變信號的準(zhǔn)確無誤,又能同時對輸入的地址信號進行放大輸出,避免地址信號的衰減,便于后續(xù)電路的使用。
[0046]在以上的描述中闡述了很多具體細節(jié)以便于充分理解本發(fā)明。但是以上描述僅是本發(fā)明的較佳實施例而已,本發(fā)明能夠以很多不同于在此描述的其它方式來實施,因此本發(fā)明不受上面公開的具體實施的限制。同時任何熟悉本領(lǐng)域技術(shù)人員在不脫離本發(fā)明技術(shù)方案范圍情況下,都可利用上述揭示的方法和技術(shù)內(nèi)容對本發(fā)明技術(shù)方案做出許多可能的變動和修飾,或修改為等同變化的等效實施例。凡是未脫離本發(fā)明技術(shù)方案的內(nèi)容,依據(jù)本發(fā)明的技術(shù)實質(zhì)對以上實施例所做的任何簡單修改、等同變化及修飾,均仍屬于本發(fā)明技術(shù)方案保護的范圍內(nèi)。
【權(quán)利要求】
1.地址轉(zhuǎn)變信號探測電路,其特征在于,包括一延遲放大電路,所述延遲電路對輸入的地址信號進行延遲反相輸出,同時對輸入的地址信號進行放大輸出。
2.根據(jù)權(quán)利要求1所述的地址轉(zhuǎn)變信號探測電路,其特征在于,所述延遲放大電路包括地址信號延遲器和地址信號放大器。
3.根據(jù)權(quán)利要求2所述的地址轉(zhuǎn)變信號探測電路,其特征在于,所述延遲放大電路還包括啟動電路。
4.根據(jù)權(quán)利要求3所述的地址轉(zhuǎn)變信號探測電路,其特征在于,所述啟動電路包括晶體管Ml、晶體管M2、晶體管M3、晶體管M6和晶體管M8,所述晶體管Ml和晶體管M2組成反相器; 所述晶體管Ml的門極與所述晶體管M2的門極共同電連接后接電源地,所述晶體管Ml的發(fā)射極接電源,所述晶體管M2的發(fā)射極接電源地,所述所述晶體管Ml的集電極與所述晶體管M2的集電極電連接作為所述反相器的輸出端; 所述反相器的輸出端分別電連接所述晶體管M6的門極和晶體管M8的門極,所述晶體管M6的發(fā)射極和晶體管M8的發(fā)射極接電源地,所述晶體管M6的集電極和晶體管M8的集電極電連接所述延遲器; 所述晶體管M3的門極連接電源地,所述晶體管M3的發(fā)射極接電源,所述晶體管M3的集電極電連接所述延遲器。
5.根據(jù)權(quán)利要求3所述的地址轉(zhuǎn)變信號探測電路,其特征在于,所述延遲器包括晶體管M4、晶體管M5和晶體管M7,所述晶體管M4的門極、所述晶體管M5的門極和所述晶體管M7的門極同時電連接作為延遲器的輸入端接收輸入地址信號,所述晶體管M4的集電極、所述晶體管M5的集電極和`所述晶體管M7的集電極同時電連接作為延遲器的輸出端,所述晶體管M4的發(fā)射極點連接所述晶體管M3的集電極,所述晶體管M5的發(fā)射極電連接所述晶體管M6的集電極,所述晶體管M7的發(fā)射極電連接所述晶體管M8的集電極。
6.根據(jù)權(quán)利要求3所述的地址轉(zhuǎn)變信號探測電路,其特征在于,所述地址信號放大器包括: 反相放大器,將弱“O”信號反相放大輸出強“ I ”信號,或者將弱“ I ”信號反相放大輸出強“O”信號,用于將延遲后的地址信號反相放大。 第一反相器,接收延遲放大的地址信號,并輸出與輸入地址信號對應(yīng)的延遲反相地址信號; 第二反相器,接收第一反相器輸出的反相地址信號,并輸出與輸入地址信號對應(yīng)的延遲同相地址信號。
7.根據(jù)權(quán)利要求6所述的地址轉(zhuǎn)變信號探測電路,其特征在于,所述反相放大器包括晶體管M9、晶體管M10、晶體管Mll和晶體管M12 ; 所述晶體管M9的發(fā)射極電連接電源,所述晶體管M9的集電極電連接所述延遲器的輸出端,所述晶體管M9的門極、所述晶體管MlO的門極、所述晶體管Mll的集電極以及所述晶體管M12的集電極電連接后作為所述反相放大器的輸出端; 所述晶體管MlO的發(fā)射極電連接電源地,所述晶體管MlO的集電極電連接所述延遲器的輸出端; 所述晶體管Mll的發(fā)射極電連接電源,所述晶體管Mll的門極電連接所述延遲器的輸出端; 所述晶體管M12的發(fā)射極電連接電源地,所述晶體管M12的門極電連接所述延遲器的輸出端。
8.根據(jù)權(quán)利要求6所述的地址轉(zhuǎn)變信號探測電路,其特征在于,所述第一反相器包括晶體管Ml3和晶體管M14,所述晶體管Ml3的門極和晶體管M14的門極電連接作為所述第一反相器的輸入端,所述晶體管M13的發(fā)射極接電源,所述晶體管M14的發(fā)射極接電源地,所述晶體管M13的集電極和晶體管M14的集電極電連接后作為第一反相器的輸出端。
9.根據(jù)權(quán)利要求6所述的地址轉(zhuǎn)變信號探測電路,其特征在于,所述第二反相器包括晶體管M15和晶體管M16,所述晶體管M15的門極和晶體管M16的門極電連接作為所述第二反相器的輸入端,所述晶體管M15的發(fā)射極接電源,所述晶體管M16的發(fā)射極接電源地,所述晶體管M15的集電極和晶體管M16的集電極電連接后作為第二反相器的輸出端。
10.根據(jù)權(quán)利要求1所述的地址轉(zhuǎn)變信號探測電路,其特征在于,所述地址信號轉(zhuǎn)變探測電路還包括異或門,所述異或門一端接收輸入地址信號,所述異或門的另一端接收由延遲放大電路輸出的延遲反相地 址信號,并輸出地址轉(zhuǎn)變信號。
【文檔編號】G11C7/00GK103514934SQ201310482867
【公開日】2014年1月15日 申請日期:2013年10月15日 優(yōu)先權(quán)日:2013年10月15日
【發(fā)明者】劉鑫, 趙發(fā)展, 韓鄭生 申請人:中國科學(xué)院微電子研究所