專利名稱::實現(xiàn)高速存儲器的裝置及其方法
技術領域:
:本發(fā)明涉及能以高速讀取的存儲器,特別是涉及能在多重字符線之間復制數(shù)據(jù)的存儲器。
背景技術:
:存儲器集成電路的改善性能規(guī)格包含減少延遲需求。因此,在最大允許延遲期間的簡短時間期間,如果必須將兩條字符線預充電以讀取儲存于由獨立的字符線來存取的存儲器單元中的數(shù)據(jù)的話,則不可能實時讀取數(shù)據(jù)。因此,存在有讀取儲存于由分離的字符線讀取的存儲器單元的數(shù)據(jù)的需求,而不需要經歷由預充電另一條字符線所蒙受的額外延遲損失。
發(fā)明內容本發(fā)明的各種實施例是針對一種存儲器與存儲器的操作方法。各種型式的數(shù)據(jù)被儲存于連接至一第一字符線與一第二字符線的多個存儲器單元中。當這些存儲器單元的內容譬如以具有短延遲期間需求的叢發(fā)讀取模式被讀取,而不用經歷由等待一條后來的字符線進行預充電所導致的的延遲期間時,數(shù)據(jù)復本是從位于目前預充電的字符線的這些存儲器單元被讀取。關于這兩條字符線,至少三種型式的數(shù)據(jù)被儲存1)復制數(shù)據(jù),其至少被儲存成連接至第一字符線的存儲器單元上的一第一復本以及連接至第二字符線的存儲器單元上的一第二復本;2)其它數(shù)據(jù)(除被復制數(shù)據(jù)以外),其被儲存于連接至第一字符線的存儲器單元上;及3)其它數(shù)據(jù)(除復制數(shù)據(jù)以外),其被儲存于連接至第二字符線的存儲器單元上。于一實施例中,為根據(jù)讀取數(shù)據(jù)的命令,在預充電第一字符線之后,讀取儲存于連接至第一字符線的存儲器單元上的其它數(shù)據(jù)(除復制數(shù)據(jù)以外)。在第二字符線的電壓達到一預充電狀態(tài)之前,從連接至第一字符線的存儲器單元讀取復制數(shù)據(jù)。藉由讀取此種復本而非連接至第二字符線的存儲器單元上的復本,延遲期間并不需要經歷用以預充電第二字符線的額外時間。當讀取此種復制數(shù)據(jù)時,可以完成第二字符線的預充電。在第二字符線的電壓達到預充電狀態(tài)之后,讀取儲存于連接至第二字符線的存儲器單元上的其它數(shù)據(jù)(除復制數(shù)據(jù)以外)。在另一實施例中,依據(jù)在讀取命令中所特別指定的起始地址的位置讀取第一或第二復本的復制數(shù)據(jù)。如果讀取命令指明一起始地址位于儲存于連接至第一字符線的存儲器單元上的一數(shù)據(jù)頁的一結尾附近,則讀取第一復本的復制數(shù)據(jù)(儲存于連接至第一字符線的存儲器單元)。如果讀取命令指明一起始地址的位置比另一起始地址較遠離于數(shù)據(jù)頁的結尾,則讀取儲存于連接至第二字符線的存儲器單元上的第二復本的復制數(shù)據(jù)。圖1為一種具有數(shù)個存儲器陣列的高速存儲器結構的簡圖,這些存儲器陣列包含供復制數(shù)據(jù)用的一區(qū)域。圖2為一種具有一存儲器單元行的存儲器陣列的簡圖,這些存儲器單元具有復制數(shù)據(jù)。圖3顯示當起始存儲器地址并非位于一存儲器頁(MemoryPage)的結尾附近時,用以讀取存儲字符的次序。圖4顯示當起始存儲器地址位于一存儲器頁的結尾附近時,用以讀取存儲字符的次序。圖5為一種具有高速存儲器結構的集成電路的簡圖。附圖符號說明110、260X譯碼器120、122供復制數(shù)據(jù)用的區(qū)域130、132存儲器單元區(qū)域140位線控制器150感測放大控制器161、162、500存儲器陣列200、210、220、502字符線201~204、211~214、221~224存儲字符270、280、290存儲器單元行300~311、401~409位置501列譯碼器503行譯碼器504位線506感測放大器與數(shù)據(jù)輸入構造507數(shù)據(jù)總線508偏壓配置電源電壓509偏壓配置狀態(tài)機器510數(shù)據(jù)輸出線511數(shù)據(jù)輸入線560集成電路570總線具體實施方式圖1為一種具有多重讀取模式(例如一高速叢發(fā)模式)的高速存儲器結構的簡圖。一位線控制器140驅動高速存儲器中的數(shù)條位線。一X譯碼器110驅動高速存儲器中的數(shù)條字符線。一感測放大控制器150包含感測放大器與相關的控制電路以感測儲存的數(shù)據(jù)。圖中顯示兩個存儲器陣列161與162。將這些存儲器單元分割成多重存儲器陣列(例如存儲器陣列161與162)可縮短每一條字符線。每條字符線的整體電容被減少至每條字符線所驅動的更少存儲器單元。與每條字符線相關的較低的電容允許由一字符線驅動器所執(zhí)行的較短的預充電時間,以改變字符線的電壓成為一讀取電壓。其它實施例使用只包含單一陣列中的存儲器單元的結構,其延長了字符線的預充電時間,但是簡化了譬如X譯碼器110的設計。每一個存儲器陣列161與162除了固定的存儲器單元區(qū)域以外,還具有用以儲存復制數(shù)據(jù)的存儲器單元區(qū)域。復制數(shù)據(jù)區(qū)域儲存一數(shù)據(jù)復本,此數(shù)據(jù)復本亦儲存于固定的存儲器單元區(qū)域中。舉例而言,在存儲器陣列161中,供復制數(shù)據(jù)120用的區(qū)域中所儲存的數(shù)據(jù)亦儲存于存儲器單元區(qū)域130中。另外,在存儲器陣列162中,供復制數(shù)據(jù)122用的區(qū)域中所儲存的數(shù)據(jù)亦儲存于存儲器單元區(qū)域132中。圖2為存儲器陣列(例如存儲器陣列161或162)的簡圖。X譯碼器260驅動多重字符線,每一條字符線提供一柵極電壓至多重單元。尤其,X譯碼器260驅動數(shù)條字符線,這些字符線分別提供一柵極電壓至字符線200的存儲器單元、字符線210的存儲器單元以及字符線220的存儲器單元。每列的存儲器單元以多重位的區(qū)塊(例如一個字大小)被存取。字符線200的存儲器單元包含存儲字符201、存儲字符202、存儲字符203及存儲字符204。字符線210的存儲器單元包含存儲字符211、存儲字符212、存儲字符213及存儲字符214。字符線220的存儲器單元包含存儲字符221、存儲字符222、存儲字符223及存儲字符224。由每條字符線所控制的存儲器單元集體儲存一頁的數(shù)據(jù)。每個數(shù)據(jù)頁的開頭儲存于X譯碼器260附近的具有一數(shù)據(jù)頁的開頭的一存儲器單元行280。舉例而言,存儲字符202儲存由字符線200的存儲器單元所儲存的數(shù)據(jù)頁的開頭。存儲字符212儲存由字符線210的存儲器單元所儲存的數(shù)據(jù)頁的開頭。存儲字符222儲存由字符線220的存儲器單元所儲存的數(shù)據(jù)頁的開頭。同樣地,每個數(shù)據(jù)頁的結尾被儲存遠離X譯碼器260的具有一數(shù)據(jù)頁的結尾的一存儲器單元行270。舉例而言,存儲字符204儲存由字符線200的存儲器單元所儲存的數(shù)據(jù)頁的結尾。存儲字符214儲存由字符線210的存儲器單元所儲存的數(shù)據(jù)頁的結尾。存儲字符224儲存由字符線220的存儲器單元所儲存的數(shù)據(jù)頁的結尾。專門用語″開頭″與″結尾″表示當一大區(qū)塊的數(shù)據(jù)如結合其它圖所說明地被讀取時,存儲字符被存取的次序,并取決于將邏輯存儲器地址譯碼成物理的存儲器單元位置的拌碼表(scrambletable)的作用情形。在其它實施例中,每個存儲器頁的開頭與結尾沿著一特定字符線的存儲器單元而位于其它位置。舉例而言,開頭可能位于中間或遠離X譯碼器,而結尾可能位于中間或X譯碼器附近。儲存復制數(shù)據(jù)的存儲器單元位于具有復制數(shù)據(jù)的一存儲器單元行290中。在這些存儲器單元中的復制數(shù)據(jù)是冗余的,這是因為數(shù)據(jù)亦儲存于不同的字符線的別處,例如數(shù)據(jù)頁的開頭被儲存于下一條字符線。舉例而言,存儲字符201所儲存的數(shù)據(jù)復本亦儲存于存儲字符212中,其藉由那些存儲字符所共享的一種背景圖案而以符號顯示。存儲字符211所儲存的數(shù)據(jù)復本亦儲存于存儲字符222中,其藉由那些存儲字符所共享的另一背景圖案而以符號顯示。雖然在每條字符線所存取的每個群組的存儲器單元中,所顯示的儲存復制數(shù)據(jù)的存儲器單元有一個存儲字符長(譬如16位),但是于其它實施例中,可復制其它數(shù)目的位(例如多重字或不到一個字)。在某些實施例中,復制數(shù)據(jù)被程序化如下。當程序化邏輯決定要將數(shù)據(jù)程序化至一字符線的存儲器單元的開頭時,則數(shù)據(jù)亦被程序化至先前字符線的供復制數(shù)據(jù)(例如,在具有復制數(shù)據(jù)的存儲器單元行中)用的區(qū)域。因此,當程序化邏輯決定要將數(shù)據(jù)程序化為字符線210的存儲器單元的存儲字符212時,相同的數(shù)據(jù)被程序化為字符線200的存儲器單元的存儲字符201。同樣地,當程序化邏輯決定要將數(shù)據(jù)程序化為字符線220的存儲器單元的存儲字符222時,相同的數(shù)據(jù)被程序化為字符線210的存儲器單元的存儲字符211。程序化復制數(shù)據(jù)的實際順序于不同實施例中可改變。舉例而言,存儲字符201可能在存儲字符212之前、之后、或與存儲字符212同時被程序化,而存儲字符211可能在存儲字符222之前、之后或與存儲字符222同時被程序化。復制數(shù)據(jù)的位置位于一存儲器頁的開頭的判定,可能發(fā)生在程序化復制數(shù)據(jù)之前、之后或與程序化復制數(shù)據(jù)的同時。圖3與圖4顯示選擇性方案,其中依據(jù)讀取命令的情況讀取相同的數(shù)據(jù)的不同復本。圖3顯示讀取儲存于固定的存儲器單元區(qū)域的復本的方案。圖4顯示讀取儲存于供復制數(shù)據(jù)用的區(qū)域的復本的方案。在圖3與圖4的方案間的差異為于讀取命令中所指明的起始地址的位置。如果起始地址位于一數(shù)據(jù)頁的結尾附近,則遵循圖3的方案。如果起始地址位于更遠離一數(shù)據(jù)頁的結尾,則遵循圖4的方案。雖然圖3顯示在一數(shù)據(jù)頁的開始端的一起始地址,而圖4顯示在一數(shù)據(jù)頁的結尾的一起始地址,但這些都是極端的狀況。其它實施例即使具有更遠離數(shù)據(jù)頁的開始端的一起始地址,亦遵循圖3的方案;和/或其它實施例即使具有更遠離數(shù)據(jù)頁的結尾(并維持在數(shù)據(jù)頁的結尾的″附近″)的一起始地址,亦遵循圖4的方案,這取決于存儲器集成電路的延遲規(guī)格。圖3顯示根據(jù)一命令來讀取存儲字符的次序,藉以從字符線200的存儲器單元、字符線210的存儲器單元及字符線220的存儲器單元讀取數(shù)據(jù)。此命令指明對應于儲存于字符線200的存儲器單元或存儲字符202上的數(shù)據(jù)頁的開頭的一起始地址。因此,所讀取的第一存儲字符為存儲字符202,如位置300所顯示。然后,繼續(xù)從字符線200的存儲器單元的開頭至結尾讀取存儲字符。因此,位置301表示存儲字符203被讀取,位置302表示在結尾之前的其它存儲字符被讀取,而最后位置303表示存儲字符204被讀取。接著,繼續(xù)從存儲器頁的開頭至結尾讀取儲存于字符線210的存儲器單元的數(shù)據(jù)頁。因此,位置304表示存儲字符212(將儲存于存儲字符201的數(shù)據(jù)復本予以儲存)被讀取,位置305表示存儲字符213被讀取,位置306表示在結尾之前的存儲字符被讀取,而最后位置307表示存儲字符214被讀取。同樣地,繼續(xù)從存儲器頁的開頭至結尾讀取儲存于字符線220的存儲器單元的數(shù)據(jù)頁。因此,位置308表示存儲字符222被讀取,位置309表示存儲字符223被讀取,位置310表示在結尾之前的存儲字符被讀取,而最后位置311表示存儲字符224被讀取。圖4顯示根據(jù)另一命令來讀取存儲字符的次序,藉以從字符線200的存儲器單元、字符線210的存儲器單元以及字符線220的存儲器單元讀取數(shù)據(jù)。此命令指明對應于儲存于字符線200的存儲器單元或存儲字符202上的數(shù)據(jù)頁的結尾的一起始地址。因此,所讀取的第一存儲字符為存儲字符204,如位置401所顯示。不像顯示于圖3的方案,存儲字符212并不是下一個被讀取的字。存儲器的延遲規(guī)格可能太過簡短以致于無法酌留供兩條字符線的預充電用的時間。在讀取字符線200的任何一個存儲器單元之前,此第一字符線被預充電至一讀取電壓。然而,在讀取字符線210的任何一個存儲器單元之前,此第二字符線亦必須被預充電至一讀取電壓。因此,為了節(jié)省將預充電此種第二字符線所花費的時間,與其讀取屬于字符線210的存儲器單元的存儲字符212,不如讀取將存儲字符212所儲存的數(shù)據(jù)復本予以儲存的存儲字符201,如位置402所表示。讀取存儲字符201所花費的時間可允許存取字符線210的存儲器單元的字符線的預充電的完成。然后,繼續(xù)朝向字符線210的存儲器單元的結尾讀取存儲字符。因此,位置403表示存儲字符213被讀取,位置404表示在結尾之前的其它存儲字符被讀取,而最后位置405表示存儲字符214被讀取。如在先前方案中,繼續(xù)從存儲器頁的開頭至結尾讀取儲存于字符線220的存儲器單元的數(shù)據(jù)頁。因此,位置406表示存儲字符222被讀取,位置407表示存儲字符223被讀取,位置408表示在結尾之前的存儲字符被讀取,而最后位置409表示存儲字符224被讀取。圖5為依據(jù)一實施例的集成電路的簡化方塊圖。集成電路560包含一存儲器陣列500,其以供復制數(shù)據(jù)用的存儲器單元實施于一個半導體基板上。一列譯碼器501連接至沿著存儲器陣列500的數(shù)列配置的多條字符線502。一行譯碼器503連接至沿著存儲器陣列500的數(shù)行配置的多條位線504。地址是于總線570上提供至行譯碼器503與列譯碼器501。在方塊506中的感測放大器與數(shù)據(jù)輸入構造經由數(shù)據(jù)總線507而連接至行譯碼器503。數(shù)據(jù)是從集成電路560上的輸入/輸出端口或從在集成電路560的內部或外部的其它數(shù)據(jù)源,經由數(shù)據(jù)輸入線511而被提供至方塊506中的數(shù)據(jù)輸入構造。數(shù)據(jù)是從方塊506中的感測放大器經由數(shù)據(jù)輸出線510而被提供至集成電路560上的輸入/輸出端口,或至在集成電路560的內部或外部的其它數(shù)據(jù)目標。一偏壓配置狀態(tài)機器509控制例如供擦除確認與程序化確認電壓用的偏壓配置電源電壓508的施加,以及控制用以將多重被選擇單元予以程序化、擦除并讀取存儲器單元的配置。圖5的集成電路遵循供橫越過多數(shù)個微處理器與例如存儲器芯片的周邊芯片的同步串行數(shù)據(jù)鏈用的串行周邊接口(SPI)標準。SPI-總線為一種四線串行通訊接口。SPI總線為一種相當簡單的同步串行接口,用以使用小數(shù)目的配線連接外部裝置。一種同步時鐘將串行數(shù)據(jù)以數(shù)個位的區(qū)塊(例如8位的區(qū)塊)移進或移出微控制器。SPI總線為一種主接口/從屬接口,此處的主接口驅動串行時鐘。當使用SPI時,同時傳輸與接收數(shù)據(jù),使其成為全雙工協(xié)議。這些信號如下被主接口所驅動的一串行時鐘,從主接口進由主接口出的數(shù)據(jù),以及從主接口出而由從屬接口進的數(shù)據(jù)。一芯片選擇輸入將IC予以致能。命令碼與數(shù)據(jù)數(shù)值連續(xù)地被傳輸、抽入至一移位緩存器中,然后可供平行處理而在內部利用。一般而言,移位緩存器為8位或8位的其它倍數(shù)。如果SPI裝置并未被選擇,則其數(shù)據(jù)輸出變成高阻抗狀態(tài)(hi-Z),能使其不阻礙目前被啟動的裝置。組件的數(shù)據(jù)清單指定被允許的時鐘頻率與正確轉變的型式,以及數(shù)據(jù)應被鎖定的轉變。許多SPI模式指定時鐘的相位與數(shù)據(jù)是否被鎖定于時鐘的上升或下降緣。通常與存儲器讀取操作一起使用的兩種模式為連續(xù)讀取模式與逐頁讀取模式。綜上所述,雖然本發(fā)明已以一較佳實施例披露如上,然其并非用以限定本發(fā)明,本領域的技術人員在不脫離本發(fā)明的精神和范圍的前提下可作各種的更動與潤飾,因此本發(fā)明的保護范圍以本發(fā)明的權利要求為準。權利要求1.一種存儲器單元的集成電路陣列的操作方法,所述存儲器單元從一第一字符線與一第二字符線的至少一接收一柵極電壓,用以讀取1)復制數(shù)據(jù),其至少被儲存成連接至該第一字符線的所述存儲器單元上的一第一復本與連接至該第二字符線的所述存儲器單元上的一第二復本;2)其它數(shù)據(jù),其被儲存于連接至該第一字符線的所述存儲器單元上;以及3)其它數(shù)據(jù),其被儲存于連接至該第二字符線的所述存儲器單元,該操作方法包含以下步驟根據(jù)讀取數(shù)據(jù)的一命令讀取儲存于連接至該第一字符線的所述存儲器單元的該其它數(shù)據(jù);在該第二字符線的電壓達到一預充電狀態(tài)之前,從連接至該第一字符線的所述存儲器單元讀取該第一復本的該復制數(shù)據(jù);以及在該第二字符線的電壓達到該預充電狀態(tài)之后,讀取儲存于連接至該第二字符線的所述存儲器單元的該其它數(shù)據(jù)。2.如權利要求1所述的方法,其中該第一字符線與該第二字符線連接至同一譯碼器。3.如權利要求1所述的方法,其中該第二復本的該復制數(shù)據(jù)儲存于一數(shù)據(jù)頁的一起始端,該數(shù)據(jù)頁儲存于連接至該第二字符線的所述存儲器單元。4.如權利要求1所述的方法,其中該第一復本的該復制數(shù)據(jù)儲存于連接至最接近一譯碼器的該第一字符線的所述存儲器單元中。5.如權利要求1所述的方法,其中該第二復本的該復制數(shù)據(jù)儲存于連接至最接近一譯碼器的該第二字符線的所述存儲器單元中。6.如權利要求1所述的方法,其中根據(jù)于讀取數(shù)據(jù)的該命令,該第二復本的該復制數(shù)據(jù)并未被讀取。7.如權利要求1所述的方法,還包含以下步驟根據(jù)于讀取數(shù)據(jù)的該命令其中,至少部分地在該第一復本的該復制數(shù)據(jù)的該讀取期間,改變該第二字符線的電壓成為該預充電狀態(tài)。8.如權利要求1所述的方法,其中該命令符合一延遲規(guī)格,以供利用叢發(fā)讀取模式來讀取數(shù)據(jù)。9.如權利要求1所述的方法,其中該集成電路陣列符合一串行周邊接口標準。10.如權利要求1所述的方法,其中該復制數(shù)據(jù)具有一個字的數(shù)據(jù)的大小。11.如權利要求1所述的方法,其中讀取數(shù)據(jù)的該命令指明數(shù)據(jù)具有位于一數(shù)據(jù)頁的一結尾的一起始地址,該數(shù)據(jù)頁儲存于連接至該第一字符線的所述存儲器單元上。12.如權利要求1所述的方法,還包含以下步驟根據(jù)于用以程序化該復制數(shù)據(jù)至少成為在連接至該第一字符線的所述存儲器單元上的該第一復本以及在連接至該第二字符線的所述存儲器單元上的該第二復本的一命令決定程序化該復制數(shù)據(jù)導致該復制數(shù)據(jù)的一位置位于儲存于連接至該第二字符線的所述存儲器單元上的一存儲器頁的一起始端;程序化該復制數(shù)據(jù)成為位于連接至該第一字符線的所述存儲器單元上的該第一復本;以及程序化該復制數(shù)據(jù)成為位于儲存于連接至該第二字符線的所述存儲器單元上的該存儲器頁的起始端的該第二復本。13.一種存儲器單元的集成電路陣列的操作方法,所述存儲器單元從一第一字符線與一第二字符線的至少一接收一柵極電壓,用以讀取1)復制數(shù)據(jù),其至少被儲存成連接至該第一字符線的所述存儲器單元上的一第一復本與連接至該第二字符線的所述存儲器單元上的一第二復本;2)其它數(shù)據(jù),其被儲存于連接至該第一字符線的所述存儲器單元上;以及3)其它數(shù)據(jù),其被儲存于連接至該第二字符線的所述存儲器單元上,該操作方法包含以下步驟根據(jù)于用以讀取一第一群組的數(shù)據(jù)的一第一命令,讀取儲存于連接至該第一字符線的所述存儲器單元的該第一復本的該復制數(shù)據(jù),其中該第一群組的數(shù)據(jù)具有位于一數(shù)據(jù)頁的一結尾附近的一第一起始地址,該數(shù)據(jù)頁儲存于連接至該第一字符線的所述存儲器單元上;以及根據(jù)于用以讀取一第二群組的數(shù)據(jù)的一第二命令,讀取儲存于連接至該第二字符線的所述存儲器單元上的該第二復本的該復制數(shù)據(jù),其中該第二群組的數(shù)據(jù)具有位于比該第一起始地址更遠離該數(shù)據(jù)頁的該結尾的一第二起始地址。14.如權利要求13所述的方法,其中讀取該第一復本的該步驟在該第二字符線的電壓達到一預充電狀態(tài)之前發(fā)生。15.如權利要求13所述的方法,其中該第一字符線與該第二字符線連接至同一譯碼器。16.如權利要求13所述的方法,其中該第二復本的該復制數(shù)據(jù)儲存于一數(shù)據(jù)頁的一起始端,該數(shù)據(jù)頁儲存于連接至該第二字符線的所述存儲器單元。17.如權利要求13所述的方法,其中該第一復本的該復制數(shù)據(jù)儲存于連接至最接近一譯碼器的該第一字符線的所述存儲器單元中。18.如權利要求13所述的方法,其中該第二復本的該復制數(shù)據(jù)儲存于連接至最接近一譯碼器的該第二字符線的所述存儲器單元中。19.如權利要求13所述的方法,其中根據(jù)于用以讀取該第一群組的數(shù)據(jù)的該第一命令,該第二復本的該復制數(shù)據(jù)并未被讀取。20.如權利要求13所述的方法,其中根據(jù)于用以讀取該第一群組的數(shù)據(jù)的該第一命令,該第二字符線的一電壓被改變成一預充電狀態(tài);而該第二字符線的該電壓至少部分地在該第一復本的該復制數(shù)據(jù)的讀取期間被改變成該預充電狀態(tài)。21.如權利要求13所述的方法,其中該第一群組的數(shù)據(jù)包含儲存于連接至該第二字符線的所述存儲器單元上的該其它數(shù)據(jù),且該第一命令符合一延遲規(guī)格以供讀取1)復制數(shù)據(jù),其至少被儲存成連接至該第一字符線的所述存儲器單元上的一第一復本與連接至該第二字符線的所述存儲器單元上的一第二復本;2)其它數(shù)據(jù),其被儲存于連接至該第一字符線的所述存儲器單元上;以及3)其它數(shù)據(jù),其被儲存于連接至該第二字符線的所述存儲器單元上。22.如權利要求13所述的方法,其中該集成電路陣列符合一串行周邊接口標準。23.如權利要求13所述的方法,其中該復制數(shù)據(jù)具有一個字的數(shù)據(jù)的大小。24.如權利要求13所述的方法,還包含以下步驟根據(jù)于用以程序化該復制數(shù)據(jù)至少成為在連接至該第一字符線的所述存儲器單元上的該第一復本以及在連接至該第二字符線的所述存儲器單元上的該第二復本的一命令決定程序化該復制數(shù)據(jù)導致該復制數(shù)據(jù)的一位置位于儲存于連接至該第二字符線的所述存儲器單元上的一存儲器頁的一起始端;程序化該復制數(shù)據(jù)成為位于連接至該第一字符線的所述存儲器單元上的該第一復本;以及程序化該復制數(shù)據(jù)成為位于儲存于連接至該第二字符線的所述存儲器單元上的該存儲器頁的起始端該第二復本。25.一種集成電路,包含一存儲器單元陣列,其以多行與多列配置;多條字符線,其連接至所述列的該等存儲器單元,每一條字符線提供一柵極電壓至其中一列的所述存儲器單元,所述字符線包含一第一字符線與一第二字符線,用以提供一電壓至少來讀取1)復制數(shù)據(jù),其至少被儲存成連接至該第一字符線的所述存儲器單元上的一第一復本與連接至該第二字符線的所述存儲器單元上的一第二復本;2)其它數(shù)據(jù),其被儲存于連接至該第一字符線的所述存儲器單元上;以及3)其它數(shù)據(jù),其被儲存于連接至該第二字符線的所述存儲器單元上;以及一控制器電路,其連接至所述字符線,該控制器電路根據(jù)于讀取數(shù)據(jù)的一命令來執(zhí)行讀取儲存于連接至該第一字符線的所述存儲器單元的該其它數(shù)據(jù);在該第二字符線的電壓達到一預充電狀態(tài)之前,從連接至該第一字符線的所述存儲器單元讀取該第一復本的該復制數(shù)據(jù);以及在該第二字符線的電壓達到該預充電狀態(tài)之后,讀取儲存于連接至該第二字符線的所述存儲器單元的該其它數(shù)據(jù)。26.如權利要求25所述的電路,還包含一譯碼器,其連接至該第一字符線與該第二字符線。27.如權利要求25所述的電路,其中該第二復本的該復制數(shù)據(jù)儲存于一數(shù)據(jù)頁的一起始端,該數(shù)據(jù)頁儲存于連接至該第二字符線的所述存儲器單元上。28.如權利要求25所述的電路,還包含連接至至少該第一字符線的一譯碼器,其中該第一復本的該復制數(shù)據(jù)儲存于連接至最接近該譯碼器的該第一字符線的所述存儲器單元中。29.如權利要求25所述的電路,還包含連接至至少該第二字符線的一譯碼器,其中該第二復本的該復制數(shù)據(jù)儲存于連接至最接近該譯碼器的該第二字符線的所述存儲器單元中。30.如權利要求25所述的電路,其中根據(jù)于讀取數(shù)據(jù)的該命令,該第二復本的該復制數(shù)據(jù)并未被讀取。31.如權利要求25所述的電路,其中該控制器電路根據(jù)于讀取數(shù)據(jù)的該命令而更進一步執(zhí)行至少部分地在該第一復本的該復制數(shù)據(jù)的讀取期間,改變該第二字符線的電壓至該預充電狀態(tài)。32.如權利要求25所述的電路,其中該命令符合一延遲規(guī)格,以供利用叢發(fā)讀取模式來讀取數(shù)據(jù)。33.如權利要求25所述的電路,其中該集成電路陣列符合一串行周邊接口標準。34.如權利要求25所述的電路,其中該復制數(shù)據(jù)具有一個字的數(shù)據(jù)的大小。35.如權利要求25所述的電路,其中讀取數(shù)據(jù)的該命令指明數(shù)據(jù)具有位于一數(shù)據(jù)頁的一結尾的一起始地址,該數(shù)據(jù)頁儲存于連接至該第一字符線的所述存儲器單元上。36.如權利要求25所述的電路,其中該控制器電路根據(jù)于用以程序化該復制數(shù)據(jù)至少成為在連接至該第一字符線的所述存儲器單元上的該第一復本以及在連接至該第二字符線的所述存儲器單元上的該第二復本的一命令,更進一步執(zhí)行決定程序化該復制數(shù)據(jù)導致該復制數(shù)據(jù)的一位置位于儲存于連接至該第二字符線的所述存儲器單元上的一存儲器頁的一起始端;程序化該復制數(shù)據(jù)成為位于連接至該第一字符線的所述存儲器單元上的該第一復本;以及程序化該復制數(shù)據(jù)成為位于儲存于連接至該第二字符線的所述存儲器單元上的該存儲器頁的起始端的該第二復本。37.一種集成電路,包含一存儲器單元陣列,其以多行與多列配置;多條字符線,其連接至所述列的該等存儲器單元,每一條字符線提供一柵極電壓至其中一列的所述存儲器單元,所述字符線包含一第一字符線與一第二字符線,用以提供一電壓至少來讀取1)復制數(shù)據(jù),其至少被儲存成連接至該第一字符線的所述存儲器單元上的一第一復本與連接至該第二字符線的所述存儲器單元上的一第二復本;2)其它數(shù)據(jù),其被儲存于連接至該第一字符線的所述存儲器單元上;以及3)其它數(shù)據(jù),其被儲存于連接至該第二字符線的所述存儲器單元上;以及一控制器電路,其連接至所述字符線,該控制器電路執(zhí)行根據(jù)于用以讀取一第一群組的數(shù)據(jù)的一第一命令,讀取儲存于連接至該第一字符線的所述存儲器單元的該第一復本的該復制數(shù)據(jù),其中該第一群組的數(shù)據(jù)具有位于一數(shù)據(jù)頁的一結尾附近的一第一起始地址,該數(shù)據(jù)頁儲存于連接至該第一字符線的所述存儲器單元上;以及根據(jù)于用以讀取一第二群組的數(shù)據(jù)的一第二命令,讀取儲存于連接至該第二字符線的所述存儲器單元上的該第二復本的該復制數(shù)據(jù),其中該第二群組的數(shù)據(jù)具有位于比該第一起始地址更遠離該數(shù)據(jù)頁的該結尾的一第二起始地址。38.如權利要求37所述的電路,其中讀取該第一復本的該步驟在該第二字符線的電壓達到一預充電狀態(tài)之前發(fā)生。39.如權利要求37所述的電路,還包含一譯碼器,其連接至該第一字符線與該第二字符線。40.如權利要求37所述的電路,其中該第二復本的該復制數(shù)據(jù)儲存于一數(shù)據(jù)頁的一起始端,該數(shù)據(jù)頁儲存于連接至該第二字符線的所述存儲器單元。41.如權利要求37所述的電路,還包含連接至至少該第一字符線的一譯碼器,其中該第一復本的該復制數(shù)據(jù)儲存于連接至最接近該譯碼器的該第一字符線的所述存儲器單元中。42.如權利要求37所述的電路,還包含連接至至少該第二字符線的一譯碼器,其中該第二復本的該復制數(shù)據(jù)儲存于連接至最接近該譯碼器的該第二字符線的所述存儲器單元中。43.如權利要求37所述的電路,其中根據(jù)于用以讀取該第一群組的數(shù)據(jù)的該第一命令,該第二復本的該復制數(shù)據(jù)并未被讀取。44.如權利要求37所述的電路,其中根據(jù)于用以讀取該第一群組的數(shù)據(jù)的該第一命令,該第二字符線的一電壓被改變成一預充電狀態(tài);而該第二字符線的該電壓至少部分地在該第一復本的該復制數(shù)據(jù)的讀取期間被改變成該預充電狀態(tài)。45.如權利要求37所述的電路,其中該第一群組的數(shù)據(jù)包含儲存于連接至該第二字符線的所述存儲器單元的該其它數(shù)據(jù),該第一命令符合一延遲規(guī)格以供讀取1)復制數(shù)據(jù),其至少被儲存成連接至該第一字符線的所述存儲器單元上的一第一復本與連接至該第二字符線的所述存儲器單元上的一第二復本;2)其它數(shù)據(jù),其被儲存于連接至該第一字符線的所述存儲器單元上;以及3)其它數(shù)據(jù),其被儲存于連接至該第二字符線的所述存儲器單元上。46.如權利要求37所述的電路,其中該集成電路陣列符合一串行周邊接口標準。47.如權利要求37所述的電路,其中該復制數(shù)據(jù)具有一個字的數(shù)據(jù)的大小。48.如權利要求37所述的電路,其中該控制器電路更進一步執(zhí)行根據(jù)于用以程序化該復制數(shù)據(jù)至少成為在連接至該第一字符線的所述存儲器單元上的該第一復本以及在連接至該第二字符線的所述存儲器單元上的該第二復本的一命令決定程序化該復制數(shù)據(jù)導致該復制數(shù)據(jù)的一位置位于儲存于連接至該第二字符線的所述存儲器單元上的一存儲器頁的一起始端;程序化該復制數(shù)據(jù)成為位于連接至該第一字符線的所述存儲器單元上的該第一復本;以及程序化該復制數(shù)據(jù)成為位于儲存于連接至該第二字符線的所述存儲器單元上的該存儲器頁的起始端的該第二復本。全文摘要各種方法與裝置允許存儲器的高速讀取。部分的數(shù)據(jù)被復制并儲存于其它字符線。藉由讀取儲存于由一條已經被預充電的字符線存取的數(shù)個存儲器單元上的數(shù)據(jù)復本,可符合不用酌留預充電一第二字符線的時間的一延遲規(guī)格。文檔編號G11C8/00GK1866397SQ20051012970公開日2006年11月22日申請日期2005年12月1日優(yōu)先權日2005年5月18日發(fā)明者陳張庭申請人:旺宏電子股份有限公司