控制所述從處理器處于所述使能狀態(tài);
[0167]第十一控制子模塊,用于控制所述電子設(shè)備的所述至少一個(gè)耗電元件處于所述上電狀態(tài)。
[0168]第十二控制子模塊,用于控制所述電子設(shè)備的全部進(jìn)程處于運(yùn)行狀態(tài)。
[0169]上述本申請(qǐng)實(shí)施例中的技術(shù)方案,至少具有如下的技術(shù)效果或優(yōu)點(diǎn):
[0170]一、由于采用了當(dāng)電子設(shè)備從第一狀態(tài)切換到第二狀態(tài)時(shí),將第一存儲(chǔ)單元中存儲(chǔ)的第一數(shù)據(jù),即該電子設(shè)備處于第一狀態(tài)的數(shù)據(jù),保存到所述非易失性存儲(chǔ)單元中,再控制設(shè)置在該電子設(shè)備的內(nèi)存儲(chǔ)器的內(nèi)部的第一存儲(chǔ)單元和非易失性存儲(chǔ)單元均處于斷電狀態(tài),進(jìn)而使該電子設(shè)備處于第二狀態(tài)的技術(shù)手段,因?yàn)榉且资源鎯?chǔ)單元處于斷電狀態(tài)后,仍能保持?jǐn)嚯娭按鎯?chǔ)的第一數(shù)據(jù)不丟失,所以可以對(duì)第一存儲(chǔ)單元和非易失性存儲(chǔ)單元斷電。因此,有效解決了現(xiàn)有技術(shù)中存在的當(dāng)電子設(shè)備處于待機(jī)狀態(tài)時(shí),不能對(duì)第一存儲(chǔ)單元斷電的技術(shù)問題,實(shí)現(xiàn)了當(dāng)電子設(shè)備處于待機(jī)狀態(tài)時(shí),對(duì)第一存儲(chǔ)單元斷電,進(jìn)而減緩了電能消耗的速度,延長(zhǎng)了電子設(shè)備的待機(jī)時(shí)間的技術(shù)效果。
[0171]二、由于采用了在電子設(shè)備從第一狀態(tài)切換到第二狀態(tài)之后,當(dāng)檢測(cè)到用于使電子設(shè)備處于第一狀態(tài)的第一操作時(shí),將非易失性存儲(chǔ)單元中的所述第一數(shù)據(jù)包保存到所述第一存儲(chǔ)單元中,進(jìn)而使電子設(shè)備處于第一狀態(tài),而第一存儲(chǔ)單元以及所述非易失性存儲(chǔ)單元均是所述電子設(shè)備的內(nèi)存儲(chǔ)器,并且非易失性存儲(chǔ)單元的第二讀寫速度大于或等于所述第一存儲(chǔ)單元的第一讀寫速度,所以電子設(shè)備能夠快速?gòu)牡诙顟B(tài)恢復(fù)到第一狀態(tài),提高了電子設(shè)備狀態(tài)切換的效率,減少了用戶等待電子設(shè)備進(jìn)行狀態(tài)切換的時(shí)間。
[0172]三、由于本申請(qǐng)?zhí)峁┝穗娮釉O(shè)備的處理器為主處理器和至少一個(gè)從處理器時(shí),當(dāng)電子設(shè)備從第一狀態(tài)切換到第二狀態(tài)時(shí),先控制該至少一個(gè)從處理器處于非使能狀態(tài)之后,再將第一數(shù)據(jù)保存到非易失性存儲(chǔ)單元,當(dāng)電子設(shè)備恢復(fù)第一狀態(tài)時(shí),現(xiàn)將第一數(shù)據(jù)保存到第一存儲(chǔ)單元,再控制該至少一個(gè)從處理器處于使能狀態(tài)的技術(shù)手段,進(jìn)一步提高了狀態(tài)切換的效率,減少了狀態(tài)切換過程中不必要的電能損耗。
[0173]本領(lǐng)域內(nèi)的技術(shù)人員應(yīng)明白,本發(fā)明的實(shí)施例可提供為方法、系統(tǒng)、或計(jì)算機(jī)程序產(chǎn)品。因此,本發(fā)明可采用完全硬件實(shí)施例、完全軟件實(shí)施例、或結(jié)合軟件和硬件方面的實(shí)施例的形式。而且,本發(fā)明可采用在一個(gè)或多個(gè)其中包含有計(jì)算機(jī)可用程序代碼的計(jì)算機(jī)可用存儲(chǔ)介質(zhì)(包括但不限于磁盤存儲(chǔ)器、CD-ROM、光學(xué)存儲(chǔ)器等)上實(shí)施的計(jì)算機(jī)程序產(chǎn)品的形式。
[0174]本發(fā)明是參照根據(jù)本發(fā)明實(shí)施例的方法、設(shè)備(系統(tǒng))、和計(jì)算機(jī)程序產(chǎn)品的流程圖和/或方框圖來(lái)描述的。應(yīng)理解可由計(jì)算機(jī)程序指令實(shí)現(xiàn)流程圖和/或方框圖中的每一流程和/或方框、以及流程圖和/或方框圖中的流程和/或方框的結(jié)合??商峁┻@些計(jì)算機(jī)程序指令到通用計(jì)算機(jī)、專用計(jì)算機(jī)、嵌入式處理機(jī)或其他可編程數(shù)據(jù)處理設(shè)備的處理器以產(chǎn)生一個(gè)機(jī)器,使得通過計(jì)算機(jī)或其他可編程數(shù)據(jù)處理設(shè)備的處理器執(zhí)行的指令產(chǎn)生用于實(shí)現(xiàn)在流程圖一個(gè)流程或多個(gè)流程和/或方框圖一個(gè)方框或多個(gè)方框中指定的功能的裝置。
[0175]這些計(jì)算機(jī)程序指令也可存儲(chǔ)在能引導(dǎo)計(jì)算機(jī)或其他可編程數(shù)據(jù)處理設(shè)備以特定方式工作的計(jì)算機(jī)可讀存儲(chǔ)器中,使得存儲(chǔ)在該計(jì)算機(jī)可讀存儲(chǔ)器中的指令產(chǎn)生包括指令裝置的制造品,該指令裝置實(shí)現(xiàn)在流程圖一個(gè)流程或多個(gè)流程和/或方框圖一個(gè)方框或多個(gè)方框中指定的功能。
[0176]這些計(jì)算機(jī)程序指令也可裝載到計(jì)算機(jī)或其他可編程數(shù)據(jù)處理設(shè)備上,使得在計(jì)算機(jī)或其他可編程設(shè)備上執(zhí)行一系列操作步驟以產(chǎn)生計(jì)算機(jī)實(shí)現(xiàn)的處理,從而在計(jì)算機(jī)或其他可編程設(shè)備上執(zhí)行的指令提供用于實(shí)現(xiàn)在流程圖一個(gè)流程或多個(gè)流程和/或方框圖一個(gè)方框或多個(gè)方框中指定的功能的步驟。
[0177]具體來(lái)講,本申請(qǐng)實(shí)施例中的一種信息處理方法對(duì)應(yīng)的計(jì)算機(jī)程序指令可以被存儲(chǔ)在光盤,硬盤,U盤等存儲(chǔ)介質(zhì)上,當(dāng)存儲(chǔ)介質(zhì)中的與一種信息處理方法對(duì)應(yīng)的計(jì)算機(jī)程序指令被一電子設(shè)備讀取或被執(zhí)行時(shí),包括如下步驟:
[0178]當(dāng)所述電子設(shè)備從第一狀態(tài)切換到第二狀態(tài)時(shí),將第一存儲(chǔ)單元中存儲(chǔ)的所述電子設(shè)備處于所述第一狀態(tài)的第一數(shù)據(jù)保存到非易失存儲(chǔ)單元中,所述第一存儲(chǔ)單元以及所述非易失性存儲(chǔ)單元均是所述電子設(shè)備的內(nèi)存儲(chǔ)器;
[0179]控制所述第一存儲(chǔ)單元和所述非易失性存儲(chǔ)單元均處于斷電狀態(tài),以使所述電子設(shè)備處于所述第二狀態(tài)。
[0180]可選的,在所述當(dāng)所述電子設(shè)備從第一狀態(tài)切換到第二狀態(tài)時(shí),將所述第一存儲(chǔ)單元中存儲(chǔ)的第一數(shù)據(jù)保存到所述非易失性存儲(chǔ)單元中之前,所述方法還包括:
[0181]在保持待機(jī)進(jìn)程運(yùn)行的同時(shí),控制除所述待機(jī)進(jìn)程之外的進(jìn)程處于暫停狀態(tài);
[0182]控制所述電子設(shè)備的至少一個(gè)耗電元件處于斷電狀態(tài)。
[0183]可選的,在所述電子設(shè)備的所述處理器為所述一個(gè)處理器時(shí),在所述控制所述第一存儲(chǔ)單元和所述非易失性存儲(chǔ)單元均處于斷電狀態(tài),以使所述電子設(shè)備處于所述第二狀態(tài)的同時(shí),所述方法還包括:
[0184]控制所述一個(gè)處理器處于非使能狀態(tài)。
[0185]可選的,在所述電子設(shè)備的處理器包括主處理器和至少一個(gè)從處理器時(shí),在所述當(dāng)所述電子設(shè)備從第一狀態(tài)切換到第二狀態(tài)時(shí),將所述第一存儲(chǔ)單元中存儲(chǔ)的第一數(shù)據(jù)保存到所述非易失性存儲(chǔ)單元中之前,所述方法還包括:
[0186]在保持待機(jī)進(jìn)程運(yùn)行的同時(shí),控制除所述待機(jī)進(jìn)程之外的進(jìn)程處于暫停狀態(tài);
[0187]控制所述電子設(shè)備的至少一個(gè)耗電元件處于所述斷電狀態(tài);
[0188]控制所述至少一個(gè)從處理器處于非使能狀態(tài)。
[0189]可選的,在所述電子設(shè)備的所述處理器包括所述主處理器和所述至少一個(gè)從處理器時(shí),在所述控制所述第一存儲(chǔ)單元和所述非易失性存儲(chǔ)單元均處于斷電狀態(tài),以使所述電子設(shè)備處于所述第二狀態(tài)的同時(shí),所述方法還包括:
[0190]控制所述主處理器處于非使能狀態(tài)。
[0191]可選的,所述當(dāng)所述電子設(shè)備從第一狀態(tài)切換到第二狀態(tài)時(shí),將所述第一存儲(chǔ)單元中存儲(chǔ)的第一數(shù)據(jù)保存到所述非易失性存儲(chǔ)單元中,具體包括:
[0192]將所述第一數(shù)據(jù)封裝成第一數(shù)據(jù)包;
[0193]將所述第一數(shù)據(jù)包保存到所述非易失性存儲(chǔ)單元中。
[0194]可選的,所述非易失性存儲(chǔ)單元的第二讀寫速度大于或等于所述第一存儲(chǔ)單元的第一讀寫速度。
[0195]可選的,在所述控制所述第一存儲(chǔ)單元和所述非易失性存儲(chǔ)單元均處于斷電狀態(tài),以使所述電子設(shè)備處于所述第二狀態(tài)之后,所述方法還包括:
[0196]檢測(cè)獲得用于使所述電子設(shè)備處于所述第一狀態(tài)的第一操作;
[0197]響應(yīng)所述第一操作,控制所述第一存儲(chǔ)單元和所述非易失性存儲(chǔ)單元均處于上電狀態(tài);
[0198]將所述非易失性存儲(chǔ)單元中的所述第一數(shù)據(jù)包保存到所述第一存儲(chǔ)單元中;
[0199]將所述第一數(shù)據(jù)包解封裝,獲得所述第一數(shù)據(jù),進(jìn)而使所述電子設(shè)備處于所述第一狀態(tài)。
[0200]可選的,在所述電子設(shè)備的處理器為一個(gè)處理器時(shí),在所述響應(yīng)所述第一操作,控制所述第一存儲(chǔ)單元和所述非易失性存儲(chǔ)單元均處于上電狀態(tài)的同時(shí),所述方法還包括:[0201 ] 控制所述一個(gè)處理器處于使能狀態(tài)。
[0202]可選的,在所述電子設(shè)備的處理器為所述一個(gè)處理器時(shí),在所述將所述非易失性存儲(chǔ)單元中的所述第一數(shù)據(jù)包保存到所述第一存儲(chǔ)單元中之后,所述方法還包括:
[0203]控制所述電子設(shè)備的所述至少一個(gè)耗電元件處于所述上電狀態(tài);
[0204]控制所述電子設(shè)備的全部進(jìn)程處于運(yùn)行狀態(tài)。
[0205]可選的,在所述電子設(shè)備的處理器包括主處理器和至少一個(gè)從處理器時(shí),在所述響應(yīng)所述第一操作,控制所述第一存儲(chǔ)單元和所述非易失性存儲(chǔ)單元均處于上電狀態(tài)的同時(shí),所述方法還包括:
[0206]控制所述主處理器處于使能狀態(tài)。
[0207]可選的,在所述電子設(shè)備的所述處理器包括所述主處理器和所述至少一個(gè)從處理器時(shí),在所述將所述非易失性存儲(chǔ)單元中的所述第一數(shù)據(jù)包保存到所述第一存儲(chǔ)單元中之后,所述方法還包括:
[0208]控制所述從處理器處于所述使能狀態(tài);
[0209]控制所述電子設(shè)備的所述至少一個(gè)耗電元件處于所述上電狀態(tài);
[0210]控制所述電子設(shè)備的全部進(jìn)程處于運(yùn)行狀態(tài)。
[0211]盡管已描述了本發(fā)明的優(yōu)選實(shí)施例,但本領(lǐng)域內(nèi)的技術(shù)人員一旦得知了基本創(chuàng)造性概念,則可對(duì)這些實(shí)施例作出另外的變更和修改。所以,所附權(quán)利要求意欲解釋為包括優(yōu)選實(shí)施例以及落入本發(fā)明范圍的所有變更和修改。
[0212]顯然,本領(lǐng)域的技術(shù)人員可以對(duì)本發(fā)明進(jìn)行各種改動(dòng)和變型而不脫離本發(fā)明的精神和范圍。這樣,倘若本發(fā)明的這些修改和變型屬于本發(fā)明權(quán)利要求及其等同技術(shù)的范圍之內(nèi),則本發(fā)明也意圖包含這些改動(dòng)和變型在內(nèi)。
【主權(quán)項(xiàng)】