專利名稱:具有數(shù)據(jù)存儲(chǔ)功能的移動(dòng)多媒體設(shè)備的制作方法
技術(shù)領(lǐng)域:
本實(shí)用新型涉及移動(dòng)多媒體設(shè)備的存儲(chǔ)技術(shù),特別涉及用于提高數(shù)據(jù)存取速度的一種具有數(shù)據(jù)存儲(chǔ)功能的移動(dòng)多媒體設(shè)備。
背景技術(shù):
在例如手機(jī)等具有多媒體功能的移動(dòng)多媒體設(shè)備中,數(shù)據(jù)的存儲(chǔ)通常是基于內(nèi)置存儲(chǔ)器或外接存儲(chǔ)器來(lái)實(shí)現(xiàn)的。當(dāng)需要存入數(shù)據(jù)時(shí),移動(dòng)多媒體設(shè)備的主控芯片會(huì)向移動(dòng)多媒體設(shè)備中指定的一個(gè)內(nèi)置存儲(chǔ)器、或指定的一個(gè)外接存儲(chǔ)器順序?qū)懭霐?shù)據(jù);當(dāng)需要取出數(shù)據(jù)時(shí),移動(dòng)多媒體設(shè)備的主控芯片會(huì)從移動(dòng)多媒體設(shè)備中指定的一個(gè)內(nèi)置存儲(chǔ)器、或指定的一個(gè)外接存儲(chǔ)器順序讀出數(shù)據(jù)。然而,受限于半導(dǎo)體工藝的限制,內(nèi)置存儲(chǔ)器和外接存儲(chǔ)器所能夠支持的傳輸速率均遠(yuǎn)遠(yuǎn)低于主控芯片能夠?qū)崿F(xiàn)的最大傳輸速率,從而,主控芯片對(duì)單個(gè)內(nèi)置存儲(chǔ)器或外接存儲(chǔ)器的順序讀寫就成為了移動(dòng)多媒體設(shè)備的數(shù)據(jù)存取性能的瓶頸。
實(shí)用新型內(nèi)容有鑒于此,本實(shí)用新型提供了一種具有數(shù)據(jù)存儲(chǔ)功能的移動(dòng)多媒體設(shè)備。本實(shí)用新型提供的一種具有數(shù)據(jù)存儲(chǔ)功能的移動(dòng)多媒體設(shè)備,該移動(dòng)多媒體設(shè)備包括:主控芯片;存儲(chǔ)陣列;可將主控芯片的數(shù)據(jù)以分包數(shù)據(jù)的形式在存儲(chǔ)陣列并行存取的存儲(chǔ)控制芯片;其中,主控芯片與存儲(chǔ)控制芯片之間連接有用于傳輸數(shù)據(jù)的第一總線,存儲(chǔ)控制芯片與存儲(chǔ)陣列中的每一存儲(chǔ)器之間連接有用于傳輸分包數(shù)據(jù)的第二總線;以及,第一總線的傳輸速率高于第二總線。 可選地,在上述移動(dòng)多媒體設(shè)備中,第一總線為DDR總線,第二總線為SDIO接口總線或USB接口總線??蛇x地,在上述移動(dòng)多媒體設(shè)備中,存儲(chǔ)陣列中的各存儲(chǔ)器為移動(dòng)多媒體設(shè)備的內(nèi)置存儲(chǔ)器??蛇x地,在上述移動(dòng)多媒體設(shè)備中,存儲(chǔ)陣列中的各存儲(chǔ)器為移動(dòng)多媒體設(shè)備的外接存儲(chǔ)器??蛇x地,在上述移動(dòng)多媒體設(shè)備中,存儲(chǔ)陣列中的各存儲(chǔ)器包括移動(dòng)多媒體設(shè)備的內(nèi)置存儲(chǔ)器和外接存儲(chǔ)器??蛇x地,在上述移動(dòng)多媒體設(shè)備中,進(jìn)一步包括備份存儲(chǔ)器,其中,存儲(chǔ)控制芯片與備份存儲(chǔ)器之間連接有用于傳輸數(shù)據(jù)的第三總線,且第一總線的傳輸速率高于第三總線??蛇x地,在上述移動(dòng)多媒體設(shè)備中,第一總線為DDR總線,第二總線為接口 SDIO總線或接口 USB總線,第三總線為SDIO接口總線或USB接口總線??蛇x地,在上述移動(dòng)多媒體設(shè)備中,備份存儲(chǔ)器為移動(dòng)多媒體設(shè)備的內(nèi)置存儲(chǔ)器。可選地,在上述移動(dòng)多媒體設(shè)備中,主控芯片與存儲(chǔ)控制芯片之間進(jìn)一步連接有可使存儲(chǔ)控制芯片受控于主控芯片的控制總線。可選地,在上述移動(dòng)多媒體設(shè)備中,存儲(chǔ)控制芯片內(nèi)集成有:可實(shí)現(xiàn)存儲(chǔ)控制器內(nèi)部的數(shù)據(jù)交換的內(nèi)部總線;可與主控芯片交互數(shù)據(jù)、并實(shí)現(xiàn)數(shù)據(jù)的分解以及分包數(shù)據(jù)的合并的DDR控制器,該DDR控制器與第一總線和內(nèi)部總線相連;可在DDR控制器分解數(shù)據(jù)以及合并分包數(shù)據(jù)實(shí)現(xiàn)臨時(shí)緩存的緩存模組,該緩存模組與DDR控制器相連;可與存儲(chǔ)陣列交互分包數(shù)據(jù)的接口控制器,該接口控制器與第二總線和內(nèi)部總線相連;可與備份存儲(chǔ)器交互數(shù)據(jù)的備份控制器,該備份控制器與第三總線和內(nèi)部總線相連;可依據(jù)主控芯片發(fā)送的指令來(lái)控制DDR控制器和備份控制器的GPIO控制器,該GPIO控制器與控制總線、以及DDR控制器和備份控制器相連。由此可見(jiàn),在本實(shí)用新型提供的移動(dòng)多媒體設(shè)備中,并不是由主控芯片對(duì)單個(gè)內(nèi)置存儲(chǔ)器或外接存儲(chǔ)器實(shí)現(xiàn)順序的讀寫,而是由存儲(chǔ)控制芯片將主控芯片的數(shù)據(jù)以分包數(shù)據(jù)的形式在存儲(chǔ)陣列并行讀寫。 從而,就能夠使移動(dòng)多媒體設(shè)備的數(shù)據(jù)存取性能得到提升。
圖1為本實(shí)用新型中具有數(shù)據(jù)存儲(chǔ)功能的移動(dòng)多媒體設(shè)備的示例性結(jié)構(gòu)示意圖;圖2a和圖2b為本實(shí)用新型中的移動(dòng)多媒體設(shè)備的數(shù)據(jù)存取時(shí)序圖;圖3a至圖3c分別為本實(shí)用新型中具有數(shù)據(jù)存儲(chǔ)功能的移動(dòng)多媒體設(shè)備的三種具體結(jié)構(gòu)示意圖;圖4為本實(shí)用新型中具有數(shù)據(jù)存儲(chǔ)功能的移動(dòng)多媒體設(shè)備所包含的存儲(chǔ)控制器的內(nèi)部框架示意圖。
具體實(shí)施方式
為使本實(shí)用新型的目的、技術(shù)方案及優(yōu)點(diǎn)更加清楚明白,以下參照附圖并舉實(shí)施例,對(duì)本實(shí)用新型進(jìn)一步詳細(xì)說(shuō)明。參見(jiàn)圖1,在本實(shí)施例中,具有數(shù)據(jù)存儲(chǔ)功能的移動(dòng)多媒體設(shè)備包括:主控芯片10 ;存儲(chǔ)陣列20 ;可將主控芯片10的數(shù)據(jù)以分包數(shù)據(jù)的形式在存儲(chǔ)陣列20并行存取的存儲(chǔ)控制芯片30 ;其中,主控芯片10與存儲(chǔ)控制芯片之間連接有用于傳輸數(shù)據(jù)的第一總線40,存儲(chǔ)控制芯片30與存儲(chǔ)陣列20中的每一存儲(chǔ)器200之間連接有用于傳輸分包數(shù)據(jù)的第二總線50 ;[0037]以及,第一總線40的傳輸速率高于第二總線50。其中,主控芯片10的數(shù)據(jù)指存儲(chǔ)或臨時(shí)存儲(chǔ)于該主控芯片10中的各種數(shù)據(jù),例如,讀寫數(shù)據(jù)、完整數(shù)據(jù)等。可見(jiàn),在上述如圖1所示的移動(dòng)多媒體設(shè)備中,并不是由主控芯片10直接對(duì)單個(gè)存儲(chǔ)器實(shí)現(xiàn)順序的讀寫,而是可以由存儲(chǔ)控制芯片30將主控芯片10的數(shù)據(jù)以分包數(shù)據(jù)的形式在存儲(chǔ)陣列20并行讀寫。當(dāng)主控芯片10需要執(zhí)行寫操作時(shí),參見(jiàn)圖2a,首先由主控芯片20通過(guò)第一總線40將數(shù)據(jù)傳輸至存儲(chǔ)控制芯片30,然后由存儲(chǔ)控制芯片30將數(shù)據(jù)分解為η組(η為存儲(chǔ)陣列20中包括的存儲(chǔ)器數(shù)量、且圖2a中以η取4為例)分包數(shù)據(jù),最后再由存儲(chǔ)控制芯片30通過(guò)第二總線50將η組分包數(shù)據(jù)向存儲(chǔ)陣列20并行傳輸;當(dāng)主控芯片10需要執(zhí)行寫操作時(shí),參見(jiàn)圖2b,首先由存儲(chǔ)控制芯片30通過(guò)第二總線50的并行傳輸從存儲(chǔ)陣列20讀出η組(η為存儲(chǔ)陣列20中包括的存儲(chǔ)器數(shù)量、且圖2b中以η取4為例)分包數(shù)據(jù),然后由存儲(chǔ)控制芯片30將η組分包數(shù)據(jù)合并為數(shù)據(jù),最后再存儲(chǔ)控制芯片30通過(guò)第一總線40將數(shù)據(jù)傳輸至主控芯片20。S卩,在圖2a和圖2b示出的讀寫時(shí)序中,讀寫時(shí)長(zhǎng)包括第一總線40傳輸數(shù)據(jù)的時(shí) 間tl、存儲(chǔ)控制芯片30分解數(shù)據(jù)或合并分包數(shù)據(jù)的時(shí)間t2、以及通過(guò)第二總線50并行傳輸η組分包數(shù)據(jù)的時(shí)間t3。因此,通過(guò)圖2a和圖2b示出的存取時(shí)序可見(jiàn),相比于現(xiàn)有技術(shù)由主控芯片對(duì)單個(gè)存儲(chǔ)器順序讀寫的方式,只要tl、t2、t3之和小于η組分包數(shù)據(jù)的串行傳輸時(shí)間(η倍的t3),本實(shí)施例所提供的上述移動(dòng)多媒體設(shè)備的數(shù)據(jù)存取性能就能夠得到提升。請(qǐng)?jiān)賲⒁?jiàn)圖1,上述的移動(dòng)多媒體設(shè)備還可以進(jìn)一步包括備份存儲(chǔ)器60,其中,存儲(chǔ)控制芯片30與備份存儲(chǔ)器60之間連接有用于傳輸數(shù)據(jù)的第三總線70,且第一總線40的傳輸速率高于第三總線70??梢?jiàn),在上述的移動(dòng)多媒體設(shè)備中,存儲(chǔ)控制芯片30還可以將主控芯片10的數(shù)據(jù)備份至備份存儲(chǔ)器60。相應(yīng)地,當(dāng)存儲(chǔ)陣列20中的某個(gè)存儲(chǔ)器200失效、并導(dǎo)致一部分分包數(shù)據(jù)無(wú)法被讀取時(shí),存儲(chǔ)控制芯片30即可利用備份存儲(chǔ)器60中備份的數(shù)據(jù)實(shí)現(xiàn)數(shù)據(jù)恢復(fù)。從而,就能夠在采用分包數(shù)據(jù)存取的情況下確保數(shù)據(jù)存取的可靠性。另外,存儲(chǔ)控制芯片30還可以受控于主控芯片10,S卩,主控芯片10與存儲(chǔ)控制芯片30之間還可以進(jìn)一步連接有控制總線,例如GPIO (General Purpose Input Output,通用輸入輸出)總線。這樣,存儲(chǔ)控制芯片30以分包數(shù)據(jù)形式的并行存取可以由主控芯片10來(lái)觸發(fā),以便于主控芯片10只有在判斷出tl、t2、t3之和小于η組分包數(shù)據(jù)的串行傳輸時(shí)間時(shí),再觸發(fā)存儲(chǔ)控制芯片30以分包數(shù)據(jù)形式的并行存取,而在tl、t2、t3之和小于η組分包數(shù)據(jù)的串行傳輸時(shí)間時(shí),可以由存儲(chǔ)控制芯片30對(duì)存儲(chǔ)陣列20中指定的一個(gè)存儲(chǔ)器按照現(xiàn)有方式低速存取數(shù)據(jù);而且,數(shù)據(jù)是否需要由存儲(chǔ)控制芯片30備份至備份存儲(chǔ)器60、以及是否需要存儲(chǔ)控制芯片30實(shí)現(xiàn)數(shù)據(jù)恢復(fù)等功能也均可以由主控芯片10來(lái)控制。實(shí)際應(yīng)用中,上述的第一總線40可以為DDR (Double Data Rate,雙倍數(shù)據(jù)速率)總線等高速總線, 第二總線50和70均可以為SDIO (Secure Digital Input and Output,安全數(shù)字輸入輸出)接口總線或USB接口總線等低速總線。并且,存儲(chǔ)陣列20中的各存儲(chǔ)器200可以選用移動(dòng)多媒體設(shè)備的內(nèi)置存儲(chǔ)器、和/或移動(dòng)多媒體設(shè)備的外接存儲(chǔ)器,而備份存儲(chǔ)器60則優(yōu)選移動(dòng)多媒體設(shè)備的內(nèi)置存儲(chǔ)器。下面,結(jié)合如圖3a至圖3c所示的具體結(jié)構(gòu)對(duì)上述可選的各種情況進(jìn)行詳細(xì)說(shuō)明。參見(jiàn)圖3a,存儲(chǔ)陣列20由移動(dòng)多媒體設(shè)備的多個(gè)內(nèi)置存儲(chǔ)器200a組成,其中,組成存儲(chǔ)陣列20的內(nèi)置存儲(chǔ)器200a可以包括NAND (Not AND,與非)存儲(chǔ)器、和/或eMMC(Embedded Multi Media Card,植入多媒體卡)存儲(chǔ)器等。相應(yīng)地,可在內(nèi)置的備份存儲(chǔ)器600中備份的數(shù)據(jù)就是各內(nèi)置存儲(chǔ)器200a中的分包數(shù)據(jù)的集合。這種情況下,若有外接存儲(chǔ)器80插入在移動(dòng)多媒體設(shè)備,可以由存儲(chǔ)控制芯片30透?jìng)髦骺匦酒?0對(duì)外接存儲(chǔ)器80的讀寫,以使得外接存儲(chǔ)器80能夠被主控芯片10按照現(xiàn)有方式讀寫。參見(jiàn)圖3b,存儲(chǔ)陣列20由移動(dòng)多媒體設(shè)備的多個(gè)外接存儲(chǔ)器200b組成,其中,組成存儲(chǔ)陣列20的外接存儲(chǔ)器200b可以包括麗C (Multi Media Card,多媒體卡)存儲(chǔ)卡、和/或SD (Secure Digital,安全數(shù)字)存儲(chǔ)卡、和/或TF (TransFlash,轉(zhuǎn)移閃存)卡等。相應(yīng)地,可在內(nèi)置的備份存儲(chǔ)器600中備份的數(shù)據(jù)就是各外接存儲(chǔ)器200b中的分包數(shù)據(jù)的 這種情況下,可以允許內(nèi)置存儲(chǔ)器(圖3b中未示出)能夠被主控芯片10按照現(xiàn)有方式讀寫,甚至可以省去內(nèi)置存儲(chǔ)器。參見(jiàn)圖3c,存儲(chǔ)陣列20包括內(nèi)置部分20a和外置部分20b,其中的內(nèi)置部分20a由移動(dòng)多媒體設(shè)備的至少一個(gè)內(nèi)置存儲(chǔ)器200a組成、外置部分20b由移動(dòng)多媒體設(shè)備的至少一個(gè)外接存儲(chǔ)器200b組成,其中,組成存儲(chǔ)陣列20的內(nèi)置存儲(chǔ)器200a和外接存儲(chǔ)器200b的具體選型如前文所述。相應(yīng)地,可在內(nèi)置的備份存儲(chǔ)器600中備份的數(shù)據(jù)就是各內(nèi)置存儲(chǔ)器200a和外接存儲(chǔ)器200b中的分包數(shù)據(jù)的集合。這種情況下,若不在內(nèi)置的備份存儲(chǔ)器600中備份數(shù)據(jù),并將外接存儲(chǔ)器200b從移動(dòng)多媒體設(shè)備中拔出,則會(huì)導(dǎo)致移動(dòng)多媒體設(shè)備中僅存有數(shù)據(jù)的一部分,此時(shí),只要將拔出的外接存儲(chǔ)器200b妥善保存,就相當(dāng)于對(duì)數(shù)據(jù)實(shí)現(xiàn)類似于加密狗的加密效果。此外,為了支持存儲(chǔ)控制器30的實(shí)現(xiàn),本實(shí)施例還為存儲(chǔ)控制器30提供了一種邏輯框架。請(qǐng)參見(jiàn)圖4,以第一總線40為DDR總線、第二總線50為SDIO接口總線或USB接口總線、以及主控芯片10與存儲(chǔ)控制芯片30之間連接有用作控制總線的GPIO總線為例,存儲(chǔ)控制器30中包括:集成有ECC數(shù)據(jù)校驗(yàn)功能的DDR控制器31、緩存模組32、SD接口控制器33a、USB接口控制器33b、備份控制器34、GPIO控制器35、以及內(nèi)部總線300。內(nèi)部總線300用于存儲(chǔ)控制器30內(nèi)部的數(shù)據(jù)交換;DDR控制器31與第一總線40和內(nèi)部總線300相連,用于通過(guò)第一總線40與主控芯片10交互數(shù)據(jù)、并實(shí)現(xiàn)數(shù)據(jù)的分解以及分包數(shù)據(jù)的合并;緩存模組32與DDR控制器31相連,用于在DDR控制器31分解數(shù)據(jù)以及合并分包數(shù)據(jù)實(shí)現(xiàn)臨時(shí)緩存;SD接口控制器33a、USB接口控制器33b與第二總線50和內(nèi)部總線300相連,用于通過(guò)第二總線50與存儲(chǔ)陣列20交互分包數(shù)據(jù);備份控制器34與第三總線70和內(nèi)部總線300相連,用于通過(guò)第三總線70與備份存儲(chǔ)器60交互數(shù)據(jù);GPIO控制器35與控制總線90、以及DDR控制器31和備份控制器34相連,用于依據(jù)主控芯片10通過(guò)控制總線90發(fā)送的指令來(lái)控制DDR控制器31和備份控制器34。其中,若第二總線50選用其他類型的總線,則SD接口控制器33a和/或USB接口控制器33b也可以調(diào)整為匹配其他類型總線的接口控制器。以上所述僅為本實(shí)用新型的較佳實(shí)施例而已,并不用以限制本實(shí)用新型,凡在本實(shí)用新型的精神和原則之內(nèi),所 做的任何修改、等同替換、改進(jìn)等,均應(yīng)包含在本實(shí)用新型保護(hù)的范圍之內(nèi)。
權(quán)利要求1.一種具有數(shù)據(jù)存儲(chǔ)功能的移動(dòng)多媒體設(shè)備,其特征在于,該移動(dòng)多媒體設(shè)備包括: 主控芯片; 存儲(chǔ)陣列; 可將主控芯片的數(shù)據(jù)以分包數(shù)據(jù)的形式在存儲(chǔ)陣列并行存取的存儲(chǔ)控制芯片; 其中,主控芯片與存儲(chǔ)控制芯片之間連接有用于傳輸數(shù)據(jù)的第一總線,存儲(chǔ)控制芯片與存儲(chǔ)陣列中的每一存儲(chǔ)器之間連接有用于傳輸分包數(shù)據(jù)的第二總線; 以及,第一總線的傳輸速率高于第二總線。
2.根據(jù)權(quán)利要求1所述的移動(dòng)多媒體設(shè)備,其特征在于,第一總線為DDR總線,第二總線為SDIO接口總線或USB接口總線。
3.根據(jù)權(quán)利要求1所述的移動(dòng)多媒體設(shè)備,其特征在于,存儲(chǔ)陣列中的各存儲(chǔ)器為移動(dòng)多媒體設(shè)備的內(nèi)置存儲(chǔ)器。
4.根據(jù)權(quán)利要求1所述的移動(dòng)多媒體設(shè)備,其特征在于,存儲(chǔ)陣列中的各存儲(chǔ)器為移動(dòng)多媒體設(shè)備的外接存儲(chǔ)器。
5.根據(jù)權(quán)利要求1所述的移動(dòng)多媒體設(shè)備,其特征在于,存儲(chǔ)陣列中的各存儲(chǔ)器包括移動(dòng)多媒體設(shè)備的內(nèi)置存儲(chǔ)器和外接存儲(chǔ)器。
6.根據(jù)權(quán)利要求1所述的移動(dòng)多媒體設(shè)備,其特征在于,該移動(dòng)多媒體設(shè)備進(jìn)一步包括備份存儲(chǔ)器,其中,存儲(chǔ)控制芯片與備份存儲(chǔ)器之間連接有用于傳輸數(shù)據(jù)的第三總線,且第一總線的傳輸速率高于 第三總線。
7.根據(jù)權(quán)利要求6所述的移動(dòng)多媒體設(shè)備,其特征在于,第一總線為DDR總線,第二總線為接口 SDIO總線或接口 USB總線,第三總線為SDIO接口總線或USB接口總線。
8.根據(jù)權(quán)利要求6所述的移動(dòng)多媒體設(shè)備,其特征在于,備份存儲(chǔ)器為移動(dòng)多媒體設(shè)備的內(nèi)置存儲(chǔ)器。
9.根據(jù)權(quán)利要求6所述的移動(dòng)多媒體設(shè)備,其特征在于,主控芯片與存儲(chǔ)控制芯片之間進(jìn)一步連接有可使存儲(chǔ)控制芯片受控于主控芯片的控制總線。
10.根據(jù)權(quán)利要求9所述的移動(dòng)多媒體設(shè)備,其特征在于,存儲(chǔ)控制芯片內(nèi)集成有: 可實(shí)現(xiàn)存儲(chǔ)控制器內(nèi)部的數(shù)據(jù)交換的內(nèi)部總線; 可與主控芯片交互數(shù)據(jù)、并實(shí)現(xiàn)數(shù)據(jù)的分解以及分包數(shù)據(jù)的合并的DDR控制器,該DDR控制器與第一總線和內(nèi)部總線相連; 可在DDR控制器分解數(shù)據(jù)以及合并分包數(shù)據(jù)實(shí)現(xiàn)臨時(shí)緩存的緩存模組,該緩存模組與DDR控制器相連; 可與存儲(chǔ)陣列交互分包數(shù)據(jù)的接口控制器,該接口控制器與第二總線和內(nèi)部總線相連; 可與備份存儲(chǔ)器交互數(shù)據(jù)的備份控制器,該備份控制器與第三總線和內(nèi)部總線相連; 可依據(jù)主控芯片發(fā)送的指令來(lái)控制DDR控制器和備份控制器的GPIO控制器,該GPIO控制器與控制總線、以及DDR控制器和備份控制器相連。
專利摘要本實(shí)用新型公開(kāi)了一種具有數(shù)據(jù)存儲(chǔ)功能的移動(dòng)多媒體設(shè)備。在本實(shí)用新型提供的移動(dòng)多媒體設(shè)備包括主控芯片、存儲(chǔ)陣列、以及可將主控芯片的數(shù)據(jù)以分包數(shù)據(jù)的形式在存儲(chǔ)陣列并行存取的存儲(chǔ)控制芯片;其中,主控芯片與存儲(chǔ)控制芯片之間連接有用于傳輸數(shù)據(jù)的第一總線,存儲(chǔ)控制芯片與存儲(chǔ)陣列中的每一存儲(chǔ)器之間連接有用于傳輸分包數(shù)據(jù)的第二總線,以及,第一總線的傳輸速率高于第二總線??梢?jiàn),由于該移動(dòng)多媒體設(shè)備并不是由主控芯片對(duì)單個(gè)內(nèi)置存儲(chǔ)器或外接存儲(chǔ)器實(shí)現(xiàn)順序的讀寫,而是由存儲(chǔ)控制芯片將主控芯片的數(shù)據(jù)以分包數(shù)據(jù)的形式在存儲(chǔ)陣列并行讀寫,因此,該移動(dòng)多媒體設(shè)備的數(shù)據(jù)存取性能得到提升。
文檔編號(hào)G06F13/38GK203133829SQ20132005372
公開(kāi)日2013年8月14日 申請(qǐng)日期2013年1月30日 優(yōu)先權(quán)日2013年1月30日
發(fā)明者張軍輝 申請(qǐng)人:北京三星通信技術(shù)研究有限公司, 三星電子株式會(huì)社