專利名稱:一種電子設(shè)備的制作方法
技術(shù)領(lǐng)域:
一種電子設(shè)備
技術(shù)領(lǐng)域:
本實(shí)用新型涉及電路設(shè)計(jì)領(lǐng)域,特別涉及一種具有死機(jī)復(fù)位功能的電子設(shè)備。背景技術(shù):
現(xiàn)有技術(shù)中的各種智能系統(tǒng),例如藍(lán)牙耳機(jī),平板電腦,智能手機(jī),智能電視,個(gè)人電腦,筆記本電腦,個(gè)人醫(yī)療設(shè)備等,已經(jīng)多采用處理器進(jìn)行控制。目前,廣泛使用的處理器有低功耗 ARM (Advanced RISC Machine,簡稱 ARM)核、Intel CPU (Center ProcessorUnit)、AMD CPU 或 MIPS (Million Instructions PerSecond)系統(tǒng)等,比如,ARM-A8。這些處理器在一些異常狀態(tài)時(shí),可能出現(xiàn)死機(jī)。例如,當(dāng)其電源電壓上出現(xiàn)一個(gè)嚴(yán)重下跳時(shí),或者由于環(huán)境噪聲或溫度等變化時(shí)訪問內(nèi)存出現(xiàn)地址錯(cuò)誤時(shí),或者由于跌落導(dǎo)致某些線路瞬間接觸不良時(shí),處理器都可能發(fā)生死機(jī)。而處理器死機(jī)后,需要通過插拔電池再開機(jī)才能恢復(fù)。而現(xiàn)有藍(lán)牙耳機(jī)、平板電腦等智能設(shè)備,由于體積非常小,其物理結(jié)構(gòu)很緊密精巧,不方便普通用戶拆卸,拆卸過程極易導(dǎo)致物理部件損耗,因此,普通用戶一般無法拆卸電池。雖然發(fā)生死機(jī)的概率很小,但如果發(fā)生,后果很嚴(yán)重。由于電池內(nèi)置,不方便拆卸,這樣系統(tǒng)一直處于死機(jī)狀態(tài),直到電池的電量被完全耗光后,再進(jìn)行充電,這樣才能將死機(jī)狀態(tài)復(fù)位。由于目前都流行低功耗設(shè)計(jì),電池自行放光需時(shí)很久,這樣使得客戶體驗(yàn)非常糟糕。因此,有必要提供一種改進(jìn)的技術(shù)方案來克服上述問題。
實(shí)用新型內(nèi)容本實(shí)用新型的目的在于提供一種電子設(shè)備,其可以通過組合鍵實(shí)現(xiàn)對(duì)系統(tǒng)的死機(jī)復(fù)位控制,不僅節(jié)省了單獨(dú)設(shè)置死機(jī)復(fù)位鍵的成本,而且給客戶帶來更好的用戶體驗(yàn)。為了解決上述問題, 本實(shí)用新型提供一種電子設(shè)備,其包括復(fù)位電路和處理器,所述處理器包括正常工作狀態(tài)和死機(jī)狀態(tài);所述復(fù)位電路包括鍵盤模塊和復(fù)位控制模塊,所述鍵盤模塊包括多個(gè)按鍵,所述處理器響應(yīng)每個(gè)按鍵的按下而執(zhí)行預(yù)定相應(yīng)操作;當(dāng)所述鍵盤模塊中的N個(gè)預(yù)定按鍵被同時(shí)按下時(shí),所述復(fù)位控制模塊輸出死機(jī)復(fù)位信號(hào)給所述處理器,以使所述處理器進(jìn)行復(fù)位并恢復(fù)正常工作狀態(tài),其中,N為大于等于2的自然數(shù)。進(jìn)一步的,所述復(fù)位控制模塊中包括計(jì)時(shí)單元,當(dāng)所述鍵盤模塊中的N個(gè)預(yù)定按鍵被同時(shí)按下時(shí),所述計(jì)時(shí)單元開始計(jì)時(shí),如果計(jì)時(shí)達(dá)到一個(gè)時(shí)間閾值,所述復(fù)位控制模塊才輸出死機(jī)復(fù)位信號(hào),否則,則所述復(fù)位控制模塊輸出非死機(jī)復(fù)位信號(hào)。進(jìn)一步的,所述按鍵模塊中的N個(gè)預(yù)定按鍵中的每個(gè)按鍵和一個(gè)電阻串聯(lián)于電源和地之間;所述復(fù)位控制模塊還包括邏輯運(yùn)算單元和N個(gè)比較單元,每個(gè)比較單元對(duì)應(yīng)所述按鍵模塊中的N個(gè)預(yù)定按鍵中的一個(gè),每個(gè)比較單元將對(duì)應(yīng)的按鍵和與該按鍵連接的電阻之間的節(jié)點(diǎn)電壓與預(yù)定電壓閾值進(jìn)行比較,在對(duì)應(yīng)的按鍵未被按下時(shí)輸出第一比較信號(hào),在對(duì)應(yīng)的按鍵被按下時(shí)輸出第二比較信號(hào);所述邏輯運(yùn)算單元用于對(duì)N個(gè)比較單元輸出的比較信號(hào)進(jìn)行邏輯運(yùn)算,當(dāng)所述N個(gè)比較單元都輸出第二比較信號(hào)時(shí),所述邏輯運(yùn)算單元輸出組合按鍵信號(hào),當(dāng)所述邏輯運(yùn)算單元輸出組合按鍵信號(hào)時(shí),所述計(jì)時(shí)單元開始計(jì)時(shí)。進(jìn)一步的,每個(gè)比較單元的正相輸入端與對(duì)應(yīng)的按鍵和與該按鍵連接的電阻之間的節(jié)點(diǎn)相連,負(fù)相輸入端輸入所述預(yù)定電壓閾值。進(jìn)一步的,所述電子設(shè)備還包括上電復(fù)位電路和第一邏輯運(yùn)算電路,所述上電復(fù)位電路在系統(tǒng)開機(jī)時(shí)輸出上電復(fù)位信號(hào),當(dāng)系統(tǒng)開機(jī)完成時(shí),輸出非上電復(fù)位信號(hào);當(dāng)所述上電復(fù)位電路輸出上電復(fù)位信號(hào)或/和所述復(fù)位控制模塊輸出死機(jī)復(fù)位信號(hào)時(shí),所述第一邏輯運(yùn)算電路都輸出新的復(fù)位信號(hào)給所述處理器的復(fù)位端,以使所述處理器復(fù)位。進(jìn)一步的,每個(gè)比較單元的正相輸入端與對(duì)應(yīng)的按鍵和與該按鍵連接的電阻之間的節(jié)點(diǎn)相連,負(fù)相輸入端輸入所述預(yù)定電壓,所述邏輯運(yùn)算單元為第一與門,所述第一與門包括N個(gè)輸入端,其中每個(gè)輸入端與一個(gè)比較單元的輸出端相連;所述計(jì)時(shí)單元的復(fù)位端與第一與門的輸出端相連,其時(shí) 鐘端輸入時(shí)鐘信號(hào),其輸出端輸出死機(jī)復(fù)位信號(hào);所述第一邏輯運(yùn)算電路為第二與門,所述第一邏輯運(yùn)算電路的一個(gè)輸入端與所述上電復(fù)位電路的復(fù)位信號(hào)輸出端相連,另一個(gè)輸入端與所述復(fù)位控制模塊的死機(jī)復(fù)位信號(hào)輸出端相連,其輸出端與所述處理器的復(fù)位端相連。進(jìn)一步的,所述電子設(shè)備還包括第二邏輯運(yùn)算電路和電源管理電路,所述電源管理電路為所述處理器提供電源,當(dāng)系統(tǒng)產(chǎn)生電源使能信號(hào)或者/和所述復(fù)位控制模塊輸出死機(jī)復(fù)位信號(hào)時(shí),所述第二邏輯運(yùn)算電路輸出新的電源使能信號(hào)給所述電源管理電路,以使所述電源管理電路將提供給所述處理器的電源重啟,以使所述處理器恢復(fù)正常工作狀態(tài)。更進(jìn)一步的,每個(gè)比較單元的正相輸入端與對(duì)應(yīng)的按鍵和與該按鍵連接的電阻之間的節(jié)點(diǎn)相連,負(fù)相輸入端輸入所述預(yù)定電壓,所述邏輯運(yùn)算單元為第一與門,所述第一與門包括N個(gè)輸入端,其中每個(gè)輸入端與一個(gè)比較單元的輸出端相連;所述計(jì)時(shí)單元的復(fù)位端與第一與門的輸出端相連,其時(shí)鐘端輸入時(shí)鐘信號(hào),其輸出端輸出死機(jī)復(fù)位信號(hào);所述第二邏輯運(yùn)算電路為第三與門,所述第二邏輯運(yùn)算電路的一個(gè)輸入端與系統(tǒng)產(chǎn)生的電源使能信號(hào)相連,另一個(gè)輸入端與所述復(fù)位控制模塊的死機(jī)復(fù)位信號(hào)輸出端相連,其輸出端與所述電源管理電路的使能端相連。再進(jìn)一步的,N等于2。再進(jìn)一步的,所述電子設(shè)備是藍(lán)牙耳機(jī)或平板電腦。與現(xiàn)有技術(shù)相比,本實(shí)用新型中的電子設(shè)備包括復(fù)位電路和處理器,當(dāng)所述復(fù)位電路中的N個(gè)預(yù)定按鍵被同時(shí)按下時(shí),所述復(fù)位電路輸出死機(jī)復(fù)位信號(hào)給所述處理器,以使所述處理器進(jìn)行復(fù)位并恢復(fù)正常工作狀態(tài)。這樣,不僅節(jié)省了單獨(dú)設(shè)置死機(jī)復(fù)位鍵的成本,而且給客戶帶來更好的用戶體驗(yàn)。
為了更清楚地說明本實(shí)用新型實(shí)施例的技術(shù)方案,下面將對(duì)實(shí)施例描述中所需要使用的附圖作簡單地介紹,顯而易見地,下面描述中的附圖僅僅是本實(shí)用新型的一些實(shí)施例,對(duì)于本領(lǐng)域普通技術(shù)人員來講,在不付出創(chuàng)造性勞動(dòng)性的前提下,還可以根據(jù)這些附圖獲得其它的附圖。其中:[0018]圖1為本實(shí)用新型的第一個(gè)實(shí)施例中的電子設(shè)備的結(jié)構(gòu)示意圖;圖2為本實(shí)用新型的第二個(gè)實(shí)施例中的電子設(shè)備的結(jié)構(gòu)示意圖;圖3為本實(shí)用新型的第三個(gè)實(shí)施例中的電子設(shè)備的結(jié)構(gòu)示意圖;和圖4為本實(shí)用新型的第四個(gè)實(shí)施例中的電子設(shè)備的結(jié)構(gòu)示意圖。
具體實(shí)施方式為使本實(shí)用新型的上述目的、特征和優(yōu)點(diǎn)能夠更加明顯易懂,
以下結(jié)合附圖和具體實(shí)施方式
對(duì)本實(shí)用新型作進(jìn)一步詳細(xì)的說明。此處所稱的“一個(gè)實(shí)施例”或“實(shí)施例”是指可包含于本實(shí)用新型至少一個(gè)實(shí)現(xiàn)方式中的特定特征、結(jié)構(gòu)或特性。在本說明書中不同地方出現(xiàn)的“在一個(gè)實(shí)施例中”并非均指同一個(gè)實(shí)施例,也不是單獨(dú)的或選擇性的與其他實(shí)施例互相排斥的實(shí)施例。除非特別說明,本文中的連接、相連、相接的表示電性連接的詞均表示直接或間接電性相連。本實(shí)用新型中的電子設(shè)備包括復(fù)位電路和處理器,當(dāng)所述復(fù)位電路中的N個(gè)預(yù)定按鍵被同時(shí)按下時(shí),所述復(fù)位電路輸出死機(jī)復(fù)位信號(hào)給所述處理器,以使所述處理器進(jìn)行復(fù)位并恢復(fù)正常工作狀態(tài)。也就是說,本實(shí)用新型通過組合按鍵實(shí)現(xiàn)對(duì)系統(tǒng)的死機(jī)復(fù)位控制,這樣,不僅節(jié)省了單獨(dú)設(shè)置死機(jī)復(fù)位鍵的成本,而且給客戶帶來更好的用戶體驗(yàn)。請(qǐng)參考圖1所示,其為本實(shí)用新型的第一個(gè)實(shí)施例中的電子設(shè)備的電路結(jié)構(gòu)示意圖。所述電子設(shè)備包括復(fù)位電路Iio和處理器120。所述處理器120包括正常工作狀態(tài)和死機(jī)狀態(tài)。所述復(fù)位電路110包括鍵盤模塊112和復(fù)位控制模塊114。所述鍵盤模塊112包括多個(gè)按鍵,所述處理器120響應(yīng)每個(gè)按鍵的按下而執(zhí)行預(yù)定相應(yīng)操作,當(dāng)所述鍵盤模塊112中的N個(gè)預(yù)定按鍵被同時(shí)按下時(shí),所述復(fù)位控制模塊114輸出死機(jī)復(fù) 位 信號(hào)DeadRST給所述處理器120,以對(duì)所述處理器120進(jìn)行復(fù)位并恢復(fù)正常工作狀態(tài),其中,N為大于等于2的自然數(shù)。需要注意的是,所述鍵盤模塊112包括的多個(gè)按鍵,其中被設(shè)定為用做復(fù)位操作的N個(gè)預(yù)定按鍵通常不是為了進(jìn)行死機(jī)復(fù)位而專門設(shè)計(jì)的,它們都是具有正常功能的按鍵。比如、所述按鍵模塊112包括開/關(guān)機(jī)鍵(也被稱為電源按鍵)、音量增加鍵、音量減小鍵、接聽/掛斷按鍵等常用按鍵,其中,可以設(shè)定開/關(guān)機(jī)鍵和音量增加鍵為預(yù)定按鍵,或者設(shè)定開/關(guān)機(jī)鍵和音量減小鍵為預(yù)定按鍵,也可以設(shè)定開/關(guān)機(jī)鍵、音量增加鍵和接聽/掛斷按鍵為預(yù)定按鍵,也可以設(shè)定開/關(guān)機(jī)鍵、音量增加鍵、音量減小鍵和接聽/掛斷按鍵為預(yù)定按鍵等等。在處理器120處于正常工作狀態(tài)時(shí),所述處理器120可以響應(yīng)所述鍵盤模塊112中的各個(gè)按鍵按下動(dòng)作以執(zhí)行預(yù)定功能操作,比如,開機(jī)、關(guān)機(jī)、音量增加、音量減小、接聽/掛斷電話等。以設(shè)定開/關(guān)機(jī)鍵和音量增加鍵為預(yù)定按鍵為例,在采用所述電子設(shè)備的系統(tǒng)的使用過程中,假如處理器120處于正常工作狀態(tài)時(shí),用戶可以正常使用鍵盤模塊112的各個(gè)按鍵,比如,調(diào)節(jié)音量、接聽/掛斷電話等,假如處理器120出現(xiàn)死機(jī)狀態(tài),用戶可以通過同時(shí)按下所述鍵盤模塊112中的開/關(guān)機(jī)鍵和音量增加鍵,以對(duì)所述處理器120進(jìn)行復(fù)位并恢復(fù)正常工作狀態(tài)。本實(shí)用新型中的組合鍵(即所述鍵盤模塊112中包括的N個(gè)預(yù)定按鍵)設(shè)置的目的或用處之一是為了避免和這些按鍵的正常功能相沖突。在一個(gè)優(yōu)選的實(shí)施例中,圖1所示的電子設(shè)備中的復(fù)位控制模塊114中包括計(jì)時(shí)單元,當(dāng)所述鍵盤模塊112中的N個(gè)預(yù)定按鍵被同時(shí)按下時(shí),所述計(jì)時(shí)單元開始計(jì)時(shí),如果計(jì)時(shí)達(dá)到一個(gè)時(shí)間閾值,所述復(fù)位控制模塊114才輸出死機(jī)復(fù)位信號(hào)DeadRST,否則,則所述復(fù)位控制模塊114輸出非死機(jī)復(fù)位信號(hào)。也就是說,當(dāng)所述鍵盤模塊112中的N個(gè)預(yù)定按鍵被同時(shí)按下,并持續(xù)一段時(shí)間后,才對(duì)所述處理器120進(jìn)行復(fù)位。設(shè)置計(jì)時(shí)單元的目的是為了避免誤操作導(dǎo)致的誤觸發(fā)。一般所述計(jì)時(shí)單元設(shè)置的時(shí)間閾值(即組合鍵持續(xù)按鍵時(shí)間)為0.5S-100S,時(shí)間太長,對(duì)用戶來說使用不太方便。請(qǐng)參考圖2所示,其為本實(shí)用新型的第二個(gè)實(shí)施例中的電子設(shè)備的電路結(jié)構(gòu)示意圖。也可以說,其為圖1所示實(shí)施例的一個(gè)具體電路結(jié)構(gòu)示意圖。在此實(shí)施例中,所述電子設(shè)備包括復(fù)位電路210和處理器220,所述復(fù)位電路210包括鍵盤模塊212和復(fù)位控制模塊214。所述鍵盤模塊212中包括兩個(gè)預(yù)定按鍵(即此例中假設(shè)N=2),分別為第一按鍵Keyl、第二按鍵Key2,所述第一按鍵Keyl和第一電阻Rpll串聯(lián)于電源VH和地之間,所述第二按鍵Key2和第二電阻Rpl2串聯(lián)于電源VH和地之間,所述第一按鍵Keyl和第一電阻Rpll之間的連接節(jié)點(diǎn)為K1,所述第二按鍵Key2和第二電阻Rpl2之間的連接節(jié)點(diǎn)為K2。其中,電源VH可以為電池電壓,或者其它電源電壓,或者充電器電壓和電池電壓中較高的電壓;第一電阻Rpll和第二電阻Rpl2的功能或作用是,當(dāng)?shù)谝话存IKeyl和第二按鍵Key2未被按下時(shí),第一電阻Rpll和第二 Rpl2分別將節(jié)點(diǎn)Kl和K2的電壓放電到地。在本實(shí)施例中,復(fù)位控制模塊214包括第一與門ANDl (即邏輯運(yùn)算單元)、計(jì)時(shí)單元Counter,以及第一比較器Coml和第二比較器Com2 (即兩個(gè)比較單元)。其中,第一比較器Coml對(duì)應(yīng)第一按鍵Keyl,第二比較器Com2對(duì)應(yīng)第二按鍵Key2。第一比較器Coml的正相輸入端與節(jié)點(diǎn)Kl相連,負(fù)相輸入端輸入預(yù)定電壓閾值VT,其用于比較節(jié)點(diǎn)Kl處的電壓和預(yù)定電壓閾值VT,并輸出相應(yīng)的比較信號(hào);第二比較器Com2的正相輸入端與節(jié)點(diǎn)K2相連,負(fù)相輸入端輸入預(yù)定電壓閾值VT,其用于比較節(jié)點(diǎn)K2處的電壓和預(yù)定電壓閾值VT,并輸出相應(yīng)的比較信號(hào)。在本實(shí)施例中,設(shè)計(jì)所述預(yù)定電壓閾值VT小于電源VH的電壓值。當(dāng)?shù)谝话存IKeyl未被按下時(shí),第一比較器Coml輸出的比較信號(hào)KHl為低電平(即第一比較信號(hào));當(dāng)?shù)谝话存IKeyl被按下時(shí),第一比較器Coml輸出的比較信號(hào)KHl為高電平(即第二比較信號(hào))。同理,當(dāng)?shù)诙存IKey2未被按下時(shí),第二比較器Com2輸出的比較信號(hào)KH2為低電平(即第一比較信號(hào));當(dāng)?shù)诙存IKey2被按下時(shí),第二比較器Com2輸出的比較信號(hào)KH2為高電平(即第二比較信號(hào))。所述第一與門ANDl的第一輸入端和第二輸入端分別與第一比較器Coml的輸出端和第二比較器Com2的輸出端連接,其用于對(duì)第一比較器Coml和第二比較器Com2輸出的比較信號(hào)進(jìn)行邏輯運(yùn)算,當(dāng)兩個(gè)比較器輸出的比較信號(hào)都為高電平(即第二比較信號(hào))時(shí),所述第一與門ANDl輸出的信號(hào)KON為高電平(組合按鍵信號(hào));當(dāng)兩個(gè)比較器中任一輸出的比較信號(hào)為低電平時(shí),所述第一與門ANDl輸出的信號(hào)KON為低電平(即非組合按鍵信號(hào))。所述計(jì)時(shí)單元Counter的復(fù)位端RST與所述第一與門ANDl的輸出端相連,其時(shí)鐘端CK輸入時(shí)鐘信號(hào)CLK,輸出端Q與處理器120相連。以下具體介紹所述計(jì)時(shí)單元Counter的工作過程:當(dāng)所述第一與門ANDl輸出的信號(hào)KON為低電平(即非組合按鍵信號(hào))時(shí),所述計(jì)時(shí)單元Counter的輸出端Q輸出的信號(hào)為高電平(S卩非死機(jī)復(fù)位信號(hào));當(dāng)所述第一與門ANDl輸出的信號(hào)KON為高電平(即組合按鍵信號(hào))時(shí),所述計(jì)時(shí)單元Counter開始計(jì)時(shí),當(dāng)計(jì)時(shí)達(dá)到一個(gè)時(shí)間閾值時(shí),其輸出端Q輸出的信號(hào)跳變?yōu)榈碗娖?即死機(jī)復(fù)位信號(hào)DeadRST)。也就是說,當(dāng)所述第一與門ANDl輸出組合按鍵信號(hào)(即第一按鍵Keyl和第二按鍵Key2都被按下)時(shí),所述計(jì)時(shí)單元Counter開始計(jì)時(shí),如果計(jì)時(shí)達(dá)到一個(gè)時(shí)間閾值,所述計(jì)時(shí)單元Counter才輸出死機(jī)復(fù)位信號(hào)DeadRST,以使所述處理器進(jìn)行復(fù)位并恢復(fù)正常工作狀態(tài),否貝1J,則所述計(jì)時(shí)單元Counter輸出非死機(jī)復(fù)位信號(hào)。在另一個(gè)實(shí)施例中,所述第一比較器Coml和所述第二比較器Com2也可以被替換成自帶參考電壓的施密特觸發(fā)器,只要施密特觸發(fā)器的翻轉(zhuǎn)閾值電壓低于電源VH的電壓值即可。所屬領(lǐng)域內(nèi)的普通技術(shù)人員容易想到的是,可以將所述第一比較器Coml的正相輸入端和負(fù)相輸入端的連接節(jié)點(diǎn)互換,即所述第一比較器Coml輸入預(yù)定電壓閾值VT,其負(fù)相輸入端與節(jié)點(diǎn)Kl相連;同理,也可以將所述第二比較器Com2輸入預(yù)定電壓閾值VT,其負(fù)相輸入端與節(jié)點(diǎn)K2相連,此時(shí),第一與門ANDl和計(jì)時(shí)單元Counter也要進(jìn)行相應(yīng)的替換,以實(shí)現(xiàn)當(dāng)?shù)谝话存IKeyl和第二按鍵Key2被同時(shí)按下時(shí),使所述處理器220進(jìn)行復(fù)位并恢復(fù)正常工作狀態(tài);也可以將圖2所示的電子設(shè)備中的鍵盤模塊212中的預(yù)定按鍵增加為3個(gè)、4個(gè)或者更多個(gè),只要該組合按鍵便于用戶操作即可。也就是說,所述按鍵模塊212可以包括N個(gè)預(yù)定按鍵,其中每個(gè)按鍵和一個(gè)電阻串聯(lián)于電源和地之間;所述復(fù)位控制模塊214包括邏輯運(yùn)算單元、計(jì)時(shí)單元和N個(gè)比較單元,每個(gè)比較單元對(duì)應(yīng)所述按鍵模塊212中的N個(gè)預(yù)定按鍵中的一個(gè),每個(gè)比較單元將對(duì)應(yīng)的按鍵和與該按鍵連接的電阻之間的節(jié)點(diǎn)電壓與預(yù)定電壓閾值進(jìn)行比較,在對(duì)應(yīng)的按鍵未被按下時(shí)輸出第一比較信號(hào),在對(duì)應(yīng)的按鍵被按下時(shí)輸出第二比較信號(hào);所述邏輯運(yùn)算單元用于對(duì)N個(gè)比較電路輸出的比較信號(hào)進(jìn)行邏輯運(yùn)算,當(dāng)所述N個(gè)比較電路都輸出第二比較信號(hào)時(shí),所述邏輯運(yùn)算單元輸出組合按鍵信號(hào),當(dāng)所述邏輯運(yùn)算單元輸出組合按鍵信號(hào)時(shí),所述計(jì)時(shí)模塊開始計(jì)時(shí),如果計(jì)時(shí)達(dá)到一個(gè)時(shí)間閾值,所述計(jì)時(shí)單元才輸出死機(jī)復(fù)位信號(hào)DeadRST,以使所述處理器220進(jìn)行復(fù)位并恢復(fù)正常工作狀態(tài),否則,則所述計(jì)時(shí)單元Counter輸出非死機(jī)復(fù)位信號(hào)。請(qǐng)參考圖3所示,其為本實(shí)用新型的第三個(gè)實(shí)施例中的電子設(shè)備的電路結(jié)構(gòu)示意圖。其在具有組合按鍵復(fù)位功能的同時(shí),還具有上電復(fù)位功能。圖3中的電子設(shè)備與圖2中的相同之處在于,該電子設(shè)備都包括有鍵盤模塊312、復(fù)位控制模塊314、處理器320。圖3中的電子設(shè)備與圖2中的區(qū)別在于,前者還包括上電復(fù)位電路330和第二與門AND2 (或稱之為第一邏輯運(yùn)算電路),所述第二與門AND2的一個(gè)輸入端與所述上電復(fù)位電路330的輸出端相連,另一個(gè)輸入端與計(jì)時(shí)單兀Counter的輸出端相連,其輸出端與所述處理器320的復(fù)位端RST相連?,F(xiàn)有技術(shù)中,所述上電復(fù)位電路330的輸出端可以直接與所述處理器320的復(fù)位端RST相連,在系統(tǒng)開機(jī)時(shí)所述上電復(fù)位電路330輸出上電復(fù)位信號(hào)P0R,以對(duì)所述處理器320進(jìn)行上電復(fù)位,當(dāng)系統(tǒng)開機(jī)完成時(shí),其輸出非上電復(fù)位信號(hào),所述處理器320開始正常工作。在本實(shí)施例中,所述上電復(fù)位電路330的一個(gè)輸入端輸入開機(jī)信號(hào)PWR,另一個(gè)輸入端輸入時(shí)鐘信號(hào)CLK,該時(shí)鐘信號(hào)CLK用于計(jì)時(shí)。系統(tǒng)的開機(jī)過程即為系統(tǒng)的各路電源電壓從零啟動(dòng)到正常電壓值的過程。開機(jī)時(shí),系統(tǒng)產(chǎn)生開機(jī)信號(hào)PWR,使所述上電復(fù)位電路130輸出低電平信號(hào)(即上電復(fù)位信號(hào)P0R),當(dāng)各路電源電壓未達(dá)到正常輸出電壓之前,所述上電復(fù)位電路330 —直輸出低電平信號(hào),當(dāng)各路電源電壓達(dá)到正常輸出電壓后,所述上電復(fù)位電路330繼續(xù)輸出低電平信號(hào)一段時(shí)間,例如50mS后,才變?yōu)楦唠娖叫盘?hào)(即非上電復(fù)位信號(hào))。當(dāng)所述上電復(fù)位電路330 —直輸出低電平信號(hào)(即上電復(fù)位信號(hào)POR)時(shí),所述處理器320 (例如,ARM核)會(huì)一直保持被復(fù)位狀態(tài),直到所述上電復(fù)位電路330輸出高電平信號(hào)后,所述處理器320才開始正常工作。請(qǐng)繼續(xù)參考圖3所示,當(dāng)所述計(jì)時(shí)單元Counter輸出低電平信號(hào)(死機(jī)復(fù)位信號(hào)DeadRST)和/或所述上電復(fù)位電路330輸出低電平信號(hào)(上電復(fù)位信號(hào)P0R),所述述第二與門AND2都會(huì)輸出低電平信號(hào)(新的復(fù)位信號(hào)POR-New),使所述處理器320復(fù)位。也就是說,所述第二與門AND2的作用在于,當(dāng)所述上電復(fù)位電路330輸出上電復(fù)位信號(hào)POR或/和所述復(fù)位控制模塊314輸出死機(jī)復(fù)位信號(hào)DeadRST時(shí),所述第二與門AND2 (即第一邏輯運(yùn)算電路)都輸出新的復(fù)位信號(hào)(POR-New)給所述處理器320的復(fù)位端RST,以使所述處理器320復(fù)位。與圖2相似,也可以將圖3所示的電子設(shè)備中的鍵盤模塊312中的預(yù)定按鍵增加為3個(gè)、4個(gè)或者更多個(gè),只要該組合按鍵便于用戶操作即可。請(qǐng)參考圖4所示,其為本實(shí)用新型的第四個(gè)實(shí)施例中的電子設(shè)備的電路結(jié)構(gòu)示意圖。其在具有組合按鍵復(fù)位功能的同時(shí),還具有通過重啟電源進(jìn)行復(fù)位的功能。圖4與圖2的相同之處在于,圖4中的電子設(shè)備也包括鍵盤模塊412、復(fù)位控制模塊414和處理器420。圖4與圖2的區(qū)別在于,前者還包括電源管理電路440和第三與門AND3 (第二邏輯運(yùn)算電路)。所述第三與門AND3的一個(gè)輸入端輸入電源使能信號(hào)PMU_EN,另一個(gè)輸入端與所述計(jì)時(shí)單元Counter的輸出端相連;電源管理電路440的使能端EN與第三與門AND3的輸出端相連,其電源端VO與所述處理器420的電源端VDD相連?,F(xiàn)有技術(shù)中,當(dāng)所述處理器420處于死機(jī)狀態(tài)時(shí),可以將系統(tǒng)產(chǎn)生的電源使能信號(hào)PMU-EN直接輸入所述電源管理電路440的使能端EN,將所述電源管理電路440提供給所述處理器420的電源重新啟動(dòng),以使所述處理器420恢復(fù)正常工作狀態(tài)。其中重啟所述處理器420的電源電壓VDD的過程為,所述電源管理電路440先關(guān)閉所述處理器420的電源電壓VDD,然后控制所述處理器420的電源電壓VDD重新從零啟動(dòng)到正常電壓值。例如,當(dāng)電源使能信號(hào)PMU_EN信號(hào)為低電平時(shí),使所述電源管理電路440提供給所述處理器420的各路電源關(guān)閉,使處理器420處于關(guān)機(jī)狀態(tài);當(dāng)電源使能信號(hào)PMU_EN跳變?yōu)楦唠娖綍r(shí),使所述電源管理電路440提供給所述處理器420各路電源啟動(dòng)輸出正常工作電壓,使處理器420進(jìn)入正常工作狀態(tài)。請(qǐng)繼續(xù)參考圖4所示,當(dāng)所述計(jì)時(shí)單元Counter輸出低電平信號(hào)(死機(jī)復(fù)位信號(hào)DeadRST)和/或系統(tǒng)產(chǎn)生電源使能信號(hào)PMU_EN (在本實(shí)施例中為低電平),所述述第三與門AND3都會(huì)輸出低電平信號(hào)(新的電源使能信號(hào)PMU-EN-New),使所述電源管理電路440提供給所述處理器420的電源重新啟動(dòng)。也就是說,所述第三與門AND3的作用在于,當(dāng)系統(tǒng)產(chǎn)生電源使能信號(hào)PMU_EN或/和所述復(fù)位控制模塊414輸出死機(jī)復(fù)位信號(hào)DeadRST時(shí),所述第三與門AND3 (即第二邏輯運(yùn)算電路)都輸出新的電源使能信號(hào)(PMU-EN-New),使所述電源管理電路440提供給所述處理器420的電源重新啟動(dòng)。與圖2相似,也可以將圖4所示的電子設(shè)備中的鍵盤模塊412中的預(yù)定按鍵增加為3個(gè)、4個(gè)或者更多個(gè),只要該組合按鍵便于用戶操作?,F(xiàn)有藍(lán)牙耳機(jī)、平板電腦等智能設(shè)備,由于體積非常小,其物理結(jié)構(gòu)很緊密精巧,當(dāng)其出現(xiàn)死機(jī)狀態(tài)時(shí),普通用戶不方便通過插拔電池的方式對(duì)其進(jìn)行復(fù)位,因此,可以將本實(shí)用新型中的電子設(shè)備實(shí)現(xiàn)為藍(lán)牙耳機(jī)、平板電腦等智能設(shè)備,這樣這些智能設(shè)備就可以很容易的實(shí)現(xiàn)復(fù)位功能,從而給客戶帶來更好的用戶體驗(yàn)。綜上所述,本實(shí)用新型中的電子設(shè)備包括復(fù)位電路和處理器,當(dāng)所述復(fù)位電路中的N個(gè)預(yù)定按鍵被同時(shí)按下時(shí),所述復(fù)位電路輸出死機(jī)復(fù)位信號(hào)給所述處理器,以使所述處理器進(jìn)行復(fù)位并恢復(fù)正常工作狀態(tài)。也就是說,本實(shí)用新型通過組合按鍵實(shí)現(xiàn)對(duì)系統(tǒng)的死機(jī)復(fù)位控制。此外,本實(shí)用新型中的死機(jī)復(fù)位裝置也支持通過系統(tǒng)開機(jī),對(duì)系統(tǒng)進(jìn)行上電復(fù)位,并且也支持通過系統(tǒng)產(chǎn)生的電源使能信號(hào)重啟所述被復(fù)位電路的電源,以使所述被復(fù)位電路恢復(fù)正常工作狀態(tài)。這樣,不僅節(jié)省了單獨(dú)設(shè)置死機(jī)復(fù)位鍵的成本,而且給客戶帶來更好的用戶體驗(yàn)。在本實(shí)用新型中,“連接”、“相連”、“連”、“接”等表示電性連接的詞語,如無特別說明,則表示直接或間接的電性連接。附圖中的CLK為時(shí)鐘信號(hào),DATA為數(shù)據(jù)信號(hào)。需要指出的是,熟悉該領(lǐng)域的技術(shù)人員對(duì)本實(shí)用新型的具體實(shí)施方式
所做的任何改動(dòng)均不脫離本實(shí)用新型的權(quán)利要求書的范圍。相應(yīng)地,本實(shí)用新型的權(quán)利要求的范圍也并不僅僅局限于前述具體實(shí)施方式
。
權(quán)利要求1.一種電子設(shè)備,其特征在于,其包括復(fù)位電路和處理器, 所述處理器包括正常工作狀態(tài)和死機(jī)狀態(tài); 所述復(fù)位電路包括鍵盤模塊和復(fù)位控制模塊, 所述鍵盤模塊包括多個(gè)按鍵,所述處理器響應(yīng)每個(gè)按鍵的按下而執(zhí)行預(yù)定相應(yīng)操作; 當(dāng)所述鍵盤模塊中的N個(gè)預(yù)定按鍵被同時(shí)按下時(shí),所述復(fù)位控制模塊輸出死機(jī)復(fù)位信號(hào)給所述處理器,以使所述處理器進(jìn)行復(fù)位并恢復(fù)正常工作狀態(tài), 其中,N為大于等于2的自然數(shù)。
2.根據(jù)權(quán)利要求1所述的電子設(shè)備,其特征在于,所述復(fù)位控制模塊中包括計(jì)時(shí)單元,當(dāng)所述鍵盤模塊中的N個(gè)預(yù)定按鍵被同時(shí)按下時(shí),所述計(jì)時(shí)單元開始計(jì)時(shí),如果計(jì)時(shí)達(dá)到一個(gè)時(shí)間閾值,所述復(fù)位控制模塊才輸出死機(jī)復(fù)位信號(hào),否則,則所述復(fù)位控制模塊輸出非死機(jī)復(fù)位信號(hào)。
3.根據(jù)權(quán)利要求2所述的電子設(shè)備,其特征在于,所述按鍵模塊中的N個(gè)預(yù)定按鍵中的每個(gè)按鍵和一個(gè)電阻串聯(lián)于電源和地之間; 所述復(fù)位控制模塊還包括邏輯運(yùn)算單元和N個(gè)比較單元, 每個(gè)比較單元對(duì)應(yīng)所述按鍵模塊中的N個(gè)預(yù)定按鍵中的一個(gè),每個(gè)比較單元將對(duì)應(yīng)的按鍵和與該按鍵連接的電阻之間的節(jié)點(diǎn)電壓與預(yù)定電壓閾值進(jìn)行比較,在對(duì)應(yīng)的按鍵未被按下時(shí)輸出第一比較信號(hào),在對(duì)應(yīng)的按鍵被按下時(shí)輸出第二比較信號(hào); 所述邏輯運(yùn)算單元用于對(duì)N個(gè)比較單元輸出的比較信號(hào)進(jìn)行邏輯運(yùn)算,當(dāng)所述N個(gè)比較單元都輸出第二比較信號(hào)時(shí),所述邏輯運(yùn)算單元輸出組合按鍵信號(hào), 當(dāng)所述邏輯運(yùn)算單元輸出組合按鍵信號(hào)時(shí),所述計(jì)時(shí)單元開始計(jì)時(shí)。
4.根據(jù)權(quán)利要求3所述的電子設(shè)備,其特征在于,每個(gè)比較單元的正相輸入端與對(duì)應(yīng)的按鍵和與該按鍵連接的電阻之間的節(jié)點(diǎn)相連,負(fù)相輸入端輸入所述預(yù)定電壓閾值。
5.根據(jù)權(quán)利要求3所述的電子設(shè)備,其特征在于,所述電子設(shè)備還包括上電復(fù)位電路和第一邏輯運(yùn)算電路, 所述上電復(fù)位電路在系統(tǒng)開機(jī)時(shí)輸出上電復(fù)位信號(hào),當(dāng)系統(tǒng)開機(jī)完成時(shí),輸出非上電復(fù)位信號(hào); 當(dāng)所述上電復(fù)位電路輸出上電復(fù)位信號(hào)或/和所述復(fù)位控制模塊輸出死機(jī)復(fù)位信號(hào)時(shí),所述第一邏輯運(yùn)算電路都輸出新的復(fù)位信號(hào)給所述處理器的復(fù)位端,以使所述處理器復(fù)位。
6.根據(jù)權(quán)利要求5所述的電子設(shè)備,其特征在于,每個(gè)比較單元的正相輸入端與對(duì)應(yīng)的按鍵和與該按鍵連接的電阻之間的節(jié)點(diǎn)相連,負(fù)相輸入端輸入所述預(yù)定電壓, 所述邏輯運(yùn)算單元為第一與門,所述第一與門包括N個(gè)輸入端,其中每個(gè)輸入端與一個(gè)比較單元的輸出端相連; 所述計(jì)時(shí)單元的復(fù)位端與第一與門的輸出端相連,其時(shí)鐘端輸入時(shí)鐘信號(hào),其輸出端輸出死機(jī)復(fù)位信號(hào); 所述第一邏輯運(yùn)算電路為第二與門,所述第一邏輯運(yùn)算電路的一個(gè)輸入端與所述上電復(fù)位電路的復(fù)位信號(hào)輸出端相連,另一個(gè)輸入端與所述復(fù)位控制模塊的死機(jī)復(fù)位信號(hào)輸出端相連,其輸出端與所述處理器的復(fù)位端相連。
7.根據(jù)權(quán)利要求3所述的電 子設(shè)備,其特征在于,所述電子設(shè)備還包括第二邏輯運(yùn)算電路和電源管理電路, 所述電源管理電路為所述處理器提供電源, 當(dāng)系統(tǒng)產(chǎn)生電源使能信號(hào)或者/和所述復(fù)位控制模塊輸出死機(jī)復(fù)位信號(hào)時(shí),所述第二邏輯運(yùn)算電路輸出新的電源使能信號(hào)給所述電源管理電路,以使所述電源管理電路將提供給所述處理器的電源重啟,以使所述處理器恢復(fù)正常工作狀態(tài)。
8.根據(jù)權(quán)利要求7所述的處理器,其特征在于,每個(gè)比較單元的正相輸入端與對(duì)應(yīng)的按鍵和與該按鍵連接的電阻之間的節(jié)點(diǎn)相連,負(fù)相輸入端輸入所述預(yù)定電壓, 所述邏輯運(yùn)算單元為第一與門,所述第一與門包括N個(gè)輸入端,其中每個(gè)輸入端與一個(gè)比較單元的輸出端相連; 所述計(jì)時(shí)單元的復(fù)位端與第一與門的輸出端相連,其時(shí)鐘端輸入時(shí)鐘信號(hào),其輸出端輸出死機(jī)復(fù)位信號(hào); 所述第二邏輯運(yùn)算電路為第三與門,所述第二邏輯運(yùn)算電路的一個(gè)輸入端與系統(tǒng)產(chǎn)生的電源使能信號(hào)相連,另一個(gè)輸入端與所述復(fù)位控制模塊的死機(jī)復(fù)位信號(hào)輸出端相連,其輸出端與所述電源管理電路的使能端相連。
9.根據(jù)權(quán)利要求1-8任一所述的電子設(shè)備,其特征在于,N等于2。
10.根據(jù)權(quán)利要求9所述的電子設(shè)備,其特征在于,所述電子設(shè)備是藍(lán)牙耳機(jī)或平板電腦。
專利摘要本實(shí)用新型提供一種電子設(shè)備,其包括復(fù)位電路和處理器,所述處理器包括正常工作狀態(tài)和死機(jī)狀態(tài);所述復(fù)位電路包括鍵盤模塊和復(fù)位控制模塊,所述鍵盤模塊包括多個(gè)按鍵,所述處理器響應(yīng)每個(gè)按鍵的按下而執(zhí)行預(yù)定相應(yīng)操作;當(dāng)所述鍵盤模塊中的N個(gè)預(yù)定按鍵被同時(shí)按下時(shí),所述復(fù)位控制模塊輸出死機(jī)復(fù)位信號(hào)給所述處理器,以使所述處理器進(jìn)行復(fù)位并恢復(fù)正常工作狀態(tài),其中,N為大于等于2的自然數(shù)。與現(xiàn)有技術(shù)相比,本實(shí)用新型中的電子設(shè)備可以通過組合鍵實(shí)現(xiàn)對(duì)系統(tǒng)的死機(jī)復(fù)位控制,不僅節(jié)省了單獨(dú)設(shè)置死機(jī)復(fù)位鍵的成本,而且給客戶帶來更好的用戶體驗(yàn)。
文檔編號(hào)G06F1/24GK202995614SQ20122071955
公開日2013年6月12日 申請(qǐng)日期2012年12月24日 優(yōu)先權(quán)日2012年12月24日
發(fā)明者王釗 申請(qǐng)人:無錫中星微電子有限公司