專利名稱:一種同步接口的時序調(diào)整方法及裝置的制作方法
技術(shù)領(lǐng)域:
本發(fā)明涉及通信技術(shù)領(lǐng)域,具體涉及一種同步接口的時序調(diào)整方法及裝置。
背景技術(shù):
目前,包括雙倍數(shù)據(jù)速率(Double Data Rate,DDR)接口在內(nèi)的同步接口的速率越來越高,使得同步接口的時序(包括信號相對于時鐘的建立時間和保持時間)越來越小 (通常只有幾百皮秒),不但給測試帶來了難度,而且時序調(diào)整也很困難。以DDR接口為例,為了實現(xiàn)對DDR接口的時序調(diào)整,器件廠家針對DDR控制器設(shè)計了通過軟件搜索時序窗口的功能,在配置時序窗口前,先嘗試各配置的實際運行情況,找到 DDR接口能夠正常讀寫的時序窗口的配置范圍,然后取該配置范圍的中間值作為最終的調(diào)整配置,從而滿足DDR接口的時序要求。上述方法是通過軟件的手段來進行時序調(diào)整的,受制于同步接口、器件類型等因素限制,應(yīng)用的普遍性不強,例如,一些高速的以太網(wǎng)接口就不能適用。另外,上述方法也無法解決器件特性等原因造成的同步接口信號相對于同步接口的參考電壓(Voltage Reference, VREF)上下擺幅不對稱的問題。
發(fā)明內(nèi)容
針對上述缺陷,本發(fā)明實施例提供一種同步接口的時序調(diào)整方法及裝置,能夠?qū)ν浇涌诘臅r序進行調(diào)整,以及使同步接口信號相對于參考電壓的上下擺幅對稱。一種同步接口的時序調(diào)整方法,包括為同步接口加載參考電壓;按照第一比例值上調(diào)所述同步接口當(dāng)前加載的參考電壓,獲得上調(diào)參考電壓;在所述上調(diào)參考電壓下所述同步接口信號相對于時鐘的建立時間增加,保持時間減小;檢測在所述上調(diào)參考電壓下所述同步接口讀寫是否成功,若成功,則按照所述第一比例值下調(diào)所述同步接口當(dāng)前加載的參考電壓,獲得下調(diào)參考電壓;在所述下調(diào)參考電壓下所述同步接口信號相對于時鐘的建立時間減小,保持時間增加;若在所述下調(diào)參考電壓下所述同步接口讀寫成功,則保持所述同步接口當(dāng)前加載的參考電壓;所述第一比例值與保持的所述同步接口當(dāng)前加載的參考電壓的乘積值作為所述信號相對于所述同步接口當(dāng)前加載的參考電壓的上下擺幅。一種同步接口的時序調(diào)整裝置,包括加載單元,用于為同步接口加載參考電壓;上調(diào)單元,用于按照第一比例值上調(diào)所述同步接口當(dāng)前加載的參考電壓,獲得上調(diào)參考電壓;在所述上調(diào)參考電壓下所述同步接口信號相對于時鐘的建立時間增加,保持時間減小;第一檢測單元,用于檢測在所述上調(diào)參考電壓下所述同步接口讀寫是否成功;
下調(diào)單元,用于在所述第一檢測單元的檢測結(jié)果為是時,按照所述第一比例值下調(diào)所述同步接口當(dāng)前加載的參考電壓,獲得下調(diào)參考電壓;在所述下調(diào)參考電壓下所述同步接口信號相對于時鐘的建立時間減小,保持時間增加;第二檢測單元,用于檢測在所述下調(diào)參考電壓下所述同步接口讀寫是否成功;控制單元,用于在所述第二檢測單元的檢測結(jié)果為是時,保持所述同步接口當(dāng)前加載的參考電壓;其中,所述第一比例值與所述控制單元保持的所述同步接口當(dāng)前加載的參考電壓的乘積值作為所述信號相對于所述同步接口當(dāng)前加載的參考電壓的上下擺幅。本發(fā)明實施例中,在上調(diào)參考電壓下同步接口信號相對于時鐘的建立時間增加, 保持時間減小,而在下調(diào)參考電壓下同步接口信號相對于時鐘的建立時間減小,保持時間增加;因此在調(diào)整并確定同步接口當(dāng)前加載的參考電壓后,同步接口信號相對于時鐘的建立時間,保持時間(即同步接口時序)也相應(yīng)地被調(diào)整和確定,從而可以實現(xiàn)對同步接口時序的調(diào)整,達到優(yōu)化同步接口時序的目的。另外,由于第一比例值與保持的同步接口當(dāng)前加載的參考電壓的乘積值作為信號相對于同步接口當(dāng)前加載的參考電壓的上下擺幅,在調(diào)整并確定同步接口當(dāng)前加載的參考電壓后,同步接口信號相對于同步接口當(dāng)前加載的參考電壓的上下擺幅可以實現(xiàn)對稱。本發(fā)明實施例不依賴于同步接口、器件類型、環(huán)境(如溫度) 等因素影響,應(yīng)用的普遍性比較強,而且可以規(guī)避由于器件等原因造成的同步接口信號相對于同步接口的參考電壓上下擺幅不對稱。
為了更清楚地說明本發(fā)明實施例中的技術(shù)方案,下面將對實施例中所需要使用的附圖作簡單地介紹,顯而易見地,下面描述中的附圖僅僅是本發(fā)明的一些實施例,對于本領(lǐng)域普通技術(shù)人員來講,在不付出創(chuàng)造性勞動的前提下,還可以根據(jù)這些附圖獲得其他的附圖。圖1為本發(fā)明實施例提供的一種同步接口的時序調(diào)整方法的流程圖;圖2為本發(fā)明實施例提供的另一種同步接口的時序調(diào)整方法的流程圖;圖3a為本發(fā)明實施例提供的一種正常參考電壓下同步接口的時序圖;圖北為本發(fā)明實施例提供的一種上調(diào)參考電壓下同步接口的時序圖;圖3c為本發(fā)明實施例提供的一種下調(diào)參考電壓下同步接口的時序圖;圖4為本發(fā)明實施例提供的一種同步接口的時序調(diào)整裝置的結(jié)構(gòu)圖;圖5為本發(fā)明實施例提供的另一種同步接口的時序調(diào)整裝置的結(jié)構(gòu)圖。
具體實施例方式下面將結(jié)合本發(fā)明實施例中的附圖,對本發(fā)明實施例中的技術(shù)方案進行清楚、完整地描述,顯然,所描述的實施例僅僅是本發(fā)明一部分實施例,而不是全部的實施例。基于本發(fā)明中的實施例,本領(lǐng)域普通技術(shù)人員在沒有做出創(chuàng)造性勞動前提下所獲得的所有其他實施例,都屬于本發(fā)明保護的范圍。本發(fā)明實施例提供了一種同步接口的時序調(diào)整方法及裝置,用于對同步接口的時序進行調(diào)整,以及使同步接口信號相對于VREF的上下擺幅對稱。以下分別進行詳細說明。
實施例一請參閱圖1,圖1為本發(fā)明實施例提供的一種同步接口的時序調(diào)整方法的流程圖。 其中,該時序調(diào)整方法可以包括步驟101、為同步接口加載參考電壓。本發(fā)明實施例中,同步接口可以是DDR接口、高速的以太網(wǎng)接口 ;也可以是其他能夠同時輸出數(shù)據(jù)和時鐘信號,并且該時鐘信號用于接收端進行同步接收的處理器或控制器的接口,本發(fā)明實施例不作限定。102、按照預(yù)設(shè)的第一比例值上調(diào)同步接口當(dāng)前加載的參考電壓,獲得上調(diào)參考電壓;其中,在上調(diào)參考電壓下同步接口信號相對于時鐘的建立時間增加,保持時間減小。在同步接口中,上調(diào)參考電壓會加大同步接口信號采樣點的距離,使得步接口信號相對于時鐘的建立時間增加,保持時間減小,這是本領(lǐng)域技術(shù)人員公知常識,本發(fā)明實施例不作贅述。其中,步驟102中的同步接口當(dāng)前加載的參考電壓即是步驟101中的為同步接口加載的參考電壓。103、檢測在上調(diào)參考電壓下所述同步接口讀寫是否成功,若成功,則按照第一比例值下調(diào)同步接口當(dāng)前加載的參考電壓,獲得下調(diào)參考電壓;其中,在下調(diào)參考電壓下所述同步接口信號相對于時鐘的建立時間減小,保持時間增加。相應(yīng)地,在同步接口中,下調(diào)參考電壓會減小同步接口信號采樣點的距離,使得同步接口信號相對于時鐘的建立時間減小,保持時間增加,這是本領(lǐng)域技術(shù)人員公知常識,本發(fā)明實施例不作贅述。其中,步驟103中的同步接口當(dāng)前加載的參考電壓即是步驟101中的為同步接口加載的參考電壓。本發(fā)明實施例中,可以在軟件代碼中加入一個檢測功能,在同步接口正常運行前, 可以應(yīng)用該測試功能對同步接口進行讀寫測試,如果在上調(diào)參考電壓下同步接口讀寫測試成功,則表示在上調(diào)參考電壓下同步接口時序滿足要求,同步接口可以正常工作;反之,則表示在上調(diào)參考電壓下同步接口時序不滿足要求,同步接口無法正常工作。104、若在下調(diào)參考電壓下同步接口讀寫成功,則保持同步接口當(dāng)前加載的參考電壓;其中,第一比例值與保持的同步接口當(dāng)前加載的參考電壓的乘積值作為信號相對于同步接口當(dāng)前加載的參考電壓的上下擺幅。本發(fā)明實施例中,如果在下調(diào)參考電壓下同步接口讀寫測試成功,則表示在下調(diào)參考電壓下同步接口時序也滿足要求,同步接口可以正常工作。若在上調(diào)參考電壓、下調(diào)參考電壓下同步接口讀寫測試都成功,那么就可以找到同步接口能正常工作的時序窗口,達到調(diào)整同步接口時序、優(yōu)化同步接口時序的目的。其中,如果在上調(diào)參考電壓、下調(diào)參考電壓下同步接口讀寫測試都成功,則步驟 104中保持的同步接口當(dāng)前加載的參考電壓即是步驟101中的為同步接口加載的參考電壓。本發(fā)明實施例一中,在上調(diào)參考電壓下同步接口信號相對于時鐘的建立時間增加,保持時間減??;而在下調(diào)參考電壓下同步接口信號相對于時鐘的建立時間減小,保持時間增加。因此,在同步接口當(dāng)前加載的參考電壓被調(diào)整并確定后,同步接口信號相對于時鐘的建立時間,保持時間(即同步接口時序)也相應(yīng)被調(diào)整并確定,從而可以實現(xiàn)對同步接口時序的調(diào)整,達到優(yōu)化同步接口時序的目的。另外,由于第一比例值與保持的同步接口當(dāng)前加載的參考電壓的乘積值作為信號相對于同步接口當(dāng)前加載的參考電壓的上下擺幅,在同步接口當(dāng)前加載的參考電壓被調(diào)整并確定后,同步接口信號相對于同步接口當(dāng)前加載的參考電壓的上下擺幅可以實現(xiàn)對稱。本發(fā)明實施例提供的同步接口的時序調(diào)整方法不依賴于同步接口、器件類型、環(huán)境(如溫度)等因素影響,應(yīng)用的普遍性比較強;可以規(guī)避由于器件等原因造成的同步接口信號相對于同步接口的參考電壓上下擺幅不對稱。實施例二 請參閱圖2,圖2為本發(fā)明實施例提供的另一種同步接口的時序調(diào)整方法的流程圖。其中,該時序調(diào)整方法可以包括步驟201、為同步接口加載參考電壓。舉例來說,上述步驟201中,為同步接口加載參考電壓可以采用以下三種方式中的任意一種方式一、將數(shù)字電源控制器輸出的電源電壓加載至同步接口上。本發(fā)明實施例中,可以直接采用數(shù)字電源控制器輸出的電源電壓作為同步接口的參考電壓輸入。這是一種采用數(shù)字控制器和模擬AD/DA轉(zhuǎn)化,并利用Z變換采用模擬比例、 積分、微分(Proportion Integration Differentiation, PID)參數(shù)調(diào)節(jié)輸出的電源芯片, 由于這種芯片支持系統(tǒng)管理總線(SystemManagement Bus,SMBus),可以和單板的處理器連接,因此可以通過軟件靈活控制其輸出的電源電壓,其控制可以實現(xiàn)精度的精確調(diào)整。方式二、將在線可編程電源監(jiān)控和輸出裕量調(diào)整控制器輸出的電源電壓加載至同步接口上。本發(fā)明實施例中,可以將在線可編程電源監(jiān)控和輸出裕量調(diào)整控制器輸出的電源電壓加載至同步接口上。在線可編程電源監(jiān)控和輸出裕量調(diào)整控制器支持SMBus,可以和單板的處理器連接,可以精確輸出電源電壓,其控制可以實現(xiàn)精度的精確調(diào)整。方式三、將電阻矩陣輸出的電源電壓加載至同步接口上。本發(fā)明實施例中,可以將電阻矩陣輸出的電源電壓加載至同步接口上。其中,每個電阻是否在電阻矩陣中打開由邏輯器件進行控制。通過電阻矩陣中上、下拉電阻數(shù)目的不同可以實現(xiàn)輸出多級別的電源電壓,但此種方式的電壓調(diào)整精度稍差。202、按照3%上調(diào)同步接口當(dāng)前加載的參考電壓,獲得上調(diào)參考電壓;其中,在上調(diào)參考電壓下同步接口信號相對于時鐘的建立時間增加,保持時間減小。其中,步驟202中按照3%上調(diào)同步接口當(dāng)前加載的參考電壓,即是按照3%上調(diào)步驟201中的為同步接口加載的參考電壓。本實施例二中,3%表示第一比例值,其中,第一比例值還可以是其他數(shù)值,本發(fā)明實施例不作限定。請一并參閱圖3a和圖3b,圖3a和圖北分別為同步接口在正常參考電壓、上調(diào)參考電壓下的時序圖。從圖3a和圖北對比可以看出,其中,在上調(diào)參考電壓下同步接口信號 (Data)相對于時鐘的建立時間增力卩,保持時間減小。其中,3a和圖北中,橫坐標(biāo)表示時間Time ;縱坐標(biāo)表示同步接口加載的參考電壓;tVB表示同步接口信號相對于時鐘的建立時間,tVA表示同步接口信號相對于時鐘的保持時間。203、檢測在上調(diào)參考電壓下同步接口讀寫是否成功,若否,則執(zhí)行步驟204;若是,則執(zhí)行步驟206。204、檢測是否已按照上調(diào)過同步接口加載的參考電壓,如果否,則執(zhí)行步驟 205 ;如果是,則時序調(diào)整失敗。其中,步驟204中是否已按照上調(diào)過同步接口加載的參考電壓是指是否按照上調(diào)過步驟201中的為同步接口加載的參考電壓。本實施例二中,表示第二比例值,其中,第二比例值還可以是其他數(shù)值,只要第二比例值小于第一比例值即可,本發(fā)明實施例不作限定。205、按照下調(diào)同步接口加載的參考電壓,并重新執(zhí)行步驟202。其中,步驟205按照下調(diào)同步接口加載的參考電壓即是按照下調(diào)步驟201 中的為同步接口加載的參考電壓。其中,如果檢測在上調(diào)參考電壓下同步接口讀寫失敗,則說明該上調(diào)參考電壓已經(jīng)超出了同步接口正常工作的范圍,如果沒有按照上調(diào)過同步接口加載的參考電壓,則可以采用來下調(diào)同步接口加載的參考電壓,實現(xiàn)對步驟201中的為同步接口加載的參考電壓的調(diào)整,并再次執(zhí)行步驟202。206、按照3%下調(diào)同步接口加載的參考電壓,獲得下調(diào)參考電壓;其中,在下調(diào)參考電壓下同步接口信號相對于時鐘的建立時間減小,保持時間增加。其中,如果步驟203檢測出在上調(diào)參考電壓下同步接口讀寫成功,則步驟206中的同步接口加載的參考電壓即是步驟201中為同步接口加載的參考電壓。如果步驟203檢測出在上調(diào)參考電壓下同步接口讀寫失敗,并且還沒有按照上調(diào)過同步接口加載的參考電,則步驟201中為同步接口加載的參考電壓將按照下調(diào),而步驟206中的同步接口加載的參考電壓即是步驟201中為同步接口加載的參考電壓按照下調(diào)后的參考電壓。請一并參閱圖3a和圖3c,圖3a和圖3c分別為同步接口在正常參考電壓、下調(diào)參考電壓下的時序圖。從圖3a和圖3c對比可以看出,其中,在下調(diào)參考電壓下同步接口信號 (Data)相對于時鐘的建立時間減小,保持時間增加。圖3c中,橫坐標(biāo)表示時間Time ;縱坐標(biāo)表示同步接口加載的參考電壓;tVB表示同步接口信號相對于時鐘的建立時間,tVA表示同步接口信號相對于時鐘的保持時間。207、檢測在下調(diào)參考電壓下同步接口讀寫是否成功,若是,則保持同步接口當(dāng)前加載的參考電壓;其中,3%與保持的同步接口當(dāng)前加載的參考電壓的乘積值作為信號相對于同步接口當(dāng)前加載的參考電壓的上下擺幅;若否,則執(zhí)行步驟208。圖2描述的方法中,若該方法沒有執(zhí)行步驟204、步驟205,則步驟207中保持的同步接口當(dāng)前加載的參考電壓即是步驟201中為同步接口加載參考電壓;若該方法執(zhí)行步驟 204、步驟205,則步驟207中保持的同步接口當(dāng)前加載的參考電壓即是步驟201中為同步接口加載的參考電壓按照下調(diào)后的參考電壓。本發(fā)明實施例中,如果在下調(diào)參考電壓下同步接口讀寫測試成功,則表示在下調(diào)參考電壓下同步接口時序也滿足要求,同步接口可以正常工作。若在上調(diào)參考電壓、下調(diào)參考電壓下同步接口讀寫測試都成功,那么就可以找到同步接口能正常工作的時序窗口,達到調(diào)整同步接口時序、優(yōu)化同步接口時序的目的。208、檢測是否已按照下調(diào)過同步接口加載的參考電壓,如果否,則執(zhí)行步驟 209 ;如果是,則時序調(diào)整失敗。其中,步驟208中是否已按照下調(diào)過同步接口加載的參考電壓是指是否按照下調(diào)過步驟201中的為同步接口加載的參考電壓。209、按照上調(diào)同步接口加載的參考電壓,并重新執(zhí)行步驟202。其中,如果檢測在下調(diào)參考電壓下同步接口讀寫失敗,則說明該下調(diào)參考電壓已經(jīng)超出了同步接口正常工作的范圍,如果沒有按照下調(diào)過同步接口加載的參考電壓,則可以采用來上調(diào)同步接口加載的參考電壓,實現(xiàn)對步驟201中的為同步接口加載的參考電壓的調(diào)整,并再次執(zhí)行步驟202。本發(fā)明實施例二中,在上調(diào)參考電壓下同步接口信號相對于時鐘的建立時間增加,保持時間減小,而在下調(diào)參考電壓下同步接口信號相對于時鐘的建立時間減小,保持時間增加。因此,在同步接口當(dāng)前加載的參考電壓被調(diào)整并確定后,同步接口信號相對于時鐘的建立時間,保持時間(即同步接口時序)也相應(yīng)被調(diào)整并確定,從而可以實現(xiàn)對同步接口時序的調(diào)整,使得同步接口的時序在一定范圍內(nèi)達到合理的配置,從而達到優(yōu)化同步接口時序的目的。另外,由于第一比例值與同步接口當(dāng)前加載的參考電壓的乘積值作為信號相對于同步接口當(dāng)前加載的參考電壓的上下擺幅,在同步接口當(dāng)前加載的參考電壓被調(diào)整并確定后,同步接口信號相對于同步接口當(dāng)前加載的參考電壓的上下擺幅可以實現(xiàn)對稱,從而使同步接口信號的高、低電平配置均衡。本發(fā)明實施例提供的同步接口的時序調(diào)整方法不依賴于同步接口、器件類型、環(huán)境等因素影響,應(yīng)用的普遍性比較強;可以規(guī)避由于器件等原因造成的同步接口信號相對于同步接口的參考電壓上下擺幅不對稱。本發(fā)明實施例通過調(diào)整同步接口參考電壓的方法實現(xiàn)同步接口相對于時鐘的建立時間、保持時間的調(diào)整,達到了同步接口時序優(yōu)化配置的目的,對于特定的同步接口、器件類型、外部環(huán)境因素等依賴較小。本發(fā)明實施例提供的同步接口的時序調(diào)整方法實施方便,不需要太多的軟、硬件的冗余設(shè)計,也不涉及特定的器件模塊,不會帶來額外的成本增加。本發(fā)明實施例提供的同步接口的時序調(diào)整方法相對于時間調(diào)節(jié)方式可以解決單方向的信號回溝問題。本發(fā)明實施例提供的同步接口的時序調(diào)整方法可以用于摸索到信號相對于同步接口參考電壓上下擺幅的極限,便于找到最佳的時序窗口好同步接口參考電壓。本發(fā)明實施例提供的同步接口的時序調(diào)整方法可以屏蔽芯片個體和環(huán)境因素差異,針對不同單板可以選取不同的參考電壓。實施例三請參閱圖4,圖4為本發(fā)明實施例提供的一種同步接口的時序調(diào)整裝置的結(jié)構(gòu)圖。 本發(fā)明實施例提供的同步接口的時序調(diào)整裝置可以應(yīng)用于基站、服務(wù)器等設(shè)備的單板上, 本發(fā)明實施例不作限定。其中,該時序調(diào)整裝置可以包括加載單元401,用于為同步接口加載參考電壓;上調(diào)單元402,用于按照第一比例值上調(diào)同步接口當(dāng)前加載的參考電壓,獲得上調(diào)參考電壓;在上調(diào)參考電壓下同步接口信號相對于時鐘的建立時間增加,保持時間減小;
第一檢測單元403,用于檢測在上調(diào)參考電壓下同步接口讀寫是否成功;下調(diào)單元404,用于在第一檢測單元403的檢測結(jié)果為是時,按照第一比例值下調(diào)同步接口當(dāng)前加載的參考電壓,獲得下調(diào)參考電壓;在下調(diào)參考電壓下同步接口信號相對于時鐘的建立時間減小,保持時間增加;第二檢測單元405,用于檢測在下調(diào)參考電壓下同步接口讀寫是否成功;控制單元406,用于在第二檢測單元405的檢測結(jié)果為是時,保持同步接口當(dāng)前加載的參考電壓;其中,第一比例值與控制單元406保持的同步接口當(dāng)前加載的參考電壓的乘積值作為信號相對于同步接口當(dāng)前加載的參考電壓的上下擺幅。請一并參閱圖5,圖5為本發(fā)明實施例提供的另一種同步接口的時序調(diào)整裝置的結(jié)構(gòu)圖。其中,圖5所示的時序調(diào)整裝置是由圖4所示的時序調(diào)整裝置優(yōu)化得到的。如圖 5所示,該時序調(diào)整裝置還可以包括第三檢測單元407,用于在第一檢測單元403的檢測結(jié)果為否時,檢測是否已按照第二比例值上調(diào)過同步接口加載的參考電壓;其中,第二比例值小于第一比例值;相應(yīng)地,控制單元406還用于在第三檢測單元407的檢測結(jié)果為否時,按照第二比例值下調(diào)同步接口加載的參考電壓,并通知上調(diào)單元402在按照第二比例值下調(diào)同步接口加載的參考電壓的基礎(chǔ)上,重新按照第一比例值上調(diào)同步接口當(dāng)前加載的參考電壓。第四檢測單元408,用于在第二檢測單元405的檢測結(jié)果為否時,檢測是否已按照第二比例值下調(diào)過同步接口加載的參考電壓;相應(yīng)地,控制單元406還用于在第四檢測單元408的檢測結(jié)果為否時,按照第二比例值上調(diào)同步接口加載的參考電壓,并通知上調(diào)單元402在按照第二比例值上調(diào)同步接口加載的參考電壓的基礎(chǔ)上,重新按照第一比例值上調(diào)同步接口當(dāng)前加載的參考電壓。作為一種可選的實施方式,加載單元401可以用于將數(shù)字電源控制器輸出的電源電壓加載至同步接口上。作為另一種可選的實施方式,加載單元401可以用于將在線可編程電源監(jiān)控和輸出裕量調(diào)整控制器輸出的電源電壓加載至同步接口上。作為又一種可選的實施方式,加載單元401可以用于將電阻矩陣輸出的電源電壓加載至同步接口上。本發(fā)明實施例中,在上調(diào)參考電壓下同步接口信號相對于時鐘的建立時間增加, 保持時間減小,而在下調(diào)參考電壓下同步接口信號相對于時鐘的建立時間減小,保持時間增加。因此,在同步接口當(dāng)前加載的參考電壓被調(diào)整并確定后,同步接口信號相對于時鐘的建立時間,保持時間(即同步接口時序)也相應(yīng)被調(diào)整并確定,從而可以實現(xiàn)對同步接口時序的調(diào)整,達到優(yōu)化同步接口時序的目的。另外,由于第一比例值與同步接口當(dāng)前加載的參考電壓的乘積值作為信號相對于同步接口當(dāng)前加載的參考電壓的上下擺幅,在同步接口當(dāng)前加載的參考電壓被調(diào)整并確定后,同步接口信號相對于同步接口當(dāng)前加載的參考電壓的上下擺幅可以實現(xiàn)對稱。本發(fā)明實施例提供的同步接口的時序調(diào)整方法不依賴于同步接口、器件類型、環(huán)境等因素影響,應(yīng)用的普遍性比較強;可以規(guī)避由于器件等原因造成的同步接口信號相對于同步接口的參考電壓上下擺幅不對稱。本領(lǐng)域普通技術(shù)人員可以理解實現(xiàn)上述實施例方法中的全部或部分步驟可以通過硬件來完成,也可以通過程序來指令相關(guān)的硬件完成,所述的程序可以存儲于一種計算機可讀存儲介質(zhì)中,該程序在執(zhí)行時,包括如下步驟為同步接口加載參考電壓;按照第一比例值上調(diào)所述同步接口當(dāng)前加載的參考電壓,獲得上調(diào)參考電壓;在所述上調(diào)參考電壓下所述同步接口信號相對于時鐘的建立時間增加,保持時間減小;檢測在所述上調(diào)參考電壓下所述同步接口讀寫是否成功,若成功,則按照所述第一比例值下調(diào)所述同步接口當(dāng)前加載的參考電壓,獲得下調(diào)參考電壓;在所述下調(diào)參考電壓下所述同步接口信號相對于時鐘的建立時間減小,保持時間增加;若在所述下調(diào)參考電壓下所述同步接口讀寫成功,則保持所述同步接口當(dāng)前加載的參考電壓;所述第一比例值與保持的所述同步接口當(dāng)前加載的參考電壓的乘積值作為所述信號相對于所述同步接口當(dāng)前加載的參考電壓的上下擺幅。上述提到的存儲介質(zhì)可以是只讀存儲器(Read-Only Memory,ROM),磁盤或光盤等。
以上對本發(fā)明實施例所提供的同步接口的時序調(diào)整方法及裝置進行了詳細介紹, 本文中應(yīng)用了具體個例對本發(fā)明的原理及實施方式進行了闡述,以上實施例的說明只是用于幫助理解本發(fā)明的方法及其核心思想;同時,對于本領(lǐng)域的一般技術(shù)人員,依據(jù)本發(fā)明的思想,在具體實施方式
及應(yīng)用范圍上均會有改變之處,綜上所述,本說明書內(nèi)容不應(yīng)理解為對本發(fā)明的限制。
權(quán)利要求
1.一種同步接口的時序調(diào)整方法,其特征在于,包括 為同步接口加載參考電壓;按照第一比例值上調(diào)所述同步接口當(dāng)前加載的參考電壓,獲得上調(diào)參考電壓;在所述上調(diào)參考電壓下所述同步接口信號相對于時鐘的建立時間增加,保持時間減小;檢測在所述上調(diào)參考電壓下所述同步接口讀寫是否成功,若成功,則按照所述第一比例值下調(diào)所述同步接口當(dāng)前加載的參考電壓,獲得下調(diào)參考電壓;在所述下調(diào)參考電壓下所述同步接口信號相對于時鐘的建立時間減小,保持時間增加;若在所述下調(diào)參考電壓下所述同步接口讀寫成功,則保持所述同步接口當(dāng)前加載的參考電壓;所述第一比例值與保持的所述同步接口當(dāng)前加載的參考電壓的乘積值作為所述信號相對于所述同步接口當(dāng)前加載的參考電壓的上下擺幅。
2.根據(jù)權(quán)利要求1所述的方法,其特征在于,若在所述上調(diào)參考電壓下所述同步接口讀寫失敗,則所述方法還包括若未按照第二比例值上調(diào)過所述同步接口加載的參考電壓,則按照所述第二比例值下調(diào)所述同步接口加載的參考電壓,并在按照所述第二比例值下調(diào)所述同步接口加載的參考電壓的基礎(chǔ)上,執(zhí)行所述按照第一比例值上調(diào)所述同步接口當(dāng)前加載的參考電壓的步驟; 其中,所述第二比例值小于所述第一比例值。
3.根據(jù)權(quán)利要求2所述的方法,其特征在于,若在所述下調(diào)參考電壓下所述同步接口讀寫失敗,則所述方法還包括若未按照第二比例值下調(diào)過所述同步接口加載的參考電壓,則按照所述第二比例值上調(diào)所述同步接口加載的參考電壓,并在按照所述第二比例值上調(diào)所述同步接口加載的參考電壓的基礎(chǔ)上,執(zhí)行所述按照第一比例值上調(diào)所述同步接口當(dāng)前加載的參考電壓的步驟。
4.根據(jù)權(quán)利要求1、2或3所述的方法,其特征在于,所述為同步接口加載參考電壓包括將數(shù)字電源控制器輸出的電源電壓加載至同步接口上。
5.根據(jù)權(quán)利要求1、2或3所述的方法,其特征在于,所述為同步接口加載參考電壓包括將在線可編程電源監(jiān)控和輸出裕量調(diào)整控制器輸出的電源電壓加載至同步接口上;或?qū)㈦娮杈仃囕敵龅碾娫措妷杭虞d至同步接口上。
6.一種同步接口的時序調(diào)整裝置,其特征在于,包括 加載單元,用于為同步接口加載參考電壓;上調(diào)單元,用于按照第一比例值上調(diào)所述同步接口當(dāng)前加載的參考電壓,獲得上調(diào)參考電壓;在所述上調(diào)參考電壓下所述同步接口信號相對于時鐘的建立時間增加,保持時間減小;第一檢測單元,用于檢測在所述上調(diào)參考電壓下所述同步接口讀寫是否成功; 下調(diào)單元,用于在所述第一檢測單元的檢測結(jié)果為是時,按照所述第一比例值下調(diào)所述同步接口當(dāng)前加載的參考電壓,獲得下調(diào)參考電壓;在所述下調(diào)參考電壓下所述同步接口信號相對于時鐘的建立時間減小,保持時間增加;第二檢測單元,用于檢測在所述下調(diào)參考電壓下所述同步接口讀寫是否成功;控制單元,用于在所述第二檢測單元的檢測結(jié)果為是時,保持所述同步接口當(dāng)前加載的參考電壓;其中,所述第一比例值與所述控制單元保持的所述同步接口當(dāng)前加載的參考電壓的乘積值作為所述信號相對于所述同步接口當(dāng)前加載的參考電壓的上下擺幅。
7.根據(jù)權(quán)利要求6所述的裝置,其特征在于,還包括第三檢測單元,用于在所述第一檢測單元的檢測結(jié)果為否時,檢測是否已按照第二比例值上調(diào)過所述同步接口加載的參考電壓;其中,所述第二比例值小于所述第一比例值;所述控制單元,還用于在所述第三檢測單元的檢測結(jié)果為否時,按照所述第二比例值下調(diào)所述同步接口加載的參考電壓,并通知所述上調(diào)單元在按照所述第二比例值下調(diào)所述同步接口加載的參考電壓的基礎(chǔ)上,按照第一比例值上調(diào)所述同步接口當(dāng)前加載的參考電壓。
8.根據(jù)權(quán)利要求7所述的裝置,其特征在于,還包括第四檢測單元,用于在所述第二檢測單元的檢測結(jié)果為否時,檢測是否已按照第二比例值下調(diào)過所述同步接口加載的參考電壓;所述控制單元,還用于在所述第四檢測單元的檢測結(jié)果為否時,按照所述第二比例值上調(diào)所述同步接口加載的參考電壓,并通知所述上調(diào)單元在按照所述第二比例值上調(diào)所述同步接口加載的參考電壓的基礎(chǔ)上,按照第一比例值上調(diào)所述同步接口當(dāng)前加載的參考電壓。
9.根據(jù)權(quán)利要求6、7或8所述的裝置,其特征在于,所述加載單元,用于將數(shù)字電源控制器輸出的電源電壓加載至同步接口上。
10.根據(jù)權(quán)利要求6、7或8所述的裝置,其特征在于,所述加載單元,用于將在線可編程電源監(jiān)控和輸出裕量調(diào)整控制器輸出的電源電壓加載至同步接口上;或用于將電阻矩陣輸出的電源電壓加載至同步接口上。
全文摘要
本發(fā)明公開了一種同步接口的時序調(diào)整方法及裝置,該方法包括為同步接口加載參考電壓;按照第一比例值上調(diào)同步接口當(dāng)前加載的參考電壓,獲得上調(diào)參考電壓;在上調(diào)參考電壓下同步接口信號相對于時鐘的建立時間增加,保持時間減??;檢測在上調(diào)參考電壓下所述同步接口讀寫是否成功,若成功,則按照第一比例值下調(diào)同步接口當(dāng)前加載的參考電壓,獲得下調(diào)參考電壓;在下調(diào)參考電壓下同步接口信號相對于時鐘的建立時間減小,保持時間增加;若在下調(diào)參考電壓下同步接口讀寫成功,則保持同步接口當(dāng)前加載的參考電壓;其中,第一比例值與保持的同步接口當(dāng)前加載的參考電壓的乘積值作為同步接口信號相對于同步接口當(dāng)前加載的參考電壓的上下擺幅。
文檔編號G06F13/40GK102193890SQ20111014208
公開日2011年9月21日 申請日期2011年5月27日 優(yōu)先權(quán)日2011年5月27日
發(fā)明者劉兵, 劉曉偉, 魏忠 申請人:上海華為技術(shù)有限公司