專利名稱:計算機系統(tǒng)及其省電方法
技術(shù)領(lǐng)域:
本發(fā)明是有關(guān)于一種電源管理方法,且特別有關(guān)于一種計算機系統(tǒng)的省電方法。
背景技術(shù):
圖1是顯示傳統(tǒng)的計算機系統(tǒng)的架構(gòu)示意圖。
計算機系統(tǒng)100包括一處理器110與一芯片組130。芯片組130更包括一中斷控制器131與一系統(tǒng)管理控制器(SystemManagement Controller,SMC)133。處理器110與芯片組130間是以一閃電數(shù)據(jù)傳輸(Lighting Data Transport,以下簡稱為LDT)總線(BUS)相耦接。當計算機系統(tǒng)100的操作系統(tǒng)開始運作時,系統(tǒng)管理控制器133中斷閃電數(shù)據(jù)傳輸停止(以下簡稱為LDT_STOP)管腳(Pin)(即,LDT總線處于連接狀態(tài),此時LDTSTOP#管腳設為“HIGH”)以致能LDT總線,故可在處理器110與芯片組130間進行數(shù)據(jù)傳輸。當該操作系統(tǒng)進入省電模式時,處理器110執(zhí)行一暫停指令(Halt Instruction),以自電源模式的C0狀態(tài)(操作狀態(tài))進入電源模式的C1狀態(tài)(省電狀態(tài))。
接著,處理器110廣播一睡眠信息給其它元件(例如,芯片組130、裝置150或其它硬件元件)以減少系統(tǒng)資源的消耗。例如,可降低工作頻率、電壓等等,此時LDT_STOP管腳仍在中斷的狀態(tài)(即,LDT總線處于連接狀態(tài),此時LDTSTOP#管腳設為“HIGH”),故LDT總線仍處在致能的狀態(tài)。若裝置150發(fā)出一中斷請求(Interrupt Request,IRQ)給芯片組130,中斷控制器131接收該中斷請求并且傳送給處理器110。當接收到該中斷請求,處理器110自電源模式的C1狀態(tài)(省電狀態(tài))恢復至電源模式的C0狀態(tài)(操作狀態(tài)),此時LDT_STOP管腳仍在中斷的狀態(tài)(即,LDT總線處于連接狀態(tài),此時LDTSTOP#管腳設為“HIGH”),故LDT總線仍處在致能的狀態(tài)。
如上所述,若計算機系統(tǒng)100與處理器110進入省電模式(C1狀態(tài)),LDT_STOP管腳總是處于中斷的狀態(tài)(即,LDT總線處于連接狀態(tài),此時LDTSTOP#管腳設為“HIGH”),將會浪費系統(tǒng)資源或電力。因此,本發(fā)明提供一種計算機系統(tǒng)的省電方法與裝置來解決上述問題。
發(fā)明內(nèi)容
基于上述目的,本發(fā)明揭露了一種計算機系統(tǒng)的省電方法。執(zhí)行一暫停操作以使一處理器自一操作狀態(tài)進入一省電狀態(tài),并且利用該處理器廣播一睡眠信息。利用一芯片組接收該睡眠信息并且進入省電狀態(tài),并且通過該芯片組連接一硬件管腳,以使連接該處理器與該芯片組的一數(shù)據(jù)總線去能。判斷在省電狀態(tài)期間是否傳送一數(shù)據(jù)傳輸要求給該芯片組。若傳送該數(shù)據(jù)傳輸要求給該芯片組,通過該芯片組中斷該硬件管腳以致能該數(shù)據(jù)總線,并且將該數(shù)據(jù)傳輸要求傳送給該處理器。當完成數(shù)據(jù)處理時,通過該芯片組連接該硬件管腳以去能該數(shù)據(jù)總線。
本發(fā)明更揭露了一種計算機系統(tǒng),包括一處理器與一第一芯片組。該處理器執(zhí)行一暫停操作以自一操作狀態(tài)進入一省電狀態(tài)并且廣播一睡眠信息。該第一芯片組接收該睡眠信息并且進入省電狀態(tài),連接一硬件管腳以使連接該處理器與該芯片組的一數(shù)據(jù)總線去能,判斷在省電狀態(tài)期間是否收到一第一要求,若收到該第一要求,則中斷該硬件管腳以致能該數(shù)據(jù)總線,將該第一要求傳送給該處理器,并且當完成數(shù)據(jù)處理時,連接該硬件管腳以去能該數(shù)據(jù)總線。
本發(fā)明更揭露了一種計算機系統(tǒng)的省電方法。通過一芯片組接收一睡眠信息,并且連接該硬件管腳以去能連接一處理器與該芯片組的一數(shù)據(jù)總線。當欲進行數(shù)據(jù)傳輸?shù)囊灰髠魉徒o該芯片組時,中斷該硬件管腳以致能該數(shù)據(jù)總線,并且傳送該要求給該處理器。當數(shù)據(jù)處理完成時,通過該芯片組連接該硬件管腳以去能該數(shù)據(jù)總線。
本發(fā)明所述的計算機系統(tǒng)及其省電方法,可減少LDT總線的電力消耗,因而減少系統(tǒng)資源或電力的浪費。
圖1是顯示傳統(tǒng)的計算機系統(tǒng)的架構(gòu)示意圖。
圖2是顯示本發(fā)明實施例的計算機系統(tǒng)的架構(gòu)示意圖。
圖3是顯示本發(fā)明實施例的省電方法的步驟流程圖。
圖4是顯示本發(fā)明另一實施例的計算機系統(tǒng)的架構(gòu)示意圖。
具體實施例方式
為了讓本發(fā)明的目的、特征及優(yōu)點能更明顯易懂,下文特舉較佳實施例,并配合所附圖示圖2至圖4,做詳細的說明。本發(fā)明說明書提供不同的實施例來說明本發(fā)明不同實施方式的技術(shù)特征。其中,實施例中的各元件的配置是為說明之用,并非用以限制本發(fā)明。且實施例中圖式標號的部分重復,是為了簡化說明,并非意指不同實施例之間的關(guān)聯(lián)性。
本發(fā)明實施例揭露了一種計算機系統(tǒng)及其省電方法。
圖2是顯示本發(fā)明實施例的計算機系統(tǒng)的架構(gòu)示意圖。
計算機系統(tǒng)200包括一處理器210與一芯片組230。芯片組230更包括一中斷控制器231與一系統(tǒng)管理控制器(SMC)233。處理器210與芯片組230間是以一LDT總線相耦接。當計算機系統(tǒng)200的操作系統(tǒng)開始運作時,芯片組230利用系統(tǒng)管理控制器233中斷LDT_STOP管腳(即,LDT總線處于連接狀態(tài),此時LDTSTOP#管腳設為“HIGH”)以致能LDT總線,故可在處理器210與芯片組230間進行數(shù)據(jù)傳輸。當該操作系統(tǒng)進入省電模式時,處理器210執(zhí)行一暫停指令(Halt Instruction),以自電源模式的C0狀態(tài)(操作狀態(tài))進入電源模式的C1狀態(tài)(省電狀態(tài))。
接著,處理器210廣播一睡眠信息(在此定義為Halt SpecialCycle)給芯片組230。當接收到該睡眠信息,芯片組230進入一省電狀態(tài)(在此定義為Chipset C1 State),并且連接LDT_STOP管腳(即,LDT總線處于斷線狀態(tài),此時LDTSTOP#管腳設為“LOW”)以去能LDT總線,如此可減少LDT總線的電力消耗。
當在省電狀態(tài)期間需要進行數(shù)據(jù)傳輸,裝置250發(fā)出一要求(在此定義為Bus_Master_Cycle)給芯片組230。當接收到該要求時,芯片組230利用系統(tǒng)管理控制器233中斷LDT_STOP管腳(即,LDT總線處于連接狀態(tài),此時LDTSTOP#管腳設為“HIGH”)以致能LDT總線。芯片組230將該要求傳送給處理器210且處理器210的存儲器控制器215自存儲器270存取或?qū)懭霐?shù)據(jù)。當完成數(shù)據(jù)處理時,芯片組230利用系統(tǒng)管理控制器233連接LDT_STOP管腳(即,LDT總線處于斷線狀態(tài),此時LDTSTOP#管腳設為“LOW”)以去能LDT總線。需注意到,當完成上述處理時,處理器210仍處于省電狀態(tài)(Chipset C1 State)。
當裝置250發(fā)出一中斷請求給芯片組230,中斷控制器231接收該中斷請求,芯片組230自省電狀態(tài)(Chipset C1 State)喚醒,并利用系統(tǒng)管理控制器233中斷LDT_STOP管腳(即,LDT總線處于連接狀態(tài),此時LDTSTOP#管腳設為“HIGH”)以致能LDT總線。接著,芯片組230經(jīng)由LDT總線傳送該中斷請求給處理器210,則處理器210自電源模式的C1狀態(tài)(省電狀態(tài))恢復到電源模式的C0狀態(tài)(操作狀態(tài))。
圖3是顯示本發(fā)明實施例的省電方法的步驟流程圖。
首先,計算機系統(tǒng)的處理器處于電源模式的C0狀態(tài)(操作狀態(tài))(步驟S301),并且執(zhí)行一暫停指令(Halt Instruction)以進入電源模式的C1狀態(tài)(省電狀態(tài))(步驟S302)。接著,該處理器廣播一睡眠信息(在此定義為Halt Special Cycle)給其它硬件元件(步驟S303),例如,該計算機系統(tǒng)的芯片組。該芯片組接收該睡眠信息(步驟S304)并進入一省電狀態(tài)(在此定義為Chipset C1 State)(步驟S305),然后連接LDT_STOP管腳(即,LDT總線處于斷線狀態(tài),此時LDTSTOP#管腳設為“LOW”)以去能連接該處理器與該芯片組的LDT總線(步驟S306),如此可減少LDT總線的電力消耗。
接著,判斷在省電狀態(tài)時是否傳送欲進行數(shù)據(jù)傳輸?shù)囊?在此定義為Bus_Master_Cycle)給該芯片組(步驟S307)。若傳送要求給該芯片組,則該芯片組中斷LDT_STOP管腳(即,LDT總線處于連接狀態(tài),此時LDTSTOP#管腳設為“HIGH”)以致能LDT總線(步驟S308),并且傳送該要求給該處理器。當數(shù)據(jù)處理完成時,該芯片組連接LDT_STOP管腳(即,LDT總線處于斷線狀態(tài),此時LDTSTOP#管腳設為“LOW”)以去能LDT總線(步驟S309),然后回到步驟S307。
若該芯片組未接收到任何要求,則接著判斷是否自一裝置收到中斷請求(步驟S310)。若未收到中斷請求,則回到步驟S307。若收到中斷請求,則該芯片組自省電狀態(tài)(Chipset C1State)喚醒(步驟S311),中斷LDT_STOP管腳(即,LDT總線處于連接狀態(tài),此時LDTSTOP#管腳設為“HIGH”)以致能LDT總線(步驟S312),并且經(jīng)由LDT總線傳送該中斷請求給該處理器(步驟S313)。當接收到該中斷請求,該處理器自電源模式的C1狀態(tài)(省電狀態(tài))恢復到電源模式的C0狀態(tài)(操作狀態(tài))(步驟S314)。
圖4是顯示本發(fā)明另一實施例的計算機系統(tǒng)的架構(gòu)示意圖。
計算機系統(tǒng)400包括一處理器410與一主芯片組420。處理器410更包括一存儲器控制器415。主芯片組420更包括一第一芯片組430與一第二芯片組450。第一芯片組430更包括一中斷控制器435。第二芯片組450更包括一中斷控制器451與一系統(tǒng)管理控制器453。主芯片組420中的芯片組數(shù)量并不限于僅有兩個芯片組。此外,第一芯片組430可為一北橋芯片,而第二芯片組450可為一南橋芯片。
當處理器410與第二芯片組450間欲進行數(shù)據(jù)傳輸時,其處理與圖2所示流程類似,故在此不予以贅述。
當操作系統(tǒng)進入省電模式,處理器410進入電源模式的C1狀態(tài)(省電狀態(tài)),而第一芯片組430與第二芯片組450分別進入省電模式(在此定義為Chipset C1 State)。當在省電狀態(tài)期間需要在處理器410與第一芯片組430間進行數(shù)據(jù)傳輸,裝置470發(fā)出一要求(在此定義為Bus_Master_Cycle)給第一芯片組430。當接收到該要求時,第一芯片組430發(fā)送一信息給第二芯片組450以通知要進行數(shù)據(jù)處理。當收到該信息時,第二芯片組450利用系統(tǒng)管理控制器453中斷LDT_STOP管腳(即,LDT總線處于連接狀態(tài),此時LDTSTOP#管腳設為“HIGH”)以致能LDT總線,并且傳送該要求給處理器410。當收到該要求,處理器410的存儲器控制器415自存儲器490存取數(shù)據(jù)。當完成數(shù)據(jù)處理時,第二芯片組450利用系統(tǒng)管理控制器453連接LDT_STOP管腳(即,LDT總線處于斷線狀態(tài),此時LDTSTOP#管腳設為“LOW”)以去能LDT總線。需注意到,當完成上述處理時,處理器410仍處于省電狀態(tài)(C1 State),而第一芯片組430亦仍處于省電狀態(tài)(Chipset C1 State)。
此外,當裝置470發(fā)出一中斷請求給第一芯片組430,中斷控制器435接收該中斷請求,且第一芯片組430自省電狀態(tài)(Chipset C1 State)喚醒。接著,第一芯片組430將該中斷請求傳送給第二芯片組450。當中斷控制器451接收到該中斷請求時,第二芯片組450自省電狀態(tài)(Chipset C1 State)喚醒,并利用系統(tǒng)管理控制器453中斷LDT_STOP管腳(即,LDT總線處于連接狀態(tài),此時LDTSTOP#管腳設為“HIGH”)以致能LDT總線。接著,第二芯片組450經(jīng)由LDT總線傳送該中斷請求給處理器410,則處理器410自電源模式的C1狀態(tài)(省電狀態(tài))恢復到電源模式的C0狀態(tài)(操作狀態(tài))。
本發(fā)明更提供一種記錄介質(zhì)(例如光盤片、磁盤片與抽取式硬盤等等),其是記錄一計算機可讀取的權(quán)限簽核程序,以便執(zhí)行上述的省電方法。在此,儲存于記錄介質(zhì)上的權(quán)限簽核程序,基本上是由多個程序碼片段所組成的(例如建立組織圖程序碼片段、簽核表單程序碼片段、設定程序碼片段以及部署程序碼片段),并且這些程序碼片段的功能為對應到上述方法的步驟與上述系統(tǒng)的功能方塊圖。
以上所述僅為本發(fā)明較佳實施例,然其并非用以限定本發(fā)明的范圍,任何熟悉本項技術(shù)的人員,在不脫離本發(fā)明的精神和范圍內(nèi),可在此基礎(chǔ)上做進一步的改進和變化,因此本發(fā)明的保護范圍當以本申請的權(quán)利要求書所界定的范圍為準。
附圖中符號的簡單說明如下100計算機系統(tǒng)110處理器
130芯片組131中斷控制器133系統(tǒng)管理控制器150裝置200計算機系統(tǒng)210處理器215存儲器控制器230芯片組231中斷控制器233系統(tǒng)管理控制器250裝置270存儲器400計算機系統(tǒng)410處理器415存儲器控制器420主芯片組430第一芯片組435中斷控制器450第二芯片組451中斷控制器453系統(tǒng)管理控制器470、480裝置490存儲器
權(quán)利要求
1.一種計算機系統(tǒng)的省電方法,其特征在于,包括下列步驟執(zhí)行一暫停操作以使一處理器自一操作狀態(tài)進入一省電狀態(tài);利用該處理器廣播一睡眠信息;利用一芯片組接收該睡眠信息并且進入省電狀態(tài);通過該芯片組連接一硬件管腳,以使連接該處理器與該芯片組的一數(shù)據(jù)總線去能;判斷在省電狀態(tài)期間是否傳送一數(shù)據(jù)傳輸要求給該芯片組;若傳送該數(shù)據(jù)傳輸要求給該芯片組,通過該芯片組中斷該硬件管腳以致能該數(shù)據(jù)總線;將該數(shù)據(jù)傳輸要求傳送給該處理器;以及當完成數(shù)據(jù)處理時,通過該芯片組連接該硬件管腳以去能該數(shù)據(jù)總線。
2.根據(jù)權(quán)利要求1所述的計算機系統(tǒng)的省電方法,其特征在于,更包括下列步驟判斷是否自一裝置接收到一中斷請求;若接收到該中斷請求,則將該芯片組自該省電狀態(tài)喚醒;通過該芯片組中斷該硬件管腳以致能該數(shù)據(jù)總線;通過該芯片組并經(jīng)由該數(shù)據(jù)總線傳送該中斷請求給該處理器;以及當收到該中斷請求時,將該處理器自該省電狀態(tài)喚醒。
3.一種計算機系統(tǒng),其特征在于,包括一處理器,其執(zhí)行一暫停操作以自一操作狀態(tài)進入一省電狀態(tài)并且廣播一睡眠信息;以及一第一芯片組,耦接于該處理器,其接收該睡眠信息并且進入省電狀態(tài),連接一硬件管腳以使連接該處理器與該芯片組的一數(shù)據(jù)總線去能,判斷在省電狀態(tài)期間是否收到一第一要求,若收到該第一要求,則中斷該硬件管腳以致能該數(shù)據(jù)總線,將該第一要求傳送給該處理器,并且當完成數(shù)據(jù)處理時,連接該硬件管腳以去能該數(shù)據(jù)總線。
4.根據(jù)權(quán)利要求3所述的計算機系統(tǒng),其特征在于,該第一芯片組判斷是否自一裝置接收到一第一中斷請求,若接收到該第一中斷請求,則自該省電狀態(tài)喚醒,中斷該硬件管腳以致能該數(shù)據(jù)總線,并且經(jīng)由該數(shù)據(jù)總線傳送該第一中斷請求給該處理器,以及當收到該第一中斷請求時,該處理器自該省電狀態(tài)喚醒。
5.根據(jù)權(quán)利要求4所述的計算機系統(tǒng),其特征在于,當接收到欲進行數(shù)據(jù)傳輸?shù)脑摰谝灰髸r,該處理器更自一存儲器中存取數(shù)據(jù)。
6.根據(jù)權(quán)利要求5所述的計算機系統(tǒng),其特征在于,該第一芯片組更包括一中斷控制器,其接收該第一中斷請求;以及一系統(tǒng)管理控制器,當接收到該第一中斷請求時,其中斷該硬件管腳以致能該數(shù)據(jù)總線。
7.根據(jù)權(quán)利要求3所述的計算機系統(tǒng),其特征在于,更包括一第二芯片組,耦接于該第一芯片組,當自該處理器接收到該睡眠信息,其進入該省電狀態(tài),判斷在該省電狀態(tài)下是否接收到欲進行數(shù)據(jù)傳輸?shù)囊坏诙?,以及若接收到該第二要求,則發(fā)送一信息以通知該第一芯片組。
8.根據(jù)權(quán)利要求7所述的計算機系統(tǒng),其特征在于,該第一芯片組中斷該硬件管腳以致能該數(shù)據(jù)總線,并且傳送該第二要求給該處理器。
9.根據(jù)權(quán)利要求8所述的計算機系統(tǒng),其特征在于,該第二芯片組自另一裝置接收一第二中斷請求且自該省電狀態(tài)喚醒,并且傳送該第二中斷請求給該第一芯片組。
10.根據(jù)權(quán)利要求9所述的計算機系統(tǒng),其特征在于,當接收到該第二中斷請求,該第一芯片組自該省電狀態(tài)喚醒,中斷該硬件管腳以致能該數(shù)據(jù)總線,并且傳送該第二中斷請求給該處理器;以及該處理器自該省電狀態(tài)喚醒。
全文摘要
一種計算機系統(tǒng)及其省電方法。執(zhí)行一暫停操作以使一處理器自一操作狀態(tài)進入一省電狀態(tài),并且利用該處理器廣播一睡眠信息。利用一芯片組接收該睡眠信息并且進入省電狀態(tài),并且通過該芯片組連接一硬件管腳,以使連接該處理器與該芯片組的一數(shù)據(jù)總線去能。判斷在省電狀態(tài)期間是否傳送一數(shù)據(jù)傳輸要求給該芯片組。若傳送該數(shù)據(jù)傳輸要求給該芯片組,通過該芯片組中斷該硬件管腳以致能該數(shù)據(jù)總線,并且將該數(shù)據(jù)傳輸要求傳送給該處理器。當完成數(shù)據(jù)處理時,通過該芯片組連接該硬件管腳以去能該數(shù)據(jù)總線。本發(fā)明所述的計算機系統(tǒng)及其省電方法,可減少LDT總線的電力消耗,因而減少系統(tǒng)資源或電力的浪費。
文檔編號G06F1/32GK101055493SQ200710106168
公開日2007年10月17日 申請日期2007年6月8日 優(yōu)先權(quán)日2007年1月24日
發(fā)明者陳仁杰 申請人:威盛電子股份有限公司