1.一種S模式二次雷達信號模擬源合成系統(tǒng),其特征在于:包括多路結(jié)構(gòu)相同且彼此相互獨立的鎖相環(huán)電路(10)、頻率合成器(20)、頻率放大電路(30)、第一幅度控制電路(40)、第二幅度控制電路(50)以及FPGA控制電路(60),多路所述鎖相環(huán)電路(10)的信號輸入端均連接晶振,多路所述鎖相環(huán)電路(10)的信號輸出端均連接頻率合成器(20)的信號輸入端,所述頻率合成器(20)的信號輸出端連接頻率放大電路(30)的信號輸入端,所述頻率放大電路(30)的信號輸出端連接第一幅度控制電路(40)的信號輸入端,所述第一幅度控制電路(40)的信號輸出端連接第二幅度控制電路(50)的信號輸入端,所述FPGA控制電路(60)的信號輸出端連接多路鎖相環(huán)電路(10)的控制端、第一幅度控制電路(40)的控制端以及第二幅度控制電路(50)的控制端。
2.如權(quán)利要求1所述的一種S模式二次雷達信號模擬源合成系統(tǒng),其特征在于:所述鎖相環(huán)電路(10)包括集成鎖相環(huán)路(11)、第一調(diào)制開關(12)、第二調(diào)制開關(13),所述集成鎖相環(huán)路(11)的信號輸入端連接晶振,集成鎖相環(huán)路(11)的信號輸出端連接第一調(diào)制開關(12)的信號輸入端,所述第一調(diào)制開關(12)的信號輸出端連接第二調(diào)制開關(13)的信號輸入端,所述第二調(diào)制開關(13)的信號輸出端連接頻率合成器(20)的信號輸入端,所述集成鎖相環(huán)路(11)的控制端、第一調(diào)制開關(12)的控制端、第二調(diào)制開關(13)的控制端均連接FPGA控制電路(60)的信號輸出端。
3.如權(quán)利要求1或2所述的一種S模式二次雷達信號模擬源合成系統(tǒng),其特征在于:所述鎖相環(huán)電路(10)設置為四路,且頻率合成器(20)為四合一頻率合成器。
4.如權(quán)利要求2所述的一種S模式二次雷達信號模擬源合成系統(tǒng),其特征在于:所述FPGA控制電路(60)的對外通信接口采用RS232接口,F(xiàn)PGA控制電路(60)的對外控制接口采用RS232電平接口和RS422電平接口。
5.如權(quán)利要求2所述的一種S模式二次雷達信號模擬源合成系統(tǒng),其特征在于:所述集成鎖相環(huán)路(11)包括集成鎖相環(huán)芯片,所述集成鎖相環(huán)芯片的型號為美國Analog Devices公司生產(chǎn)的ADF4350芯片。
6.如權(quán)利要求2所述的一種S模式二次雷達信號模擬源合成系統(tǒng),其特征在于:所述第一調(diào)制開關(12)和第二調(diào)制開關(13)的芯片型號均為美國HITTITE公司生產(chǎn)的HMC347芯片。
7.如權(quán)利要求4所述的一種S模式二次雷達信號模擬源合成系統(tǒng),其特征在于:所述FPGA控制電路(60)的芯片型號為美國ALTERA公司生產(chǎn)的EP1C12Q240芯片。