一種電壓表電路的制作方法
【專利摘要】本發(fā)明公開了一種電壓表電路,包括運(yùn)放、二極管、電阻和電容,本發(fā)明能快速檢測(cè)電壓變化,能夠及時(shí)的對(duì)產(chǎn)生的電壓變化進(jìn)行相對(duì)處理,電路結(jié)構(gòu)簡(jiǎn)單,容易實(shí)現(xiàn),適用于小型實(shí)驗(yàn)室對(duì)電源電壓進(jìn)行檢測(cè)。
【專利說明】—種電壓表電路
[0001]
【技術(shù)領(lǐng)域】
[0002]本發(fā)明涉及一種檢測(cè)電路,特別涉及一種電壓表電路。
【背景技術(shù)】
[0003]公眾皆知,電阻電容通常采用指數(shù)型進(jìn)行放電,所以電阻電容值越大放電的速度將越慢,所以電源供應(yīng)器在情況發(fā)生很久后才能感應(yīng)到輸入的交流電壓發(fā)生問題,造成電源供應(yīng)器的反應(yīng)時(shí)間太慢,將無法使電路再最佳化的狀態(tài)下運(yùn)作,更無利于產(chǎn)品效能的提升。
[0004]故需要一種新的技術(shù)方案來解決上述問題。
【發(fā)明內(nèi)容】
[0005]發(fā)明目的:針對(duì)上述現(xiàn)有技術(shù)存在的問題和不足,本發(fā)明的目的是提供一種電壓表電路,能夠準(zhǔn)確反應(yīng)交流電壓變化情況。
[0006]技術(shù)方案:本發(fā)明米用的技術(shù)方案為一種電壓表電路,包括運(yùn)放、二極管、電阻和電容,第一運(yùn)放的反相輸入端通過第一電阻接地,其正相輸入端作為輸入端接受輸入信號(hào),第一二極管的負(fù)極與第一運(yùn)放的反相輸入端相連,第四二極管的正極與第一二極管的負(fù)極相連,第四二極管的負(fù)極與第三二極管的負(fù)極相連,第三二極管的正極與第二二極管的負(fù)極相連,第二二極管的正極與第一二極管的正極相連,第三二極管的正極與第一運(yùn)放的輸出端相連,第一運(yùn)放的輸出端 與第二運(yùn)放的反相輸入端相連,第二運(yùn)放的正相輸入端通過第三電阻接地,第二運(yùn)放的輸出端與第五二極管的正極相連,第五二極管的負(fù)極通過第二電阻與第二運(yùn)放的反相輸入端相連,第二運(yùn)放的輸出端通過電容與表頭相連。
[0007]優(yōu)選的,第五二極管的正極與第六二極管的負(fù)極相連,第六二極管的正極與第五二極管的負(fù)極相連。
[0008]有益效果:本發(fā)明與現(xiàn)有技術(shù)相比,其優(yōu)點(diǎn)是本發(fā)明能快速檢測(cè)電壓變化,能夠及時(shí)的對(duì)產(chǎn)生的電壓變化進(jìn)行相對(duì)處理,電路結(jié)構(gòu)簡(jiǎn)單,容易實(shí)現(xiàn),適用于小型實(shí)驗(yàn)室對(duì)電源電壓進(jìn)行檢測(cè)。
【專利附圖】
【附圖說明】
[0009]圖1為本發(fā)明的電路圖。
【具體實(shí)施方式】
[0010]如圖1所示,本發(fā)明包括運(yùn)放、二極管、電阻和電容,第一運(yùn)放Ul的反相輸入端通過第一電阻Rl接地,其正相輸入端作為輸入端接受輸入信號(hào),第一二極管Dl的負(fù)極與第一運(yùn)放Ul的反相輸入端相連,第四二極管D4的正極與第一二極管Dl的負(fù)極相連,第四二極管D4的負(fù)極與第三二極管D3的負(fù)極相連,第三二極管D3的正極與第二二極管D2的負(fù)極相連,第二二極管D2的正極與第一二極管Dl的正極相連,第三二極管D3的正極與第一運(yùn)放Ul的輸出端相連,第一運(yùn)放Ul的輸出端與第二運(yùn)放U2的反相輸入端相連,第二運(yùn)放U2的正相輸入端通過第三電阻R3接地,第二運(yùn)放U2的輸出端與第五二極管D5的正極相連,第五二極管D5的負(fù)極通過第二電阻R2與第二運(yùn)放U2的反相輸入端相連,第二運(yùn)放U2的輸出端通過電容Cl與表頭相連。
[0011]第五二極管D5的正極與第六二極管D6的負(fù)極相連,第六二極管D6的正極與第五二極管D5的負(fù)極相連。
[0012]本發(fā)明能快速檢測(cè)電壓變化,能夠及時(shí)的對(duì)產(chǎn)生的電壓變化進(jìn)行相對(duì)處理,電路結(jié)構(gòu)簡(jiǎn)單,容易實(shí)現(xiàn),適用于小型實(shí)驗(yàn)室對(duì)電源電壓進(jìn)行檢測(cè)。
【權(quán)利要求】
1.一種電壓表電路,其特征在于:包括運(yùn)放、二極管、電阻和電容,所述第一運(yùn)放(Ul)的反相輸入端通過第一電阻(Rl)接地,其正相輸入端作為輸入端接受輸入信號(hào),第一二極管(Dl)的負(fù)極與第一運(yùn)放(Ul)的反相輸入端相連,第四二極管(D4)的正極與第一二極管(Dl)的負(fù)極相連,所述第四二極管(D4)的負(fù)極與第三二極管(D3)的負(fù)極相連,所述第三二極管(D3)的正極與第二二極管(D2)的負(fù)極相連,所述第二二極管(D2)的正極與第一二極管(Dl)的正極相連,第三二極管(D3)的正極與第一運(yùn)放(Ul)的輸出端相連,所述第一運(yùn)放(Ul)的輸出端與第二運(yùn)放(U2)的反相輸入端相連,所述第二運(yùn)放(U2)的正相輸入端通過第三電阻(R3)接地,第二運(yùn)放(U2)的輸出端與第五二極管(D5)的正極相連,所述第五二極管(D5)的負(fù)極通過第二電阻(R2)與第二運(yùn)放(U2)的反相輸入端相連,第二運(yùn)放(U2)的輸出端通過電容(Cl)與表頭相連。
2.根據(jù)權(quán)利要求1所述的一種電壓檢測(cè)電路,其特征在于:所述第五二極管(D5)的正極與第六二極管(D6)的負(fù)極相連,所述第六二極管(D6)的正極與第五二極管(D5)的負(fù)極相連。
【文檔編號(hào)】G01R19/00GK103472277SQ201310414405
【公開日】2013年12月25日 申請(qǐng)日期:2013年9月12日 優(yōu)先權(quán)日:2013年9月12日
【發(fā)明者】王火明 申請(qǐng)人:昆山新金福精密電子有限公司