作過程與實例一中顯示階段SI的a階段的工作過程相同,在此不做贅述。
[0160]在觸控階段S2,CK1 = 0,CK2 = 0,CK3 = 0,CK4 = 0,G1 = 0,G2 = 1,V = O。由于Gl = 0,因此第三開關晶體管T3截止,使得第一節(jié)點A和第二節(jié)點B處于截止狀態(tài)。由于第二節(jié)點B處于浮接狀態(tài)(Floating),由于第二電容C2的自舉作用,為了維持第二電容C2兩端的電壓差,因此第二節(jié)點B的電位保持為高電位,以保證在此階段中第六開關晶體管T6和第七開關晶體管T7均導通;由于第六開關晶體管T6導通并將高電位的第二觸控控制信號G2提供給第三節(jié)點C,因此第三節(jié)點C的電位為高電位;由于第三節(jié)點C的電位為高電位,因此第四開關晶體管T4和第八開關晶體管T8均導通;由于第八開關晶體管T8導通并將低電位的直流信號提供給驅動信號輸出端Output,因此驅動信號輸出端Output輸出低電位掃描信號。
[0161]在顯示階段S3,其中,在 b 階段,CKl = 0,CK2 = 1,CK3 = 0,CK4 = 0,Input = 0,Reset = O0由于Input = 0,因此第一開關晶體管Tl截止;由于Reset = 0,因此第二開關晶體管T2截止;由于CK4 = 0,因此第五開關晶體管T5截止;由于第二節(jié)點B處于浮接狀態(tài)(Floating),根據(jù)第二電容C2的自舉作用,為了維持第二電容C2兩端的電壓差,因此第二節(jié)點B的電位被進一步拉高,以保證在此階段中第六開關晶體管T6和第七開關晶體管T7均導通;由于第六開關晶體管T6導通并將低電位的第二觸控控制信號G2提供給第三節(jié)點C,因此第三節(jié)點C的電位為低電位;由于第三節(jié)點C的電位為低電位,因此第四開關晶體管T4和第八開關晶體管T8均截止;由于第七開關晶體管T7導通并將高電位的第二時鐘信號CK2提供給驅動信號輸出端Output,因此驅動信號輸出端Output輸出高電位掃描信號??梢钥闯鲲@示階段S3的b階段的工作過程與實例一中顯示階段SI的b階段的工作過程相同。
[0162]在c 階段,CKl = 0,CK2 = 0,CK3 = 1,CK4 = 0,Input = 0,Reset = I。由于Input = 0,因此第一開關晶體管Tl截止;由于Reset = 1,因此第二開關晶體管T2導通并將復位信號的電位提供給第一節(jié)點A,因此第一節(jié)點A的電位為高電位;由于由于第一節(jié)點A和第二節(jié)點B處于導通狀態(tài),因此第二節(jié)點B的電位為高電位;由于第二節(jié)點B的電位為高電位,因此第六開關晶體管T6和第七開關晶體管T7均導通;由于第六開關晶體管T6導通并將低電位的第二觸控控制信號G2的電位提供給第三節(jié)點C,因此第三節(jié)點C的電位為低電位;由于第三節(jié)點C的電位為低電位,因此第四開關晶體管T4和第八開關晶體管T8均截止;由于CK4 = 0,因此第五開關晶體管T5截止;由于第七開關晶體管T7導通并將低電位的第二時鐘信號CK2提供給驅動信號輸出端Output,因此,驅動信號輸出端Output輸出低電位掃描信號??梢钥闯鲲@示階段S3的b階段的工作過程與實例一中顯示階段SI的c階段的工作過程相同。
[0163]在d 階段,CKl = 0,CK2 = 0,CK3 = 0,CK4 = 1,Input = 0,Reset = O。由于Input = 0,因此第一開關晶體管Tl截止;由于Reset = 0,因此第二開關晶體管T2截止;由于CK4 = 1,因此第五開關晶體管T5導通;由于第五開關晶體管T5導通并將高電位的第四時鐘信號CK4提供給第三節(jié)點C,因此第三節(jié)點的電位為高電位,第一電容Cl開始充電;由于第三節(jié)點C為高電位,因此第四開關晶體管T4和第八開關晶體管T8均導通;由于第四開關晶體管T4導通并將低電位的直流信號V提供給第一節(jié)點A,因此第一節(jié)點A的電位為低電位;由于第一節(jié)點A和第二節(jié)點B處于導通狀態(tài),因此第二節(jié)點B的電位為低電位;由于第二節(jié)點B的電位為低電位,因此第六開關晶體管T6和第七開關晶體管T7均截止;由于第八開關晶體管T8導通并將低電位的直流信號提供給驅動信號輸出端Output,因此驅動信號輸出端Output輸出低電位掃描信號??梢钥闯鲲@示階段S3的b階段的工作過程與實例一中顯示階段SI的d階段的工作過程相同。
[0164]在d 階段之后,由于 V = O,Gl = 1,G2 = 1,Input = 0,Reset = O。具體工作過程與實例一中顯示階段Si的d階段完成后的工作過程相同,在此不做贅述。
[0165]本發(fā)明實施例提供的上述移位寄存器,僅需八個開關晶體管即可實現(xiàn)在實例一的基礎上在顯示階段SI的a階段和b階段之間插入觸控階段S2,在觸控階段S2開始后,驅動信號輸出端Output輸出保持低電位掃描信號。
[0166]本發(fā)明實施例提供的上述移位寄存器,通過八個開關晶體管,可實現(xiàn)在顯示階段的任意相鄰兩時間段之間插入觸控階段,當在觸控階段時使移位寄存器的驅動信號輸出端輸出直流信號,當觸控階段結束后繼續(xù)執(zhí)行顯示階段的工作狀態(tài)。該移位寄存器不僅結構簡單,有利于窄邊框設計,而且可以實現(xiàn)在任意顯示時間段內插入觸控時間段的功能。
[0167]基于同一發(fā)明構思,本發(fā)明實施例還提供了上述任一種移位寄存器的驅動方法,包括:顯示階段和觸控階段;其中,顯示階段包括第一階段、第二階段、第三階段和第四階段;
[0168]第一階段,輸入模塊在輸入信號的控制下將第一時鐘信號提供給第一節(jié)點;觸控切換模塊在第一觸控控制信號的控制下使第一節(jié)點和第二節(jié)點之間處于導通狀態(tài),并將第一節(jié)點的電位提供給第二節(jié)點;節(jié)點控制模塊在第二節(jié)點的電位控制下將第二觸控控制信號提供給第三節(jié)點;第一輸出模塊在第二節(jié)點的電位控制下將第二時鐘信號提供給驅動信號輸出端;
[0169]第二階段,第二節(jié)點處于浮接狀態(tài),第一輸出模塊使第二節(jié)點與驅動信號輸出端之間的電壓差保持為上一時間段的電壓差,以及在第二節(jié)點的電位控制下將第二時鐘信號提供給驅動信號輸出端;節(jié)點控制模塊在第二節(jié)點的電位控制下將第二觸控控制信號提供給第三節(jié)點;
[0170]第三階段,復位模塊在復位信號的控制下將第三時鐘信號提供給第一節(jié)點;觸控切換模塊在第一觸控控制信號的控制下使第一節(jié)點和第二節(jié)點之間處于導通狀態(tài),并將第一節(jié)點的電位提供給第二節(jié)點;節(jié)點控制模塊在第二節(jié)點的電位控制下將第二觸控控制信號提供給第三節(jié)點;第一輸出模塊在第二節(jié)點的電位控制下將第二時鐘信號提供給驅動信號輸出端;
[0171]第四階段,節(jié)點控制模塊在第四時鐘信號的控制下將第四時鐘信號提供給第三節(jié)點,以及在第三節(jié)點的電位控制下將直流信號提供給第一節(jié)點;觸控切換模塊在第一觸控控制信號的控制下使第一節(jié)點和第二節(jié)點之間處于導通狀態(tài),并將第一節(jié)點的電位提供給第二節(jié)點;第二輸出模塊在第三節(jié)點的電位控制下將直流信號提供給驅動信號輸出端;
[0172]觸控階段,觸控切換模塊在第一觸控控制信號的控制下使第一節(jié)點和第二節(jié)點之間處于截止狀態(tài);第二節(jié)點處于浮接狀態(tài),第一輸出模塊使第二節(jié)點與驅動信號輸出端之間的電壓差保持為上一時間段的電壓差,節(jié)點控制模塊在第二節(jié)點的控制下將第二觸控控制信號提供給第三節(jié)點;或者,第三節(jié)點處于浮接狀態(tài),節(jié)點控制模塊在使其第一端與第三節(jié)點之間的電壓差保持為上一時間段的電壓差;第二輸出模塊用于在第三節(jié)點的電位控制下將直流信號提供給驅動信號輸出端。
[0173]需要說明的是,在本發(fā)明實施例提供的上述驅動方法中,觸控階段可以插入在顯示階段的第一階段、第二階段、第三階段和第四階段任意相鄰的兩階段之間,以及可以插入在顯示階段的第四階段之后,在此不作限定。
[0174]具體地,當將觸控階段插入到第一階段和第二階段之間,或第二階段和第三階段之間,或第三階段和第四階段之間時,觸控切換模塊在第一觸控控制信號的控制下使第一節(jié)點和第二節(jié)點之間處于截止狀態(tài);第二節(jié)點處于浮接狀態(tài),第一輸出模塊使第二節(jié)點與驅動信號輸出端之間的電壓差保持為上一時間段的電壓差,節(jié)點控制模塊在第二節(jié)點的控制下將第二觸控控制信號提供給第三節(jié)點;第二輸出模塊在第三節(jié)點的電位控制下將直流信號提供給驅動信號輸出端。
[0175]當將觸控階段插入到第四階段之后,觸控切換模塊在第一觸控控制信號的控制下使第一節(jié)點和第二節(jié)點之間處于截止狀態(tài);第三節(jié)點處于浮接狀態(tài),節(jié)點控制模塊在使其第一端與第三節(jié)點之間的電壓差保持為上一時間段的電壓差;第二輸出模塊在第三節(jié)點的電位控制下將直流信號提供給驅動信號輸出端。
[0176]基于同一發(fā)明構思,本發(fā)明實施例還提供了一種柵極驅動電路,如圖6所示,包括級聯(lián)的多個移位寄存器-SR⑴、SR (2)…SR (η)…SR (N-1)、SR(N)(共N個移位寄存器,
I彡η彡N),第一級移位寄存器SR(I)的輸入信號Input由起始信號STV輸入,除第一級移位寄存器SR(I)之外,其余各級移位寄存器SR (η)的輸入信號Input均由與其連接的上一級移位寄存器SR(n-l)的驅動信號輸出端0utput_n_l輸出的掃描信號輸入;每一級移位寄存器SR (η)的復位信號Reset由與其連接的下一級移位寄存器SR (η+1)的驅動信號輸出端0utput_n+l輸出的掃描信號輸入。
[0177]具體地,上述柵極驅動電路中的每個移位寄存器的具體結構與本發(fā)明上述移位寄存器在功能和結構上均相同,重復之處不再贅述。
[0178]進一步地,在本發(fā)明提供的上述柵極驅動電路中,第一時鐘信號,第二時鐘信號,第三時鐘信號,第四時鐘信號,第一觸控控制信號,第二觸控控制信號和直流信號均輸入各級移位寄存器中。
[0179]進一步地,在本發(fā)明實施例提供的上述移位寄存器中,如圖6所述,第4n+l級移位寄存器的第一時鐘信號CK1、第4n+2級移位寄存器的第四時鐘信號CK4、第4n+3級移位寄存器的第三時鐘信號CK3、以及第4n+4級移位寄存器的第二時鐘信號CK2均由同一時鐘信號端即第一時鐘信號端ckl輸入;第4n+l級移位寄存器的第二時鐘信號CK2、第4n+2級移位寄存器的第一時鐘信號CK1、第4n+3級移位寄存器的第四時鐘信號CK4、以及第4n+4級移位寄存器的第三時鐘信號CK3均由同一時鐘信號端即第二時鐘信號端ck2輸入;第4n+l級移位寄存器的第三時鐘信號CK3、第4n+2級移位寄存器的第二時鐘信號CK2、第4n+3級移位寄存器的第一時鐘信號CK1、以及第4n+4級移位寄存器的第四時鐘信號CK4均由同一時鐘信號端即第三時鐘信號端ck3輸入;第4n+l級移位寄存器的第四時鐘信號CK4、第4n+2級移位寄存器的第三時鐘信號CK3、第4n+3級移位寄存器的第二時鐘信號CK2、以及第4n+4級移位寄存器的第一時鐘信號CKl均由同一時鐘信號端即第四時鐘信號端ck4輸入。
[0180]以圖6所示的柵極驅動電路的結構為例,下面結合如圖7a所示的時序圖對本發(fā)明實施例提供的上述柵極驅動電路進行正向掃描的工作過程作以描述。
[0181]當在第十二級移位寄存器SR(12)輸出掃描信號之后和第十三級移位寄存器SR(13)輸出掃描信號之前插入觸控階段S2時,如圖7a所示,具體地在觸控階段S2:
[0182]第一級移位寄存器SR(I)的第一節(jié)點A_1的電位、第二節(jié)點B_1的電位和驅動信號輸出端OutputJ的電位均為低電位,第三節(jié)點C_1的電位為高電位;
[0183]第二級移位寄存器SR(2)至第十級移位寄存器SR(1)的具體工作過程與第一級移位寄存器SR(I)的具體工作過程相同,其具體時序在圖7a中未示出;
[0184]第十一級移位寄存器SR(Il)的具體工作過程與實例三在顯示階段SI中c階段和d階段之間插入觸控階段S2的工作過程相似,在觸控階段S2中第一節(jié)點A_ll的電位、第二節(jié)點B_ll的電位和驅動信號輸出端0utput_ll的電位均為低電位,第三節(jié)點C_ll的電位為尚電位;
[0185]第十二級移位寄存器SR(12)的具體工作過程與實例四在顯示階段SI中b階段和c階段之間插入觸控階段S2的工作過程相同,在觸控階段S2中第一節(jié)點A_12的電位和驅動信號輸出端0utput_12的電位均為低電位,第二節(jié)點B_12的電位和第三節(jié)點C_12的電位為高電位;
[0186]第十三級移位寄存器SR(13)的具體工作過程與實例五在顯示階段SI中a階段和b階段之間插入觸控階段S2的工作過程相同,在觸控階段S2中第一節(jié)點A_13的電位和驅動信號輸出端0utput_13的電位均為低電位,第二節(jié)點B_13的電位和第三節(jié)點C_13的電位為高電位;
[0187]第十三級移位寄存器SR(13)以后各級移位寄存器正常輸出掃描信號,直至下一個觸控階段開始或下一幀開始。
[0188]上述柵極驅動電路,在實現(xiàn)柵線雙向掃描時,使每個移位寄存器的輸入模塊與復位模塊的功能進行互換,即相對于正向掃描,在反向掃描時每個移位寄存器的復位模塊作為輸入模塊,復位信號作為輸入信號,每個移位寄存器的輸入模塊作為復位模塊,輸入信號作為復位信號,此時電路的連接關系不發(fā)生改變,只是電路功能發(fā)生了轉變。
[0189]以圖6所示的柵極驅動電路的