045]請參閱圖3,圖3為與圖2所示的移位寄存器單元對應(yīng)的信號時(shí)序圖,下面將結(jié)合圖3并以各個(gè)晶體管為P型晶體管為例,對實(shí)施例二中的移位寄存器單元的驅(qū)動(dòng)方法進(jìn)行說明。需要說明的是,實(shí)施例一中的第一階段包括A-B階段、B-C階段、C-D階段、D-E階段和E-F階段,第二階段包括F-G階段和G-H階段:
[0046]在A-B階段,輸入信號端Input N的信號為高電平信號,第一晶體管Tl的柵極接收輸入信號端Input N的高電平信號,第一晶體管Tl開啟,對上拉控制節(jié)點(diǎn)PU進(jìn)行充電,上拉控制節(jié)點(diǎn)PU的信號為高電平信號;第十一晶體管Tll的柵極接收上拉控制節(jié)點(diǎn)的高電平信號,第十一晶體管Tll開啟,第一時(shí)鐘信號端CLl的信號為低電平信號,移位寄存器單元的本級輸出端OUT N的信號為低電平信號,第十二晶體管T12關(guān)閉,柵極驅(qū)動(dòng)信號端GATE的信號為低電平信號;上拉控制節(jié)點(diǎn)PU的信號為高電平信號,第六晶體管T6開啟,下拉控制節(jié)點(diǎn)ro的信號為低電平信號,第四晶體管T4和第五晶體管T5均關(guān)閉;第十晶體管TlO的柵極接收移位寄存器單元的本級輸出端OUT N的低電平信號,第十晶體管TlO關(guān)閉,故輸出控制節(jié)點(diǎn)PB的信號為高電平信號;第二時(shí)鐘信號端CL2的信號為低電平信號,第十四晶體管T14關(guān)閉,電源功率提供信號端Elvdd的信號為高電平信號;第三時(shí)鐘信號端CL3的信號為高電平信號,第十五晶體管T15開啟,電源使能信號端EM的信號為高電平信號。
[0047]在B-C階段,輸入信號端Input N的信號為低電平信號,第一晶體管Tl關(guān)閉,上拉控制節(jié)點(diǎn)PU保持A-B階段時(shí)的高電平信號;第十一晶體管Tll開啟,第一時(shí)鐘信號端CLl的信號為高電平信號,移位寄存器單元的本級輸出端OUT N的信號為高電平信號,第十二晶體管T12的柵極接收移位寄存器單元的本級輸出端OUT N的高電平信號,第十二晶體管T12開啟,柵極驅(qū)動(dòng)信號端GATE通過第十二晶體管T12接收高電平端VGH的高電平信號,并輸出柵極驅(qū)動(dòng)信號,柵極驅(qū)動(dòng)信號為高電平信號;上拉控制節(jié)點(diǎn)PU的信號為高電平信號,第六晶體管T6開啟,下拉控制節(jié)點(diǎn)ro的信號為低電平信號,第四晶體管T4和第五晶體管T5仍保持關(guān)閉狀態(tài);第十晶體管TlO的柵極接收移位寄存器單元的本級輸出端OUT N的高電平信號,第十晶體管TlO開啟,輸出控制節(jié)點(diǎn)PB的信號為低電平信號;第二時(shí)鐘信號端CL2的信號為高電平信號,第十四晶體管T14開啟,電源功率提供信號端Elvdd輸出電源功率提供信號,電源功率提供信號為低電平信號;第三時(shí)鐘信號端CL3的信號為低電平信號,第十五晶體管T15關(guān)閉,電源使能信號端EM的信號為高電平信號。
[0048]在C-D階段,輸入信號端Input N的信號為高電平信號,第一晶體管Tl開啟,對上拉控制節(jié)點(diǎn)PU進(jìn)行充電,上拉控制節(jié)點(diǎn)的信號為高電平信號;第十一晶體管Tll開啟,第一時(shí)鐘信號端CLl的信號為低電平信號,移位寄存器單元的本級輸出端OUT N的信號為低電平信號,第十二晶體管T12關(guān)閉,柵極驅(qū)動(dòng)信號端GATE的信號保持為B-C階段的高電平信號,即柵極驅(qū)動(dòng)信號端GATE繼續(xù)輸出柵極驅(qū)動(dòng)信號;上拉控制節(jié)點(diǎn)的信號為高電平信號,第六晶體管T6開啟,下拉控制節(jié)點(diǎn)H)的信號為低電平信號,第四晶體管T4和第五晶體管T5均關(guān)閉;第十晶體管TlO的柵極接收移位寄存器單元的本級輸出端OUT N的低電平信號,第十晶體管TlO關(guān)閉,故輸出控制節(jié)點(diǎn)PB的信號為高電平信號;第二時(shí)鐘信號端CL2的信號為高電平信號,第十四晶體管T14開啟,電源功率提供信號端Elvdd的信號為高電平信號;第三時(shí)鐘信號端CL3的信號為低電平信號,第十五晶體管T15關(guān)閉,電源使能信號端EM的信號為高電平信號。
[0049]在D-E階段,輸入信號端Input N的信號為低電平信號,第一晶體管Tl關(guān)閉,上拉控制節(jié)點(diǎn)PU保持C-D階段的高電平信號,第十一晶體管Tll開啟,第一時(shí)鐘信號端CLl的信號為高電平信號,移位寄存器單元的本級輸出端OUT N的信號為高電平信號,第十二晶體管T12的柵極接收移位寄存器單元的本級輸出端OUT N的高電平信號,第十二晶體管T12開啟,柵極驅(qū)動(dòng)信號端GATE通過第十二晶體管T12接收高電平端VGH的高電平信號,并輸出柵極驅(qū)動(dòng)信號,柵極驅(qū)動(dòng)信號為高電平信號;上拉控制節(jié)點(diǎn)PU的信號為高電平信號,第六晶體管T6開啟,下拉控制節(jié)點(diǎn)H)的信號為低電平信號,第四晶體管T4和第五晶體管T5仍保持關(guān)閉狀態(tài);第十晶體管TlO的柵極接收移位寄存器單元的本級輸出端OUT N的高電平信號,第十晶體管TlO開啟,輸出控制節(jié)點(diǎn)PB的信號為低電平信號;第二時(shí)鐘信號端CL2的信號為低電平信號,第十四晶體管T14關(guān)閉,電源功率提供信號端Elvdd的信號為高電平信號;第三時(shí)鐘信號端CL3的信號為高電平信號,第十五晶體管T15開啟,電源使能信號端EM輸出電源使能信號,電源使能信號為低電平信號。
[0050]在E-F階段,輸入信號端Input N的信號為低電平信號,第一晶體管Tl關(guān)閉,上拉控制節(jié)點(diǎn)PU保持D-E階段的高電平信號,第十一晶體管Tll開啟;第一時(shí)鐘信號端CLl的信號為低電平信號,移位寄存器單元的本級輸出端OUT N的信號為低電平信號,第十二晶體管T12關(guān)閉;第四級輸出端OUT N+3的信號為高電平信號,第十三晶體管T13開啟,柵極驅(qū)動(dòng)信號端GATE的信號為低電平信號;上拉控制節(jié)點(diǎn)的信號為高電平信號,第六晶體管T6開啟,下拉控制節(jié)點(diǎn)H)的信號為低電平信號,第四晶體管T4和第五晶體管T5均關(guān)閉;第十晶體管TlO的柵極接收移位寄存器單元的本級輸出端OUT N的低電平信號,第十晶體管TlO關(guān)閉,故輸出控制節(jié)點(diǎn)PB的信號為高電平信號;第二時(shí)鐘信號端CL2的信號為低電平信號,第十四晶體管T14關(guān)閉,電源功率提供信號端Elvdd的信號為高電平信號;第三時(shí)鐘信號端CL3的信號為高電平信號,第十五晶體管T15開啟,電源使能信號端EM的信號為高電平信號。
[0051]在F-G階段,輸入信號端Input N的信號為低電平信號,第一晶體管Tl關(guān)閉;第五級輸出端OUT N+4的信號為高電平信號,第二晶體管T2和第三晶體管T3均開啟,通過第二晶體管T2對移位寄存器單元的本級輸出端OUT N進(jìn)行放電,移位寄存器單元的本級輸出端OUT N復(fù)位至低電平信號,通過第三晶體管T3對上拉控制節(jié)點(diǎn)進(jìn)行放電,上拉控制節(jié)點(diǎn)PU復(fù)位至低電平信號;第六晶體管T6的柵極接收上拉控制節(jié)點(diǎn)的低電平信號,第六晶體管T6關(guān)閉,故下拉控制節(jié)點(diǎn)H)為高電平信號;第四晶體管T4的柵極和第五晶體管T5的柵極接收下拉控制節(jié)點(diǎn)ro的高電平信號,第四晶體管T4和第五晶體管T5均開啟,第四晶體管T4進(jìn)一步對移位寄存器單元的本級輸出端OUT N進(jìn)行放電,第五晶體管T5進(jìn)一步對上拉控制節(jié)點(diǎn)PU進(jìn)行放電;移位寄存器單元的本級輸出端OUT N的信號為低電平信號,第十晶體管TlO關(guān)閉,輸出控制節(jié)點(diǎn)PB為高電平信號;第二時(shí)鐘信號端CL2的信號為高電平信號,第十四晶體管T14開啟,電源功率提供信號端Elvdd的信號為高電平信號;第三時(shí)鐘信號端CL3的信號為低電平信號,第十五晶體管T15關(guān)閉,電源使能信號端EM的信號為高電平信號。
[0052]在G-H階段,輸入信號端Input N的信號為低電平信號,第一晶體管Tl關(guān)閉;第五級輸出端OUT N+4的信號為低電平信號,第二晶體管T2和第三晶體管T3均關(guān)閉,移位寄存器單元的本級輸出端OUT N保持F-G階段的低電平信號,上拉控制節(jié)點(diǎn)I3U保持F-G階段的低電平信號;第六晶體管T6的柵極接收上拉控制節(jié)點(diǎn)的低電平信號,第六晶體管T6關(guān)閉,故下拉控制節(jié)點(diǎn)H)為高電平信號;第四晶體管T4的柵極和第五晶體管T5的柵極接收下拉控制節(jié)點(diǎn)ro的高電平信號,第四晶體管T4和第五晶體管T5均開啟,第四晶體管T4進(jìn)一步對移位寄存器單元的本級輸出端OUT N進(jìn)行放電,第五晶體管T5進(jìn)一步對上拉控制節(jié)點(diǎn)PU進(jìn)行放電;移位寄存器單元的本級輸出端OUT N的信號為低電平信號,第十晶體管TlO關(guān)閉,輸出控制節(jié)點(diǎn)PB為高電平信號;第二時(shí)鐘信號端CL2的信號為高電平信號,第十四晶體管T14開啟,電源功率提供信號端Elvdd的信號為高電平信號;第三時(shí)鐘信號端CL3的信號為低電平信號,第十五晶體管T15關(guān)閉,電源使能信號端EM的信號為高電平信號。
[0053]需要說明的是,第二時(shí)鐘信號端CL2的信號與第三時(shí)鐘信號端CL3的信號互為反相信號;第一時(shí)鐘信號端CLl的信號的頻率與第二時(shí)鐘信號端CL2的信號的頻率不同,優(yōu)選的,第一時(shí)鐘信號端CLl的信號的頻率為第二時(shí)鐘信號端CL2的信號的頻率的2倍。
[0054]實(shí)施例三
[0055]請參閱圖4,本發(fā)明還提供了一種移位寄存器,該移位寄存器包括多級上述實(shí)施例一、二中的移位寄存器單元,其中,前一級移位寄存器單元的本級輸出端連接后一級移位寄存器單元的輸入信號端。比如,如圖4所示,第一級移位寄存器單元UNITl的本級輸出端OUT I連接第二級移位寄存器單元UNIT2的輸入信號端Input 2。
[0056]進(jìn)一步地,所述移位寄存器包括N級上述實(shí)施例一、二中的移位寄存器單元,N為大于或等于4的整數(shù);其中,第i級移位寄存器單元的第一時(shí)鐘信號端CLl與第i+2級移位寄存器單元的第一時(shí)鐘信號端CLl均輸入第一時(shí)鐘信號,第i+Ι級移位寄存器單元的第一時(shí)鐘信號端CLl與第i+3級移位寄存器單元的第一時(shí)鐘信號端CLl均輸入第一時(shí)鐘信號的反相信號;第i級移位寄存器單元的第二時(shí)鐘信號端CL2與第i+Ι級移位寄存器