本發(fā)明涉及顯示技術(shù)領(lǐng)域,特別涉及一種像素電路、顯示面板、顯示裝置及驅(qū)動(dòng)方法。
背景技術(shù):
有機(jī)發(fā)光二極管(Organic Light Emitting Diode,OLED)是當(dāng)今平板顯示器研究領(lǐng)域的熱點(diǎn)之一,與液晶顯示器(Liquid Crystal Display,LCD)相比,OLED顯示器具有低能耗、生產(chǎn)成本低、自發(fā)光、寬視角及響應(yīng)速度快等優(yōu)點(diǎn)。目前,在手機(jī)、平板電腦、數(shù)碼相機(jī)等顯示領(lǐng)域,OLED顯示器已經(jīng)開(kāi)始取代傳統(tǒng)的LCD顯示器。
與LCD利用穩(wěn)定的電壓控制亮度不同,OLED屬于電流驅(qū)動(dòng),需要穩(wěn)定的電流來(lái)控制其發(fā)光。一般OLED顯示器通過(guò)每個(gè)像素中的像素電路中的驅(qū)動(dòng)晶體管向OLED輸出電流,以驅(qū)動(dòng)OLED發(fā)光。然而一般驅(qū)動(dòng)晶體管驅(qū)動(dòng)發(fā)光器件發(fā)光的時(shí)間段較長(zhǎng),導(dǎo)致驅(qū)動(dòng)晶體管的柵極較長(zhǎng)時(shí)間處于某一電壓的作用下,由于驅(qū)動(dòng)晶體管的遲滯現(xiàn)象,導(dǎo)致在進(jìn)行下一個(gè)畫(huà)面顯示時(shí),驅(qū)動(dòng)晶體管的柵極的電壓不能及時(shí)達(dá)到預(yù)定電壓,從而導(dǎo)致顯示畫(huà)面出現(xiàn)殘像的問(wèn)題。
技術(shù)實(shí)現(xiàn)要素:
本發(fā)明實(shí)施例提供一種像素電路、顯示面板、顯示裝置及驅(qū)動(dòng)方法,用以對(duì)驅(qū)動(dòng)晶體管的柵極電壓進(jìn)行補(bǔ)償恢復(fù),以改善驅(qū)動(dòng)晶體管的遲滯現(xiàn)象對(duì)顯示的影響。
因此,本發(fā)明實(shí)施例提供了一種像素電路,包括:電壓補(bǔ)償模塊、電壓輸入模塊、數(shù)據(jù)寫(xiě)入模塊、補(bǔ)償控制模塊、存儲(chǔ)模塊、發(fā)光控制模塊、驅(qū)動(dòng)晶體管以及發(fā)光器件;其中,所述驅(qū)動(dòng)晶體管的第一極與第一電源端相連,并且所述發(fā)光器件的第一端與第二電源端相連;
所述電壓補(bǔ)償模塊用于在復(fù)位信號(hào)的控制下將具有激勵(lì)脈沖的初始化信號(hào)提供給所述驅(qū)動(dòng)晶體管的控制極,并在預(yù)設(shè)時(shí)長(zhǎng)之后將具有預(yù)設(shè)電壓的初始化信號(hào)提供給所述驅(qū)動(dòng)晶體管的控制極;所述激勵(lì)脈沖的電壓與所述預(yù)設(shè)電壓之間具有電壓差;
所述電壓輸入模塊用于在所述復(fù)位信號(hào)的控制下將所述第一電源端的信號(hào)提供給所述第一節(jié)點(diǎn);
所述數(shù)據(jù)寫(xiě)入模塊用于在掃描信號(hào)的控制下將數(shù)據(jù)信號(hào)提供給所述第一節(jié)點(diǎn);
所述補(bǔ)償控制模塊用于在所述掃描信號(hào)的控制下導(dǎo)通所述驅(qū)動(dòng)晶體管的控制極與其第二極,控制所述驅(qū)動(dòng)晶體管處于二極管狀態(tài);
所述存儲(chǔ)模塊用于在所述第一節(jié)點(diǎn)的信號(hào)與所述驅(qū)動(dòng)晶體管的控制極的信號(hào)的控制下進(jìn)行充電或放電,以及在所述驅(qū)動(dòng)晶體管的控制極處于浮接狀態(tài)時(shí)保持所述第一節(jié)點(diǎn)與所述驅(qū)動(dòng)晶體管的控制極之間的電壓差穩(wěn)定;
所述發(fā)光控制模塊用于在發(fā)光控制信號(hào)的控制下將參考信號(hào)提供給所述第一節(jié)點(diǎn)以及將所述驅(qū)動(dòng)晶體管的第二極的信號(hào)提供給所述發(fā)光器件的第二端,以控制所述驅(qū)動(dòng)晶體管驅(qū)動(dòng)所述發(fā)光器件發(fā)光。
優(yōu)選地,在本發(fā)明實(shí)施例提供的上述像素電路中,所述驅(qū)動(dòng)晶體管為P型晶體管,所述激勵(lì)脈沖為具有負(fù)電壓的激勵(lì)脈沖;或者,
所述驅(qū)動(dòng)晶體管為N型晶體管,所述激勵(lì)脈沖為具有正電壓的激勵(lì)脈沖。
優(yōu)選地,在本發(fā)明實(shí)施例提供的上述像素電路中,所述激勵(lì)脈沖包括具有負(fù)電壓的激勵(lì)子脈沖和具有正電壓的激勵(lì)子脈沖;
所述驅(qū)動(dòng)晶體管為P型晶體管,所述激勵(lì)脈沖為先具有所述負(fù)電壓的激勵(lì)子脈沖,再具有所述正電壓的激勵(lì)子脈沖;或者,
所述驅(qū)動(dòng)晶體管為N型晶體管,所述激勵(lì)脈沖為先具有所述正電壓的激勵(lì)子脈沖,再具有所述負(fù)電壓的激勵(lì)子脈沖。
優(yōu)選地,在本發(fā)明實(shí)施例提供的上述像素電路中,所述電壓補(bǔ)償模塊包括:第一開(kāi)關(guān)晶體管;其中,
所述第一開(kāi)關(guān)晶體管的控制極用于接收所述復(fù)位信號(hào),所述第一開(kāi)關(guān)晶體管的第一極用于接收所述初始化信號(hào),所述第一開(kāi)關(guān)晶體管的第二極與所述驅(qū)動(dòng)晶體管的控制極相連。
優(yōu)選地,在本發(fā)明實(shí)施例提供的上述像素電路中,所述電壓輸入模塊包括:第二開(kāi)關(guān)晶體管;其中,
所述第二開(kāi)關(guān)晶體管的控制極用于接收所述復(fù)位信號(hào),所述第二開(kāi)關(guān)晶體管的第一極與所述第一電源端相連,所述第二開(kāi)關(guān)晶體管的第二極與所述第一節(jié)點(diǎn)相連。
優(yōu)選地,在本發(fā)明實(shí)施例提供的上述像素電路中,所述數(shù)據(jù)寫(xiě)入模塊包括:第三開(kāi)關(guān)晶體管;其中,
所述第三開(kāi)關(guān)晶體管的控制極用于接收所述掃描信號(hào),所述第三開(kāi)關(guān)晶體管的第一極用于接收所述數(shù)據(jù)信號(hào),所述第三開(kāi)關(guān)晶體管的第二極與所述第一節(jié)點(diǎn)相連。
優(yōu)選地,在本發(fā)明實(shí)施例提供的上述像素電路中,所述補(bǔ)償控制模塊包括:第四開(kāi)關(guān)晶體管;其中,
所述第四開(kāi)關(guān)晶體管的控制極用于接收所述掃描信號(hào),所述第四開(kāi)關(guān)晶體管的第一極與所述驅(qū)動(dòng)晶體管的控制極相連,所述第四開(kāi)關(guān)晶體管的第二極與所述驅(qū)動(dòng)晶體管的第二極相連。
優(yōu)選地,在本發(fā)明實(shí)施例提供的上述像素電路中,所述發(fā)光控制模塊包括:第五開(kāi)關(guān)晶體管與第六開(kāi)關(guān)晶體管;其中,
所述第五開(kāi)關(guān)晶體管的控制極用于接收所述發(fā)光控制信號(hào),所述第五開(kāi)關(guān)晶體管的第一極用于接收所述參考信號(hào),所述第五開(kāi)關(guān)晶體管的第二極與所述第一節(jié)點(diǎn)相連;
所述第六開(kāi)關(guān)晶體管的控制極用于接收所述發(fā)光控制信號(hào),所述第六開(kāi)關(guān)晶體管的第一極與所述驅(qū)動(dòng)晶體管的第二極相連,所述第六開(kāi)關(guān)晶體管的第二極與所述發(fā)光器件的第二端相連。
優(yōu)選地,在本發(fā)明實(shí)施例提供的上述像素電路中,所述存儲(chǔ)模塊包括:電容;其中,
所述電容的第一端與所述第一節(jié)點(diǎn)相連,第二端與所述驅(qū)動(dòng)晶體管的控制極相連。
相應(yīng)地,本發(fā)明實(shí)施例還提供了一種顯示面板,包括本發(fā)明實(shí)施例提供的上述任一種像素電路。
優(yōu)選地,在本發(fā)明實(shí)施例提供的上述顯示面板中,所述像素電路沿行方向排列,所述顯示面板還包括:顯示驅(qū)動(dòng)芯片;其中,
所述顯示驅(qū)動(dòng)芯片用于根據(jù)所述像素電路中驅(qū)動(dòng)晶體管的類型確定所述初始化信號(hào)的預(yù)設(shè)電壓,并根據(jù)確定的所述預(yù)設(shè)電壓以及所述顯示面板中掃描一行像素電路的時(shí)長(zhǎng)確定所述初始化信號(hào)的激勵(lì)脈沖;并在所述像素電路處于激勵(lì)階段時(shí),向初始化信號(hào)端輸入所述激勵(lì)脈沖;在所述像素電路處于復(fù)位階段時(shí),向所述初始化信號(hào)端輸入所述預(yù)設(shè)電壓。
優(yōu)選地,在本發(fā)明實(shí)施例提供的上述顯示面板中,所述顯示驅(qū)動(dòng)芯片通過(guò)同一信號(hào)線向各所述像素電路輸入所述初始化信號(hào);
所述顯示驅(qū)動(dòng)芯片還用于根據(jù)所述顯示面板中掃描一行像素電路的時(shí)長(zhǎng)確定所述初始化信號(hào)的一個(gè)周期時(shí)長(zhǎng)。
相應(yīng)地,本發(fā)明實(shí)施例還提供了一種顯示裝置,包括本發(fā)明實(shí)施例提供的上述任一種顯示面板。
相應(yīng)地,本發(fā)明實(shí)施例還提供了一種本發(fā)明實(shí)施例提供的上述任一種像素電路的驅(qū)動(dòng)方法,包括:激勵(lì)階段、復(fù)位階段、補(bǔ)償階段以及發(fā)光階段;其中,
在所述激勵(lì)階段,所述電壓補(bǔ)償模塊在所述復(fù)位信號(hào)的控制下將具有所述激勵(lì)脈沖的初始化信號(hào)提供給所述驅(qū)動(dòng)晶體管的控制極;所述電壓輸入模塊在所述復(fù)位信號(hào)的控制下將所述第一電源端的信號(hào)提供給所述第一節(jié)點(diǎn);所述存儲(chǔ)模塊在所述第一節(jié)點(diǎn)的信號(hào)與所述驅(qū)動(dòng)晶體管的控制極的信號(hào)的控制下進(jìn)行放電;
在所述復(fù)位階段,所述電壓補(bǔ)償模塊在所述復(fù)位信號(hào)的控制下將具有所述預(yù)設(shè)電壓的初始化信號(hào)提供給所述驅(qū)動(dòng)晶體管的控制極;所述電壓輸入模塊在所述復(fù)位信號(hào)的控制下將所述第一電源端的信號(hào)提供給所述第一節(jié)點(diǎn);所述存儲(chǔ)模塊在所述第一節(jié)點(diǎn)的信號(hào)與所述驅(qū)動(dòng)晶體管的控制極的信號(hào)的控制下進(jìn)行放電;
在所述補(bǔ)償階段,所述數(shù)據(jù)寫(xiě)入模塊在所述掃描信號(hào)的控制下將所述數(shù)據(jù)信號(hào)提供給所述第一節(jié)點(diǎn);所述補(bǔ)償控制模塊在所述掃描信號(hào)的控制下導(dǎo)通所述驅(qū)動(dòng)晶體管的控制極與其第二極,控制所述驅(qū)動(dòng)晶體管處于二極管狀態(tài);所述存儲(chǔ)模塊在所述第一節(jié)點(diǎn)的信號(hào)與所述驅(qū)動(dòng)晶體管的控制極的信號(hào)的控制下進(jìn)行充電;
在所述發(fā)光階段,所述存儲(chǔ)模塊在所述驅(qū)動(dòng)晶體管的控制極處于浮接狀態(tài)時(shí)保持所述第一節(jié)點(diǎn)與所述驅(qū)動(dòng)晶體管的控制極之間的電壓差穩(wěn)定;所述發(fā)光控制模塊在發(fā)光控制信號(hào)的控制下將所述參考信號(hào)提供給所述第一節(jié)點(diǎn)以及將所述驅(qū)動(dòng)晶體管的第二極的信號(hào)提供給所述發(fā)光器件的第二端,以控制所述驅(qū)動(dòng)晶體管驅(qū)動(dòng)所述發(fā)光器件發(fā)光。
相應(yīng)地,本發(fā)明實(shí)施例還提供了一種本發(fā)明實(shí)施例提供的上述任一種顯示面板的驅(qū)動(dòng)方法,包括:
根據(jù)所述像素電路中驅(qū)動(dòng)晶體管的類型確定所述初始化信號(hào)的預(yù)設(shè)電壓,并根據(jù)確定的所述預(yù)設(shè)電壓以及所述顯示面板中掃描一行像素電路的時(shí)長(zhǎng)確定所述初始化信號(hào)的激勵(lì)脈沖;
在確定所述像素電路處于激勵(lì)階段時(shí),向初始化信號(hào)端輸入所述激勵(lì)脈沖;
在確定所述像素電路處于復(fù)位階段時(shí),向所述初始化信號(hào)端輸入所述預(yù)設(shè)電壓。
本發(fā)明實(shí)施例提供的像素電路、顯示面板、顯示裝置及驅(qū)動(dòng)方法;其中,通過(guò)電壓補(bǔ)償模塊先將具有激勵(lì)脈沖的初始化信號(hào)提供給驅(qū)動(dòng)晶體管的控制極,對(duì)驅(qū)動(dòng)晶體管的控制極的電壓進(jìn)行激勵(lì)以使驅(qū)動(dòng)晶體管的控制極的電壓趨于目標(biāo)電壓值,實(shí)現(xiàn)補(bǔ)償恢復(fù);在預(yù)設(shè)時(shí)長(zhǎng)之后將具有預(yù)設(shè)電壓的初始化信號(hào)提供給驅(qū)動(dòng)晶體管的控制極,以使驅(qū)動(dòng)晶體管的控制極的電壓快速達(dá)到預(yù)設(shè)電壓,從而可以改善由于驅(qū)動(dòng)晶體管的遲滯現(xiàn)象帶來(lái)的顯示殘像問(wèn)題。
附圖說(shuō)明
圖1a為本發(fā)明實(shí)施例提供的像素電路的結(jié)構(gòu)示意圖之一;
圖1b為本發(fā)明實(shí)施例提供的像素電路的結(jié)構(gòu)示意圖之二;
圖2a為本發(fā)明實(shí)施例提供的初始信號(hào)的示意圖之一;
圖2b為本發(fā)明實(shí)施例提供的初始信號(hào)的示意圖之二;
圖3a為本發(fā)明實(shí)施例提供的初始信號(hào)的示意圖之三;
圖3b為本發(fā)明實(shí)施例提供的初始信號(hào)的示意圖之四;
圖4a為圖1a所示的像素電路的具體結(jié)構(gòu)示意圖之一;
圖4b為圖1a所示的像素電路的具體結(jié)構(gòu)示意圖之二;
圖5a為圖1b所示的像素電路的具體結(jié)構(gòu)示意圖之一;
圖5b為圖1b所示的像素電路的具體結(jié)構(gòu)示意圖之二;
圖6a為圖4a所示的像素電路的電路時(shí)序圖;
圖6b為圖5a所示的像素電路的電路時(shí)序圖;
圖7為本發(fā)明實(shí)施例提供的像素電路的驅(qū)動(dòng)方法的流程圖;
圖8為本發(fā)明實(shí)施例提供的顯示面板的檢測(cè)JND值示意圖;
圖9為本發(fā)明實(shí)施例提供的顯示面板的驅(qū)動(dòng)方法的流程圖。
具體實(shí)施方式
為了使本發(fā)明的目的,技術(shù)方案和優(yōu)點(diǎn)更加清楚,下面結(jié)合附圖,對(duì)本發(fā)明實(shí)施例提供的像素電路、顯示面板、顯示裝置及驅(qū)動(dòng)方法的具體實(shí)施方式進(jìn)行詳細(xì)地說(shuō)明。應(yīng)當(dāng)理解,下面所描述的優(yōu)選實(shí)施例僅用于說(shuō)明和解釋本發(fā)明,并不用于限定本發(fā)明。并且在不沖突的情況下,本申請(qǐng)中的實(shí)施例及實(shí)施例中的特征可以相互組合。
本發(fā)明實(shí)施例提供了一種像素電路,如圖1a和圖1b所示,包括:電壓補(bǔ)償模塊1、電壓輸入模塊2、數(shù)據(jù)寫(xiě)入模塊3、補(bǔ)償控制模塊4、存儲(chǔ)模塊5、發(fā)光控制模塊6、驅(qū)動(dòng)晶體管M0以及發(fā)光器件L;其中,驅(qū)動(dòng)晶體管M0的第一極m1與第一電源端VDD相連,并且發(fā)光器件L的第一端與第二電源端VSS相連;
電壓補(bǔ)償模塊1用于在復(fù)位信號(hào)Re的控制下將具有激勵(lì)脈沖的初始化信號(hào)Vint提供給驅(qū)動(dòng)晶體管M0的控制極m0,并在預(yù)設(shè)時(shí)長(zhǎng)之后將具有預(yù)設(shè)電壓的初始化信號(hào)Vint提供給驅(qū)動(dòng)晶體管M0的控制極m0;激勵(lì)脈沖的電壓與預(yù)設(shè)電壓之間具有電壓差;
電壓輸入模塊2用于在復(fù)位信號(hào)Re的控制下將第一電源端VDD的信號(hào)提供給第一節(jié)點(diǎn)A;
數(shù)據(jù)寫(xiě)入模塊3用于在掃描信號(hào)Scan的控制下將數(shù)據(jù)信號(hào)Vdata提供給第一節(jié)點(diǎn)A;
補(bǔ)償控制模塊4用于在掃描信號(hào)Scan的控制下導(dǎo)通驅(qū)動(dòng)晶體管M0的控制極m0與其第二極m2,控制驅(qū)動(dòng)晶體管M0處于二極管狀態(tài);
存儲(chǔ)模塊5用于在第一節(jié)點(diǎn)A的信號(hào)與驅(qū)動(dòng)晶體管M0的控制極m0的信號(hào)的控制下進(jìn)行充電或放電,以及在驅(qū)動(dòng)晶體管M0的控制極m0處于浮接狀態(tài)時(shí)保持第一節(jié)點(diǎn)A與驅(qū)動(dòng)晶體管M0的控制極m0之間的電壓差穩(wěn)定;
發(fā)光控制模塊6用于在發(fā)光控制信號(hào)EM的控制下將參考信號(hào)Vref提供給第一節(jié)點(diǎn)A以及將驅(qū)動(dòng)晶體管M0的第二極m2的信號(hào)提供給發(fā)光器件L的第二端,以控制驅(qū)動(dòng)晶體管M0驅(qū)動(dòng)發(fā)光器件L發(fā)光。
本發(fā)明實(shí)施例提供的上述像素電路,包括:電壓補(bǔ)償模塊、電壓輸入模塊、數(shù)據(jù)寫(xiě)入模塊、補(bǔ)償控制模塊、存儲(chǔ)模塊、發(fā)光控制模塊、驅(qū)動(dòng)晶體管以及發(fā)光器件;其中,通過(guò)電壓補(bǔ)償模塊先將具有激勵(lì)脈沖的初始化信號(hào)提供給驅(qū)動(dòng)晶體管的控制極,對(duì)驅(qū)動(dòng)晶體管的控制極的電壓進(jìn)行激勵(lì)以使驅(qū)動(dòng)晶體管的控制極的電壓趨于目標(biāo)電壓值,實(shí)現(xiàn)補(bǔ)償恢復(fù);在預(yù)設(shè)時(shí)長(zhǎng)之后將具有預(yù)設(shè)電壓的初始化信號(hào)提供給驅(qū)動(dòng)晶體管的控制極,以使驅(qū)動(dòng)晶體管的控制極的電壓快速達(dá)到預(yù)設(shè)電壓,從而可以改善由于驅(qū)動(dòng)晶體管的遲滯現(xiàn)象帶來(lái)的顯示殘像問(wèn)題。并且通過(guò)上述六個(gè)模塊以及驅(qū)動(dòng)晶體管的相互配合,可以使像素電路中的驅(qū)動(dòng)晶體管驅(qū)動(dòng)發(fā)光器件發(fā)光的工作電流僅與數(shù)據(jù)信號(hào)的電壓以及參考信號(hào)的電壓有關(guān),而與驅(qū)動(dòng)晶體管的閾值電壓以及第一電源端的電壓無(wú)關(guān),可以避免驅(qū)動(dòng)晶體管的閾值電壓以及IR Drop對(duì)流過(guò)發(fā)光器件的工作電流的影響,從而使驅(qū)動(dòng)發(fā)光器件發(fā)光的工作電流保持穩(wěn)定,進(jìn)而可以提高顯示裝置中顯示區(qū)域畫(huà)面亮度的均勻性。
在具體實(shí)施時(shí),在本發(fā)明實(shí)施例提供的上述像素電路中,發(fā)光器件的第一端為負(fù)極,發(fā)光器件的第二端為正極。并且,發(fā)光器件一般為有機(jī)電致發(fā)光二極管,其在驅(qū)動(dòng)晶體管處于飽和狀態(tài)時(shí)的電流的作用下實(shí)現(xiàn)發(fā)光。
在具體實(shí)施時(shí),在本發(fā)明實(shí)施例提供的上述像素電路中,第一電源端的電壓Vdd一般為正值,參考信號(hào)的電壓Vref一般為正值。第二電源端的電壓Vss一般接地或?yàn)樨?fù)值。
在具體實(shí)施時(shí),在本發(fā)明實(shí)施例提供的上述像素電路中,如圖1a所示,驅(qū)動(dòng)晶體管M0可以為P型晶體管;其中,該P(yáng)型晶體管的柵極為驅(qū)動(dòng)晶體管M0的控制極m0,源極為驅(qū)動(dòng)晶體管M0的第一極m1,漏極為驅(qū)動(dòng)晶體管M0的第二極m2。并且在P型晶體管處于飽和狀態(tài)時(shí),電流由P型晶體管的源極流向其漏極,P型晶體管的閾值電壓Vth一般為負(fù)值,其寬長(zhǎng)比較小,等效電阻較大。并且初始信號(hào)的預(yù)設(shè)電壓Vint(0)與第一電源端的電壓Vdd需要滿足公式:Vint(0)<Vdd+Vth。
在具體實(shí)施時(shí),在本發(fā)明實(shí)施例提供的上述像素電路中,如圖2a所示,在驅(qū)動(dòng)晶體管M0為P型晶體管時(shí),初始信號(hào)Vint的激勵(lì)脈沖SP為具有負(fù)電壓的激勵(lì)脈沖,即激勵(lì)脈沖SP的有效電壓Vint(SP)小于預(yù)設(shè)電壓Vint(0),例如激勵(lì)脈沖SP的有效電壓可以為-8V,當(dāng)然激勵(lì)脈沖SP的有效電壓也可以設(shè)置為其它滿足條件的電壓,在此不作限定?;蛘?,為了更好的改善驅(qū)動(dòng)晶體管M0的遲滯現(xiàn)象,如圖3a所示,激勵(lì)脈沖SP包括具有負(fù)電壓的激勵(lì)子脈沖SP1和具有正電壓的激勵(lì)子脈沖SP2;在驅(qū)動(dòng)晶體管M0為P型晶體管時(shí),激勵(lì)脈沖SP為先具有負(fù)電壓的激勵(lì)子脈沖SP1,再具有正電壓的激勵(lì)子脈沖SP2。例如負(fù)電壓的激勵(lì)子脈沖SP1的有效電壓可以為-8V,正電壓的激勵(lì)子脈沖SP2的有效電壓可以為8V;當(dāng)然,負(fù)電壓的激勵(lì)子脈沖SP1的有效電壓可以為-5V,正電壓的激勵(lì)子脈沖SP2的有效電壓可以為8V,當(dāng)然正電壓的激勵(lì)子脈沖SP2的有效電壓以及負(fù)電壓的激勵(lì)子脈沖SP1的有效電壓也可以設(shè)置為其它滿足條件的電壓,在此不作限定。并且,如圖2a和圖3a所示,具有激勵(lì)脈沖SP和預(yù)設(shè)電壓Vint(0)的初始信號(hào)Vint也可以為周期信號(hào),其每個(gè)周期的時(shí)長(zhǎng)為由多行像素電路組成的顯示面板進(jìn)行掃描一行像素電路的時(shí)長(zhǎng)。
或者,如圖1b所示,驅(qū)動(dòng)晶體管M0也可以為N型晶體管;其中,N型晶體管的柵極為驅(qū)動(dòng)晶體管M0的控制極m0,源極為驅(qū)動(dòng)晶體管M0的第二極m2,漏極為驅(qū)動(dòng)晶體管M0的第一極m1。并且在N型晶體管處于飽和狀態(tài)時(shí),電流由N型晶體管的漏極流向其源極,N型晶體管的閾值電壓Vth一般為正值,其寬長(zhǎng)比較小,等效電阻較大。并且初始信號(hào)的預(yù)設(shè)電壓Vint(0)與第一電源端的電壓Vdd需要滿足公式:Vint(0)>Vdd+Vth。
在具體實(shí)施時(shí),在本發(fā)明實(shí)施例提供的上述像素電路中,如圖2b所示,在驅(qū)動(dòng)晶體管M0為N型晶體管時(shí),初始信號(hào)的激勵(lì)脈沖SP為具有正電壓的激勵(lì)脈沖,即激勵(lì)脈沖SP的有效電壓Vint(SP)大于預(yù)設(shè)電壓Vint(0),例如,激勵(lì)脈沖SP的有效電壓可以為8v,當(dāng)然激勵(lì)脈沖SP的有效電壓也可以設(shè)置為其它滿足條件的電壓,在此不作限定。或者,為了更好的改善驅(qū)動(dòng)晶體管M0的遲滯現(xiàn)象,如圖3b所示,激勵(lì)脈沖包括具有負(fù)電壓的激勵(lì)子脈沖SP1和具有正電壓的激勵(lì)子脈沖SP2;在驅(qū)動(dòng)晶體管為N型晶體管時(shí),激勵(lì)脈沖SP為先具有正電壓的激勵(lì)子脈沖SP2,再具有負(fù)電壓的激勵(lì)子脈沖SP1。例如負(fù)電壓的激勵(lì)子脈沖SP1的有效電壓可以為-8V,正電壓的激勵(lì)子脈沖SP2的有效電壓可以為8V;當(dāng)然,負(fù)電壓的激勵(lì)子脈沖SP1的有效電壓可以為-5V,正電壓的激勵(lì)子脈沖SP2的有效電壓可以為8V,當(dāng)然正電壓的激勵(lì)子脈沖SP2的有效電壓以及負(fù)電壓的激勵(lì)子脈沖SP1的有效電壓也可以設(shè)置為其它滿足條件的電壓,在此不作限定。并且,如圖2b和圖3b所示,具有激勵(lì)脈沖SP和預(yù)設(shè)電壓Vint(0)的初始信號(hào)Vint也可以為周期信號(hào),其每個(gè)周期的時(shí)長(zhǎng)為由多行像素電路組成的顯示面板進(jìn)行掃描一行像素電路的時(shí)長(zhǎng)。
在具體實(shí)施時(shí),在本發(fā)明實(shí)施例提供的上述像素電路中,預(yù)設(shè)時(shí)長(zhǎng)需要根據(jù)實(shí)際應(yīng)用中復(fù)位信號(hào)的有效脈沖信號(hào)的時(shí)長(zhǎng)確定,例如,復(fù)位信號(hào)的有效脈沖信號(hào)的時(shí)長(zhǎng)為8.7ms,則預(yù)設(shè)時(shí)長(zhǎng)可以設(shè)置為1us,并且每個(gè)周期的時(shí)長(zhǎng)可以為16.7us,當(dāng)然,預(yù)設(shè)時(shí)長(zhǎng)以及每個(gè)周期的時(shí)長(zhǎng)也可以設(shè)置為其它時(shí)長(zhǎng),這需要根據(jù)顯示面板的具體結(jié)構(gòu)來(lái)確定,在此不作限定。
下面結(jié)合具體實(shí)施例,對(duì)本發(fā)明進(jìn)行詳細(xì)說(shuō)明。需要說(shuō)明的是,本實(shí)施例僅是為了更好的解釋本發(fā)明,但不限制本發(fā)明。
具體地,在具體實(shí)施時(shí),在本發(fā)明實(shí)施例提供的上述像素電路中,如圖4a至圖5b所示,電壓補(bǔ)償模塊1具體可以包括:第一開(kāi)關(guān)晶體管M1;其中,
第一開(kāi)關(guān)晶體管M1的控制極用于接收復(fù)位信號(hào)Re,第一開(kāi)關(guān)晶體管M1的第一極用于接收初始化信號(hào)Vint,第一開(kāi)關(guān)晶體管M1的第二極與驅(qū)動(dòng)晶體管M0的控制極m0相連。
在具體實(shí)施時(shí),在本發(fā)明實(shí)施例提供的上述像素電路中,如圖4a和圖5b所示,第一開(kāi)關(guān)晶體管M1可以為P型開(kāi)關(guān)晶體管;或者,如圖4b和圖5a所示,第一開(kāi)關(guān)晶體管M1也可以為N型開(kāi)關(guān)晶體管,在此不作限定。
在具體實(shí)施時(shí),在本發(fā)明實(shí)施例提供的上述像素電路中,第一開(kāi)關(guān)晶體管在復(fù)位信號(hào)的控制下處于導(dǎo)通狀態(tài)時(shí),將初始化信號(hào)提供給驅(qū)動(dòng)晶體管的控制極。
具體地,在具體實(shí)施時(shí),在本發(fā)明實(shí)施例提供的上述像素電路中,如圖4a至圖5b所示,電壓輸入模塊2具體可以包括:第二開(kāi)關(guān)晶體管M2;其中,
第二開(kāi)關(guān)晶體管M2的控制極用于接收復(fù)位信號(hào)Re,第二開(kāi)關(guān)晶體管M2的第一極與第一電源端VDD相連,第二開(kāi)關(guān)晶體管M2的第二極與第一節(jié)點(diǎn)A相連。
在具體實(shí)施時(shí),在本發(fā)明實(shí)施例提供的上述像素電路中,如圖4a和圖5b所示,第二開(kāi)關(guān)晶體管M2可以為P型開(kāi)關(guān)晶體管;或者,如圖4b和圖5a所示,第二開(kāi)關(guān)晶體管M2也可以為N型開(kāi)關(guān)晶體管,在此不作限定。
在具體實(shí)施時(shí),在本發(fā)明實(shí)施例提供的上述像素電路中,第二開(kāi)關(guān)晶體管在復(fù)位信號(hào)的控制下處于導(dǎo)通狀態(tài)時(shí),將第一電源端的信號(hào)提供給第一節(jié)點(diǎn)。
具體地,在具體實(shí)施時(shí),在本發(fā)明實(shí)施例提供的上述像素電路中,如圖4a至圖5b所示,數(shù)據(jù)寫(xiě)入模塊3具體可以包括:第三開(kāi)關(guān)晶體管M3;其中,
第三開(kāi)關(guān)晶體管M3的控制極用于接收掃描信號(hào)Scan,第三開(kāi)關(guān)晶體管M3的第一極用于接收數(shù)據(jù)信號(hào)Vdata,第三開(kāi)關(guān)晶體管M3的第二極與第一節(jié)點(diǎn)A相連。
在具體實(shí)施時(shí),在本發(fā)明實(shí)施例提供的上述像素電路中,如圖4a和圖5b所示,第三開(kāi)關(guān)晶體管M3可以為P型開(kāi)關(guān)晶體管;或者,如圖4b和圖5a所示,第三開(kāi)關(guān)晶體管M3也可以為N型開(kāi)關(guān)晶體管,在此不作限定。
在具體實(shí)施時(shí),在本發(fā)明實(shí)施例提供的上述像素電路中,第三開(kāi)關(guān)晶體管在掃描信號(hào)的控制下處于導(dǎo)通狀態(tài)時(shí),將數(shù)據(jù)信號(hào)提供給第一節(jié)點(diǎn)。
具體地,在具體實(shí)施時(shí),在本發(fā)明實(shí)施例提供的上述像素電路中,如圖4a至圖5b所示,補(bǔ)償控制模塊4具體可以包括:第四開(kāi)關(guān)晶體管M4;其中,
第四開(kāi)關(guān)晶體管M4的控制極用于接收掃描信號(hào)Scan,第四開(kāi)關(guān)晶體管M4的第一極與驅(qū)動(dòng)晶體管M0的控制極m0相連,第四開(kāi)關(guān)晶體管M4的第二極與驅(qū)動(dòng)晶體管M0的第二極m2相連。
在具體實(shí)施時(shí),在本發(fā)明實(shí)施例提供的上述像素電路中,如圖4a和圖5b所示,第四開(kāi)關(guān)晶體管M4可以為P型開(kāi)關(guān)晶體管;或者,如圖4b和圖5a所示,第四開(kāi)關(guān)晶體管M4也可以為N型開(kāi)關(guān)晶體管,在此不作限定。
在具體實(shí)施時(shí),在本發(fā)明實(shí)施例提供的上述像素電路中,第四開(kāi)關(guān)晶體管在掃描信號(hào)的控制下處于導(dǎo)通狀態(tài)時(shí),導(dǎo)通驅(qū)動(dòng)晶體管的控制極與其第二極,由于驅(qū)動(dòng)晶體管的控制極與其第二極相連,因此可以控制驅(qū)動(dòng)晶體管處于二極管狀態(tài)。
具體地,在具體實(shí)施時(shí),在本發(fā)明實(shí)施例提供的上述像素電路中,如圖4a至圖5b所示,發(fā)光控制模塊6具體可以包括:第五開(kāi)關(guān)晶體管M5與第六開(kāi)關(guān)晶體管M6;其中,
第五開(kāi)關(guān)晶體管M5的控制極用于接收發(fā)光控制信號(hào)EM,第五開(kāi)關(guān)晶體管M5的第一極用于接收參考信號(hào)Vref,第五開(kāi)關(guān)晶體管M5的第二極與第一節(jié)點(diǎn)A相連;
第六開(kāi)關(guān)晶體管M6的控制極用于接收發(fā)光控制信號(hào)EM,第六開(kāi)關(guān)晶體管M6的第一極與驅(qū)動(dòng)晶體管M0的第二極m2相連,第六開(kāi)關(guān)晶體管M6的第二極與發(fā)光器件L的第二端相連。
在具體實(shí)施時(shí),在本發(fā)明實(shí)施例提供的上述像素電路中,如圖4a和圖5b所示,第五開(kāi)關(guān)晶體管M5與第六開(kāi)關(guān)晶體管M6可以為P型開(kāi)關(guān)晶體管;或者,如圖4b和圖5a所示,第五開(kāi)關(guān)晶體管M5與第六開(kāi)關(guān)晶體管M6也可以為N型開(kāi)關(guān)晶體管,在此不作限定。
在具體實(shí)施時(shí),在本發(fā)明實(shí)施例提供的上述像素電路中,第五開(kāi)關(guān)晶體管在發(fā)光控制信號(hào)的控制下處于導(dǎo)通狀態(tài)時(shí),將參考信號(hào)提供給第一節(jié)點(diǎn)。第六開(kāi)關(guān)晶體管在發(fā)光控制信號(hào)的控制下處于導(dǎo)通狀態(tài)時(shí),可以導(dǎo)通驅(qū)動(dòng)晶體管的第二極與發(fā)光器件的第二端,從而將驅(qū)動(dòng)晶體管的第二極的信號(hào)提供給發(fā)光器件的第二端。
具體地,在具體實(shí)施時(shí),在本發(fā)明實(shí)施例提供的上述像素電路中,如圖4a至圖5b所示,存儲(chǔ)模塊5具體可以包括:電容C;其中,
電容C的第一端與第一節(jié)點(diǎn)A相連,第二端與驅(qū)動(dòng)晶體管M0的控制極m0相連。
在具體實(shí)施時(shí),在本發(fā)明實(shí)施例提供的上述像素電路中,電容在第一節(jié)點(diǎn)的信號(hào)和驅(qū)動(dòng)晶體管的控制極的信號(hào)的共同控制下進(jìn)行充電;并在第一節(jié)點(diǎn)的信號(hào)和驅(qū)動(dòng)晶體管的控制極的信號(hào)的共同控制下進(jìn)行放電;以及在驅(qū)動(dòng)晶體管的控制極處于浮接狀態(tài)時(shí),保持第一節(jié)點(diǎn)和驅(qū)動(dòng)晶體管的控制極之間的電壓差穩(wěn)定,以將驅(qū)動(dòng)晶體管的閾值電壓Vth和第一電源端的電壓Vdd存儲(chǔ)于驅(qū)動(dòng)晶體管的控制極上。
以上僅是舉例說(shuō)明本發(fā)明實(shí)施例提供的像素電路中電壓補(bǔ)償模塊、電壓輸入模塊、數(shù)據(jù)寫(xiě)入模塊、補(bǔ)償控制模塊、存儲(chǔ)模塊以及發(fā)光控制模塊的具體結(jié)構(gòu),在具體實(shí)施時(shí),電壓補(bǔ)償模塊、電壓輸入模塊、數(shù)據(jù)寫(xiě)入模塊、補(bǔ)償控制模塊、存儲(chǔ)模塊以及發(fā)光控制模塊的具體結(jié)構(gòu)不限于本發(fā)明實(shí)施例提供的上述結(jié)構(gòu),還可以是本領(lǐng)域技術(shù)人員可知的其他結(jié)構(gòu),在此不作限定。
進(jìn)一步地,為了簡(jiǎn)化像素電路的制作工藝流程,在具體實(shí)施時(shí),在本發(fā)明實(shí)施例提供的上述像素電路中,如圖4a所示,在驅(qū)動(dòng)晶體管M0為P型晶體管時(shí),所有的開(kāi)關(guān)晶體管可以均為P型開(kāi)關(guān)晶體管?;蛉鐖D5a所示,在驅(qū)動(dòng)晶體管M0為N型晶體管時(shí),所有的開(kāi)關(guān)晶體管可以均為N型開(kāi)關(guān)晶體管,在此不作限定。
在具體實(shí)施時(shí),在本發(fā)明實(shí)施例提供的上述像素電路中,P型開(kāi)關(guān)晶體管在高電位作用下截止,在低電位作用下導(dǎo)通;N型開(kāi)關(guān)晶體管在高電位作用下導(dǎo)通,在低電位作用下截止。
需要說(shuō)明的是,在本發(fā)明實(shí)施例提供的上述像素電路中,驅(qū)動(dòng)晶體管和開(kāi)關(guān)晶體管可以是薄膜晶體管(TFT,Thin Film Transistor),也可以是金屬氧化物半導(dǎo)體場(chǎng)效應(yīng)管(MOS,Metal Oxide Scmiconductor),在此不作限定。在具體實(shí)施時(shí),這些開(kāi)關(guān)晶體管的控制極作為開(kāi)關(guān)晶體管的柵極,并且這些開(kāi)關(guān)晶體管根據(jù)開(kāi)關(guān)晶體管類型以及信號(hào)端的信號(hào)的不同,可以將第一極作為開(kāi)關(guān)晶體管的源極或漏極,以及將第二極作為開(kāi)關(guān)晶體管的漏極或源極,在此不作限定。并且在描述具體實(shí)施例時(shí),均是以驅(qū)動(dòng)晶體管和開(kāi)關(guān)晶體管為薄膜晶體管為例進(jìn)行說(shuō)明的。
下面以圖4a和圖5a所示的像素電路為例,結(jié)合電路時(shí)序圖對(duì)本發(fā)明實(shí)施例提供的上述像素電路的工作過(guò)程作以描述。下述描述中以1表示高電位,0表示低電位。需要說(shuō)明的是,1和0是邏輯電位,其僅是為了更好的解釋本發(fā)明實(shí)施例的具體工作過(guò)程,而不是在具體實(shí)施時(shí)施加在各開(kāi)關(guān)晶體管的控制極上的電位。
實(shí)施例一、
如圖4a所示,驅(qū)動(dòng)晶體管M0為P型晶體管,所有開(kāi)關(guān)晶體管均為P型晶體管;以圖3a所示的初始化信號(hào)Vint為例,對(duì)應(yīng)的電路時(shí)序圖如圖6a所示。具體地,選取如圖6a所示的輸入時(shí)序圖中的T1、T2、T3以及T4四個(gè)階段。
在T1階段,Scan=1,Re=0,EM1=1。
由于Re=0,因此第一開(kāi)關(guān)晶體管M1與第二開(kāi)關(guān)晶體管M2均導(dǎo)通。由于Scan=1,因此第三開(kāi)關(guān)晶體管M3和第四開(kāi)關(guān)晶體管M4均截止。由于EM1=1,因此第五開(kāi)關(guān)晶體管M5和第六開(kāi)關(guān)晶體管M6均截止。導(dǎo)通的第二開(kāi)關(guān)晶體管M2將第一電源端VDD的信號(hào)提供給第一節(jié)點(diǎn)。導(dǎo)通的第一開(kāi)關(guān)晶體管M1將具有激勵(lì)脈沖的初始化信號(hào)Vint提供給驅(qū)動(dòng)晶體管M0的柵極,對(duì)驅(qū)動(dòng)晶體管M0的柵極的電壓進(jìn)行激勵(lì)以使驅(qū)動(dòng)晶體管M0的柵極的電壓趨于目標(biāo)電壓值。電容C根據(jù)第一節(jié)點(diǎn)A的信號(hào)以后驅(qū)動(dòng)晶體管M0的信號(hào)進(jìn)行放電復(fù)位。
在T2階段,Scan=1,Re=0,EM1=1。
由于Re=0,因此第一開(kāi)關(guān)晶體管M1與第二開(kāi)關(guān)晶體管M2均導(dǎo)通。由于Scan=1,因此第三開(kāi)關(guān)晶體管M3和第四開(kāi)關(guān)晶體管M4均截止。由于EM1=1,因此第五開(kāi)關(guān)晶體管M5和第六開(kāi)關(guān)晶體管M6均截止。導(dǎo)通的第二開(kāi)關(guān)晶體管M2將第一電源端VDD的信號(hào)提供給第一節(jié)點(diǎn)A。導(dǎo)通的第一開(kāi)關(guān)晶體管M1將具有預(yù)設(shè)電壓Vint(0)的初始化信號(hào)Vint提供給驅(qū)動(dòng)晶體管M0的柵極,對(duì)驅(qū)動(dòng)晶體管M0的柵極進(jìn)行復(fù)位。
在T3階段,Scan=0,Re=1,EM1=1。
由于Scan=0,因此第三開(kāi)關(guān)晶體管M3和第四開(kāi)關(guān)晶體管M4均導(dǎo)通。由于Re=1,因此第一開(kāi)關(guān)晶體管M1與第二開(kāi)關(guān)晶體管M2均截止。由于EM1=1,因此第五開(kāi)關(guān)晶體管M5和第六開(kāi)關(guān)晶體管M6均截止。導(dǎo)通的第三開(kāi)關(guān)晶體管M3將數(shù)據(jù)信號(hào)Vdata提供給第一節(jié)點(diǎn)A,使第一節(jié)點(diǎn)A的電壓為Vdata,即電容C第一端的電壓為Vdata。導(dǎo)通的第四開(kāi)關(guān)晶體管M4使驅(qū)動(dòng)晶體管M0的柵極與其漏極導(dǎo)通,控制驅(qū)動(dòng)晶體管M0處于二極管狀態(tài),由于處于二極管連接狀態(tài)的驅(qū)動(dòng)晶體管M0以及導(dǎo)通的第四開(kāi)關(guān)晶體管M4可以使第一電源端VDD對(duì)電容C進(jìn)行充電,直至驅(qū)動(dòng)晶體管M0的柵極的電壓變?yōu)閂dd+Vth為止,即電容C第二端的電壓為Vdd+Vth。此時(shí)電容C兩端的電壓差為:Vdata-Vdd-Vth。
在T4階段,Scan=1,Re=1,EM1=0。
由于EM1=0,因此第五開(kāi)關(guān)晶體管M5和第六開(kāi)關(guān)晶體管M6均導(dǎo)通。由于Scan=1,因此第三開(kāi)關(guān)晶體管M3和第四開(kāi)關(guān)晶體管M4均截止。由于Re=1,因此第一開(kāi)關(guān)晶體管M1與第二開(kāi)關(guān)晶體管M2均截止。導(dǎo)通的第五開(kāi)關(guān)晶體管M5將參考信號(hào)Vref提供給第一節(jié)點(diǎn)A,因此第一節(jié)點(diǎn)A的電壓為Vref。由于第一開(kāi)關(guān)晶體管M1和第四開(kāi)關(guān)晶體管M4均截止,因此驅(qū)動(dòng)晶體管M0的柵極處于浮接狀態(tài),即電容C的第二端處于浮接狀態(tài)。根據(jù)電容C的電荷在跳變前后的電荷守恒原則,為了保持電容C兩端的電壓差仍為:Vdata-Vdd-Vth,因此電容C的第二端的電壓跳變?yōu)椋篤ref-Vdata+Vdd+Vth,即驅(qū)動(dòng)晶體管M0的柵極的電壓為:Vref-Vdata+Vdd+Vth。并且此時(shí)驅(qū)動(dòng)晶體管M0處于飽和狀態(tài),驅(qū)動(dòng)晶體管M0的源極的電壓為Vdd,根據(jù)飽和狀態(tài)電流特性可知,流過(guò)驅(qū)動(dòng)晶體管M0且用于驅(qū)動(dòng)發(fā)光器件L發(fā)光的工作電流IL滿足公式:IL=K(Vgs-Vth)2=K[(Vref-Vdata+Vdd+Vth-Vdd)-Vth]2=K(Vref-Vdata)2;其中,Vgs為驅(qū)動(dòng)晶體管M0的柵源電壓;K為結(jié)構(gòu)參數(shù),相同結(jié)構(gòu)中此數(shù)值相對(duì)穩(wěn)定,可以算作常量。通過(guò)上式可知,驅(qū)動(dòng)晶體管M0處于飽和狀態(tài)時(shí)的電流僅與參考信號(hào)Vref的電壓Vref和數(shù)據(jù)信號(hào)Vdata的電壓Vdata相關(guān),而與驅(qū)動(dòng)晶體管M0的閾值電壓Vth以及第一電源端VDD的電壓Vdd無(wú)關(guān),可以解決由于驅(qū)動(dòng)晶體管M0的工藝制程以及長(zhǎng)時(shí)間的操作造成的閾值電壓Vth漂移,以及IR Drop對(duì)流過(guò)發(fā)光器件的電流的影響,從而使發(fā)光器件L的工作電流保持穩(wěn)定,實(shí)現(xiàn)發(fā)光穩(wěn)定。
實(shí)施例二、
如圖5a所示,驅(qū)動(dòng)晶體管M0為N型晶體管,所有開(kāi)關(guān)晶體管均為N型晶體管;以圖3b所示的初始化信號(hào)Vint為例,對(duì)應(yīng)的電路時(shí)序圖如圖6b所示。具體地,選取如圖6b所示的輸入時(shí)序圖中的T1、T2、T3以及T4四個(gè)階段。
在T1階段,Scan=0,Re=1,EM1=0。
由于Re=1,因此第一開(kāi)關(guān)晶體管M1與第二開(kāi)關(guān)晶體管M2均導(dǎo)通。由于Scan=0,因此第三開(kāi)關(guān)晶體管M3和第四開(kāi)關(guān)晶體管M4均截止。由于EM1=0,因此第五開(kāi)關(guān)晶體管M5和第六開(kāi)關(guān)晶體管M6均截止。導(dǎo)通的第二開(kāi)關(guān)晶體管M2將第一電源端VDD的信號(hào)提供給第一節(jié)點(diǎn)。導(dǎo)通的第一開(kāi)關(guān)晶體管M1將具有激勵(lì)脈沖的初始化信號(hào)Vint提供給驅(qū)動(dòng)晶體管M0的柵極,對(duì)驅(qū)動(dòng)晶體管M0的柵極的電壓進(jìn)行激勵(lì)以使驅(qū)動(dòng)晶體管M0的柵極的電壓趨于目標(biāo)電壓值。電容C根據(jù)第一節(jié)點(diǎn)A的信號(hào)以后驅(qū)動(dòng)晶體管M0的信號(hào)進(jìn)行放電復(fù)位。
在T2階段,Scan=0,Re=1,EM1=0。
由于Re=1,因此第一開(kāi)關(guān)晶體管M1與第二開(kāi)關(guān)晶體管M2均導(dǎo)通。由于Scan=0,因此第三開(kāi)關(guān)晶體管M3和第四開(kāi)關(guān)晶體管M4均截止。由于EM1=0,因此第五開(kāi)關(guān)晶體管M5和第六開(kāi)關(guān)晶體管M6均截止。導(dǎo)通的第二開(kāi)關(guān)晶體管M2將第一電源端VDD的信號(hào)提供給第一節(jié)點(diǎn)A。導(dǎo)通的第一開(kāi)關(guān)晶體管M1將具有預(yù)設(shè)電壓Vint(0)的初始化信號(hào)Vint提供給驅(qū)動(dòng)晶體管M0的柵極,對(duì)驅(qū)動(dòng)晶體管M0的柵極進(jìn)行復(fù)位。
在T3階段,Scan=1,Re=0,EM1=0。
由于Scan=1,因此第三開(kāi)關(guān)晶體管M3和第四開(kāi)關(guān)晶體管M4均導(dǎo)通。由于Re=0,因此第一開(kāi)關(guān)晶體管M1與第二開(kāi)關(guān)晶體管M2均截止。由于EM1=0,因此第五開(kāi)關(guān)晶體管M5和第六開(kāi)關(guān)晶體管M6均截止。導(dǎo)通的第三開(kāi)關(guān)晶體管M3將數(shù)據(jù)信號(hào)Vdata提供給第一節(jié)點(diǎn)A,使第一節(jié)點(diǎn)A的電壓為Vdata,即電容C第一端的電壓為Vdata。導(dǎo)通的第四開(kāi)關(guān)晶體管M4使驅(qū)動(dòng)晶體管M0的柵極與其源極導(dǎo)通,控制驅(qū)動(dòng)晶體管M0處于二極管狀態(tài),由于處于二極管連接狀態(tài)的驅(qū)動(dòng)晶體管M0以及導(dǎo)通的第四開(kāi)關(guān)晶體管M4可以使第一電源端VDD對(duì)電容C進(jìn)行充電,直至驅(qū)動(dòng)晶體管M0的柵極的電壓變?yōu)閂dd+Vth為止,即電容C第二端的電壓為Vdd+Vth。此時(shí)電容C兩端的電壓差為:Vdata-Vdd-Vth。
在T4階段,Scan=0,Re=0,EM1=1。
由于EM1=1,因此第五開(kāi)關(guān)晶體管M5和第六開(kāi)關(guān)晶體管M6均導(dǎo)通。由于Scan=0,因此第三開(kāi)關(guān)晶體管M3和第四開(kāi)關(guān)晶體管M4均截止。由于Re=0,因此第一開(kāi)關(guān)晶體管M1與第二開(kāi)關(guān)晶體管M2均截止。導(dǎo)通的第五開(kāi)關(guān)晶體管M5將參考信號(hào)Vref提供給第一節(jié)點(diǎn)A,因此第一節(jié)點(diǎn)A的電壓為Vref。由于第一開(kāi)關(guān)晶體管M1和第四開(kāi)關(guān)晶體管M4均截止,因此驅(qū)動(dòng)晶體管M0的柵極處于浮接狀態(tài),即電容C的第二端處于浮接狀態(tài)。根據(jù)電容C的電荷在跳變前后的電荷守恒原則,為了保持電容C兩端的電壓差仍為:Vdata-Vdd-Vth,因此電容C的第二端的電壓跳變?yōu)椋篤ref-Vdata+Vdd+Vth,即驅(qū)動(dòng)晶體管M0的柵極的電壓為:Vref-Vdata+Vdd+Vth。并且此時(shí)驅(qū)動(dòng)晶體管M0處于飽和狀態(tài),驅(qū)動(dòng)晶體管M0的漏極的電壓為Vdd,根據(jù)飽和狀態(tài)電流特性可知,流過(guò)驅(qū)動(dòng)晶體管M0且用于驅(qū)動(dòng)發(fā)光器件L發(fā)光的工作電流IL滿足公式:IL=K(Vgd-Vth)2=K[(Vref-Vdata+Vdd+Vth-Vdd)-Vth]2=K(Vref-Vdata)2;其中,Vgd為驅(qū)動(dòng)晶體管M0的柵漏電壓;K為結(jié)構(gòu)參數(shù),相同結(jié)構(gòu)中此數(shù)值相對(duì)穩(wěn)定,可以算作常量。通過(guò)上式可知,驅(qū)動(dòng)晶體管M0處于飽和狀態(tài)時(shí)的電流僅與參考信號(hào)Vref的電壓Vref和數(shù)據(jù)信號(hào)Vdata的電壓Vdata相關(guān),而與驅(qū)動(dòng)晶體管M0的閾值電壓Vth以及第一電源端VDD的電壓Vdd無(wú)關(guān),可以解決由于驅(qū)動(dòng)晶體管M0的工藝制程以及長(zhǎng)時(shí)間的操作造成的閾值電壓Vth漂移,以及IR Drop對(duì)流過(guò)發(fā)光器件的電流的影響,從而使發(fā)光器件L的工作電流保持穩(wěn)定,實(shí)現(xiàn)發(fā)光穩(wěn)定。
在本發(fā)明實(shí)施例一和實(shí)施例二中,由于在T1階段,對(duì)驅(qū)動(dòng)晶體管的柵極施加一個(gè)激勵(lì)脈沖,可以使驅(qū)動(dòng)晶體管的柵極的電壓趨于目標(biāo)電壓值,從而在T2階段時(shí),驅(qū)動(dòng)晶體管的柵極的電壓可以快速的達(dá)到預(yù)設(shè)電壓的電壓值,從而可以改善驅(qū)動(dòng)晶體管的遲滯現(xiàn)象,降低其響應(yīng)時(shí)間。
基于同一發(fā)明構(gòu)思,本發(fā)明實(shí)施例還提供了一種本發(fā)明實(shí)施例提供的上述任一種像素電路的驅(qū)動(dòng)方法,如圖7所示,包括:激勵(lì)階段、復(fù)位階段、補(bǔ)償階段以及發(fā)光階段;其中,
S701、在激勵(lì)階段,電壓補(bǔ)償模塊在復(fù)位信號(hào)的控制下將具有激勵(lì)脈沖的初始化信號(hào)提供給驅(qū)動(dòng)晶體管的控制極;電壓輸入模塊在復(fù)位信號(hào)的控制下將第一電源端的信號(hào)提供給第一節(jié)點(diǎn);存儲(chǔ)模塊在第一節(jié)點(diǎn)的信號(hào)與驅(qū)動(dòng)晶體管的控制極的信號(hào)的控制下進(jìn)行放電;
S702、在復(fù)位階段,電壓補(bǔ)償模塊在復(fù)位信號(hào)的控制下將具有預(yù)設(shè)電壓的初始化信號(hào)提供給驅(qū)動(dòng)晶體管的控制極;電壓輸入模塊在復(fù)位信號(hào)的控制下將第一電源端的信號(hào)提供給第一節(jié)點(diǎn);存儲(chǔ)模塊在第一節(jié)點(diǎn)的信號(hào)與驅(qū)動(dòng)晶體管的控制極的信號(hào)的控制下進(jìn)行放電;
S703、在補(bǔ)償階段,數(shù)據(jù)寫(xiě)入模塊在掃描信號(hào)的控制下將數(shù)據(jù)信號(hào)提供給第一節(jié)點(diǎn);補(bǔ)償控制模塊在掃描信號(hào)的控制下導(dǎo)通驅(qū)動(dòng)晶體管的控制極與其第二極,控制驅(qū)動(dòng)晶體管處于二極管狀態(tài);存儲(chǔ)模塊在第一節(jié)點(diǎn)的信號(hào)與驅(qū)動(dòng)晶體管的控制極的信號(hào)的控制下進(jìn)行充電;
S704、在發(fā)光階段,存儲(chǔ)模塊在驅(qū)動(dòng)晶體管的控制極處于浮接狀態(tài)時(shí)保持第一節(jié)點(diǎn)與驅(qū)動(dòng)晶體管的控制極之間的電壓差穩(wěn)定;發(fā)光控制模塊在發(fā)光控制信號(hào)的控制下將參考信號(hào)提供給第一節(jié)點(diǎn)以及將驅(qū)動(dòng)晶體管的第二極的信號(hào)提供給發(fā)光器件的第二端,以控制驅(qū)動(dòng)晶體管驅(qū)動(dòng)發(fā)光器件發(fā)光。
本發(fā)明實(shí)施例提供的上述驅(qū)動(dòng)方法,在激勵(lì)階段通過(guò)先將具有激勵(lì)脈沖的初始化信號(hào)提供給驅(qū)動(dòng)晶體管的控制極,對(duì)驅(qū)動(dòng)晶體管的控制極的電壓進(jìn)行激勵(lì)以使驅(qū)動(dòng)晶體管的控制極的電壓趨于目標(biāo)電壓值,實(shí)現(xiàn)補(bǔ)償恢復(fù);在復(fù)位階段將具有預(yù)設(shè)電壓的初始化信號(hào)提供給驅(qū)動(dòng)晶體管的控制極,以使驅(qū)動(dòng)晶體管的控制極的電壓快速達(dá)到預(yù)設(shè)電壓,從而可以改善由于驅(qū)動(dòng)晶體管的遲滯現(xiàn)象帶來(lái)的顯示殘像問(wèn)題。
基于同一發(fā)明構(gòu)思,本發(fā)明實(shí)施例還提供了一種顯示面板,包括:本發(fā)明實(shí)施例提供的上述任一種像素電路。該顯示面板解決問(wèn)題的原理與前述的像素電路相似,因此該顯示面板的實(shí)施可以參見(jiàn)上述像素電路的實(shí)施,重復(fù)之處不再贅述。
在具體實(shí)施時(shí),在本發(fā)明實(shí)施例提供的上述顯示面板中,像素電路沿行方向排列,顯示面板還包括:顯示驅(qū)動(dòng)芯片;其中,
顯示驅(qū)動(dòng)芯片用于根據(jù)像素電路中驅(qū)動(dòng)晶體管的類型確定初始化信號(hào)的預(yù)設(shè)電壓,并根據(jù)確定的預(yù)設(shè)電壓以及顯示面板中掃描一行像素電路的時(shí)長(zhǎng)確定初始化信號(hào)的激勵(lì)脈沖;并在像素電路處于激勵(lì)階段時(shí),向初始化信號(hào)端輸入激勵(lì)脈沖;在像素電路處于復(fù)位階段時(shí),向初始化信號(hào)端輸入預(yù)設(shè)電壓。這樣可以根據(jù)顯示面板的具體結(jié)構(gòu)對(duì)像素電路輸入對(duì)應(yīng)的激勵(lì)脈沖和預(yù)設(shè)電壓。
在具體實(shí)施時(shí),在本發(fā)明實(shí)施例提供的上述顯示面板中,在確定驅(qū)動(dòng)晶體管為P型晶體管時(shí),初始信號(hào)的激勵(lì)脈沖為具有負(fù)電壓的激勵(lì)脈沖,即激勵(lì)脈沖的有效電壓小于預(yù)設(shè)電壓,例如激勵(lì)脈沖SP的有效電壓可以為-8V,當(dāng)然激勵(lì)脈沖SP的有效電壓也可以設(shè)置為其它滿足條件的電壓,在此不作限定?;蛘?,為了更好的改善驅(qū)動(dòng)晶體管的遲滯現(xiàn)象,激勵(lì)脈沖包括具有負(fù)電壓的激勵(lì)子脈沖和具有正電壓的激勵(lì)子脈沖;在確定驅(qū)動(dòng)晶體管為P型晶體管時(shí),激勵(lì)脈沖為先具有負(fù)電壓的激勵(lì)子脈沖,再具有正電壓的激勵(lì)子脈沖。例如負(fù)電壓的激勵(lì)子脈沖的有效電壓可以為-8V,正電壓的激勵(lì)子脈沖的有效電壓可以為8V;當(dāng)然,負(fù)電壓的激勵(lì)子脈沖的有效電壓也可以為-5V,正電壓的激勵(lì)子脈沖的有效電壓也可以為8V,當(dāng)然正電壓的激勵(lì)子脈沖的有效電壓以及負(fù)電壓的激勵(lì)子脈沖的有效電壓也可以設(shè)置為其它滿足條件的電壓,在此不作限定。
或者,在具體實(shí)施時(shí),在本發(fā)明實(shí)施例提供的上述像素電路中,在確定驅(qū)動(dòng)晶體管M0為N型晶體管時(shí),初始信號(hào)的激勵(lì)脈沖為具有正電壓的激勵(lì)脈沖,即激勵(lì)脈沖的有效電壓大于預(yù)設(shè)電壓,例如,激勵(lì)脈沖的有效電壓可以為8v,當(dāng)然激勵(lì)脈沖的有效電壓也可以設(shè)置為其它滿足條件的電壓,在此不作限定?;蛘撸瑸榱烁玫母纳乞?qū)動(dòng)晶體管的遲滯現(xiàn)象,激勵(lì)脈沖包括具有負(fù)電壓的激勵(lì)子脈沖和具有正電壓的激勵(lì)子脈沖;在確定驅(qū)動(dòng)晶體管為N型晶體管時(shí),激勵(lì)脈沖為先具有正電壓的激勵(lì)子脈沖,再具有負(fù)電壓的激勵(lì)子脈沖。例如負(fù)電壓的激勵(lì)子脈沖的有效電壓可以為-8V,正電壓的激勵(lì)子脈沖的有效電壓可以為8V;當(dāng)然,負(fù)電壓的激勵(lì)子脈沖的有效電壓也可以為-5V,正電壓的激勵(lì)子脈沖的有效電壓也可以為8V,當(dāng)然正電壓的激勵(lì)子脈沖的有效電壓以及負(fù)電壓的激勵(lì)子脈沖的有效電壓也可以設(shè)置為其它滿足條件的電壓,在此不作限定。
在具體實(shí)施時(shí),在本發(fā)明實(shí)施例提供的上述顯示面板中,顯示驅(qū)動(dòng)芯片通過(guò)同一信號(hào)線向各像素電路輸入初始化信號(hào);
顯示驅(qū)動(dòng)芯片還用于根據(jù)顯示面板中掃描一行像素電路的時(shí)長(zhǎng)確定初始化信號(hào)的一個(gè)周期時(shí)長(zhǎng)。當(dāng)然顯示驅(qū)動(dòng)芯片也可以通過(guò)與各像素電路一一對(duì)應(yīng)的信號(hào)線向各像素電路輸入初始化信號(hào)。
一般顯示面板的刷新頻率包括:50HZ、60HZ或120Hz等,并且不同型號(hào)的顯示面板包括的屏幕分辨率也不同,其中屏幕分辨率例如為HD(High Definition,高清)、FHD(Full High Definition,全高清)、QHD(Quarter High Definition,高清的)。因此,不同型號(hào)的顯示面板掃描一行像素電路的時(shí)長(zhǎng)也不同。在顯示面板的型號(hào)為HD時(shí),以圖3a所示的初始化信號(hào)為例,預(yù)設(shè)時(shí)長(zhǎng)預(yù)設(shè)時(shí)長(zhǎng)可以設(shè)置為2us,其中具有負(fù)電壓的激勵(lì)子脈沖的時(shí)長(zhǎng)為1us,具有正電壓的激勵(lì)子脈沖的時(shí)長(zhǎng)為1us,并且每個(gè)周期的時(shí)長(zhǎng)可以為16.7us。在實(shí)際應(yīng)用中,顯示面板掃描一行像素電路的時(shí)長(zhǎng)需要根據(jù)實(shí)際應(yīng)用環(huán)境來(lái)確定,在此不作限定。
在具體實(shí)施時(shí),在本發(fā)明實(shí)施例提供的上述顯示面板中,顯示面板可以為有機(jī)電致發(fā)光顯示面板。
一般顯示面板通過(guò)JND(Just Noticeable Difference,最小可覺(jué)差)值來(lái)表示其顯示的效果,并且在JND值小于或等于0.004時(shí),人眼將難以覺(jué)察到顯示面板在顯示相鄰兩幀畫(huà)面時(shí)的殘像問(wèn)題。以顯示面板包括圖4a所示的像素電路為例,對(duì)該顯示面板進(jìn)行檢測(cè),得到調(diào)整前后的JND值,如圖8所示,其中,橫坐標(biāo)代表時(shí)間,縱坐標(biāo)代表JND值,S1代表檢測(cè)現(xiàn)有技術(shù)中以直流恒定電壓為初始化信號(hào)的顯示面板的JND曲線,S2代表本發(fā)明實(shí)施例提供的顯示面板的JND曲線。可以看出,S2曲線在10s時(shí)JND值就可以達(dá)到0.005,而S1曲線在將近30s時(shí)JND值才能偶爾達(dá)到0.005,S2曲線相比S1曲線下降的快,因此S2曲線相比S1曲線可以較快的達(dá)到0.004,說(shuō)明本發(fā)明實(shí)施例通過(guò)在顯示面板中的像素電路處于激勵(lì)階段時(shí),向初始化信號(hào)端輸入激勵(lì)脈沖,從而可以對(duì)驅(qū)動(dòng)晶體管的控制極輸入激勵(lì)脈沖,對(duì)驅(qū)動(dòng)晶體管的控制進(jìn)行激勵(lì)以使驅(qū)動(dòng)晶體管的控制極的電壓趨于目標(biāo)電壓值,實(shí)現(xiàn)補(bǔ)償恢復(fù);在像素電路處于復(fù)位階段時(shí),向初始化信號(hào)端輸入預(yù)設(shè)電壓,從而使像素電路中的驅(qū)動(dòng)晶體管的控制極的電壓為預(yù)設(shè)電壓,相比現(xiàn)有技術(shù)中的顯示面板可以改善顯示面板由于驅(qū)動(dòng)晶體管的遲滯現(xiàn)象帶來(lái)的顯示殘像問(wèn)題。
基于同一發(fā)明構(gòu)思,本發(fā)明實(shí)施例還提供了一種本發(fā)明實(shí)施例提供的上述任一種顯示面板的驅(qū)動(dòng)方法,如圖9所示,包括:
S901、根據(jù)像素電路中驅(qū)動(dòng)晶體管的類型確定初始化信號(hào)的預(yù)設(shè)電壓,并根據(jù)確定的預(yù)設(shè)電壓以及顯示面板中掃描一行像素電路的時(shí)長(zhǎng)確定初始化信號(hào)的激勵(lì)脈沖;
S902、在確定像素電路處于激勵(lì)階段時(shí),向初始化信號(hào)端輸入激勵(lì)脈沖;
S903、在確定像素電路處于復(fù)位階段時(shí),向初始化信號(hào)端輸入預(yù)設(shè)電壓。
本發(fā)明實(shí)施例提供的上述驅(qū)動(dòng)方法,通過(guò)像素電路中驅(qū)動(dòng)晶體管的類型可以確定得到初始化信號(hào)的預(yù)設(shè)電壓,并根據(jù)確定的預(yù)設(shè)電壓以及顯示面板中掃描一行像素電路的時(shí)長(zhǎng)可以確定得到初始化信號(hào)的激勵(lì)脈沖,在像素電路處于激勵(lì)階段時(shí),向初始化信號(hào)端輸入激勵(lì)脈沖,從而可以對(duì)驅(qū)動(dòng)晶體管的控制極輸入激勵(lì)脈沖,對(duì)驅(qū)動(dòng)晶體管的控制進(jìn)行激勵(lì)以使驅(qū)動(dòng)晶體管的控制極的電壓趨于目標(biāo)電壓值,實(shí)現(xiàn)補(bǔ)償恢復(fù);在像素電路處于復(fù)位階段時(shí),向初始化信號(hào)端輸入預(yù)設(shè)電壓,從而使像素電路中的驅(qū)動(dòng)晶體管的控制極的電壓為預(yù)設(shè)電壓,從而可以改善顯示面板由于驅(qū)動(dòng)晶體管的遲滯現(xiàn)象帶來(lái)的顯示殘像問(wèn)題。
基于同一發(fā)明構(gòu)思,本發(fā)明實(shí)施例還提供了一種顯示裝置,包括本發(fā)明實(shí)施例提供的上述顯示面板。該顯示裝置可以為:手機(jī)、平板電腦、電視機(jī)、顯示器、筆記本電腦、數(shù)碼相框、導(dǎo)航儀等任何具有顯示功能的產(chǎn)品或部件。對(duì)于該顯示裝置的其它必不可少的組成部分均為本領(lǐng)域的普通技術(shù)人員應(yīng)該理解具有的,在此不做贅述,也不應(yīng)作為對(duì)本發(fā)明的限制。該顯示裝置的實(shí)施可以參見(jiàn)上述像素電路的實(shí)施例,重復(fù)之處不再贅述。
本發(fā)明實(shí)施例提供的像素電路、顯示面板、顯示裝置及驅(qū)動(dòng)方法;包括:電壓補(bǔ)償模塊、電壓輸入模塊、數(shù)據(jù)寫(xiě)入模塊、補(bǔ)償控制模塊、存儲(chǔ)模塊、發(fā)光控制模塊、驅(qū)動(dòng)晶體管以及發(fā)光器件;其中,通過(guò)電壓補(bǔ)償模塊先將具有激勵(lì)脈沖的初始化信號(hào)提供給驅(qū)動(dòng)晶體管的控制極,對(duì)驅(qū)動(dòng)晶體管的控制極的電壓進(jìn)行激勵(lì)以使驅(qū)動(dòng)晶體管的控制極的電壓趨于目標(biāo)電壓值,實(shí)現(xiàn)補(bǔ)償恢復(fù);在預(yù)設(shè)時(shí)長(zhǎng)之后將具有預(yù)設(shè)電壓的初始化信號(hào)提供給驅(qū)動(dòng)晶體管的控制極,以使驅(qū)動(dòng)晶體管的控制極的電壓快速達(dá)到預(yù)設(shè)電壓,從而可以改善由于驅(qū)動(dòng)晶體管的遲滯現(xiàn)象帶來(lái)的顯示殘像問(wèn)題。并且本發(fā)明實(shí)施例提供的像素電路、顯示面板、顯示裝置及驅(qū)動(dòng)方法;還可以通過(guò)上述六個(gè)模塊以及驅(qū)動(dòng)晶體管的相互配合,可以使像素電路中的驅(qū)動(dòng)晶體管驅(qū)動(dòng)發(fā)光器件發(fā)光的工作電流僅與數(shù)據(jù)信號(hào)的電壓以及參考信號(hào)的電壓有關(guān),而與驅(qū)動(dòng)晶體管的閾值電壓以及第一電源端的電壓無(wú)關(guān),可以避免驅(qū)動(dòng)晶體管的閾值電壓以及IR Drop對(duì)流過(guò)發(fā)光器件的工作電流的影響,從而使驅(qū)動(dòng)發(fā)光器件發(fā)光的工作電流保持穩(wěn)定,進(jìn)而可以提高顯示面板中顯示畫(huà)面亮度的均勻性。
顯然,本領(lǐng)域的技術(shù)人員可以對(duì)本發(fā)明進(jìn)行各種改動(dòng)和變型而不脫離本發(fā)明的精神和范圍。這樣,倘若本發(fā)明的這些修改和變型屬于本發(fā)明權(quán)利要求及其等同技術(shù)的范圍之內(nèi),則本發(fā)明也意圖包含這些改動(dòng)和變型在內(nèi)。