專利名稱:用于發(fā)送和接收數(shù)據(jù)位的裝置和方法
技術(shù)領(lǐng)域:
本發(fā)明涉及用于發(fā)送和接收和數(shù)據(jù)位的裝置和方法。
背景技術(shù):
本申請要求于2008年3月20日提交的韓國專利申請No. 2008-0025771和于2008年12月18日提交的韓國專利申請No. 10-2008-0129463的優(yōu)先權(quán)和權(quán)益,以引證方式將其內(nèi)容整體合并于此。
由國家半導(dǎo)體公司(National Semiconductor Corporation)公開的點 對點差分信號傳輸(PPDS)是顯示器的定時控制器與數(shù)據(jù)驅(qū)動器之間的
一種常規(guī)接口技術(shù)。
圖1是例示PPDS的圖。參照圖1,在定時控制器1與各數(shù)據(jù)驅(qū)動器 2之間連接有獨立數(shù)據(jù)線3。與常規(guī)的抑制擺幅差分信號傳輸(RSDS) 和微型低電壓差分信號傳輸(LVDS)相比,PPDS的優(yōu)點是具有電磁干 擾(EMI)更小和信號線的總數(shù)更少。在定時控制器1與數(shù)據(jù)驅(qū)動器2 之間連接有時鐘線4和負(fù)載線5。時鐘線4和負(fù)載線5共同與數(shù)據(jù)驅(qū)動器 2相連接。因為將差分信號傳輸用于發(fā)送數(shù)據(jù)信號和時鐘信號,所以每一 條數(shù)據(jù)線3和對應(yīng)一條時鐘線4構(gòu)成差分對。
上述點對點差分信號傳輸(PPDS)具有一些缺點。 第一,PPDS要求與數(shù)據(jù)線獨立的時鐘線。具體地說,由于時鐘信號 通過與數(shù)據(jù)信號的線路不同的線路從定時控制器發(fā)送到數(shù)據(jù)驅(qū)動器,所 以需要用于發(fā)送時鐘信號的時鐘線。因此,增加了布線的復(fù)雜度和顯示 器的生產(chǎn)成本。
第二,在PPDS中,通過時鐘線發(fā)送的高頻時鐘信號導(dǎo)致電磁千擾 (EMI)分量的增加。
第三,在PPDS中,當(dāng)通過數(shù)據(jù)線發(fā)送的數(shù)據(jù)信號與通過時鐘線發(fā)送的時鐘信號之間存在偏移(skew)時,在數(shù)據(jù)采樣處理期間可能出錯。
發(fā)明內(nèi)容
本發(fā)明致力于提供一種用于在不需要獨立時鐘線的情況下與時鐘信 號一起發(fā)送數(shù)據(jù)的裝置和方法。
本發(fā)明還致力于提供一種用于與時鐘信號一起發(fā)送數(shù)據(jù)并由此防止 從獨立時鐘線生成EMI分量的裝置和方法。
本發(fā)明還致力于提供一種用于與時鐘信號一起發(fā)送數(shù)據(jù)并由此解決 偏移、相對抖動等問題的裝置和方法。
根據(jù)本發(fā)明的一個方面, 一種用于發(fā)送和接收數(shù)據(jù)位的裝置包括 發(fā)送器,其被構(gòu)造成生成與數(shù)據(jù)位相對應(yīng)并且具有周期性跳轉(zhuǎn)的發(fā)送信
號;數(shù)據(jù)線,其被構(gòu)造成發(fā)送所述生成的發(fā)送信號;以及接收器,其被
構(gòu)造成根據(jù)通過所述數(shù)據(jù)線發(fā)送的所述發(fā)送信號(以下稱為"接收信號") 的周期性跳轉(zhuǎn)而生成接收時鐘信號,根據(jù)所述生成的接收時鐘信號對所 述接收信號進(jìn)行采樣以恢復(fù)所述數(shù)據(jù)位。
根據(jù)本發(fā)明的另一方面, 一種發(fā)送和接收數(shù)據(jù)位的方法包括以下步
驟生成與數(shù)據(jù)位相對應(yīng)并具有周期性跳轉(zhuǎn)的發(fā)送信號;通過數(shù)據(jù)線來
發(fā)送所述生成的發(fā)送信號;根據(jù)通過所述數(shù)據(jù)線發(fā)送的所述發(fā)送信號(以 下稱為"接收信號")的所述周期性跳轉(zhuǎn)而生成接收時鐘信號;以及根據(jù) 所述生成的接收時鐘信號對所述接收信號進(jìn)行采樣以恢復(fù)所述數(shù)據(jù)位。
通過參照附圖對本發(fā)明的示例性實施方式的詳細(xì)描述,對于本領(lǐng)域 普通技術(shù)人員來說,本發(fā)明的上述和其它目的、特征以及優(yōu)點將變得更
清楚,在附圖中
圖1是例示根據(jù)常規(guī)技術(shù)的作為數(shù)據(jù)通信方法的點對點差分信號傳
輸(PPDS)的圖2是根據(jù)本發(fā)明的一個示例性實施方式的用于發(fā)送和接收數(shù)據(jù)位 的裝置的框圖;圖3例示了與數(shù)據(jù)位相對應(yīng)的并且具有周期性跳轉(zhuǎn)的發(fā)送信號的一 個示例;
圖4是圖2的發(fā)送器的框圖5是圖2的接收器的框圖6例示了圖5的時鐘發(fā)生器的一個示例;
圖7是圖6的主信號的定時圖8例示了圖5的時鐘發(fā)生器的另一個示例;
圖9例示了圖5的時鐘發(fā)生器的又一個示例;
圖10是圖9的主信號的定時圖11例示了圖9的跳轉(zhuǎn)檢測器;
圖12例示了圖5的時鐘發(fā)生器的又一個示例;以及
圖13例示了圖12的跳轉(zhuǎn)檢測器。
具體實施例方式
下面參照附圖對本發(fā)明進(jìn)行更充分的描述,附圖中示出了本發(fā)明的 示例性實施方式。然而,本發(fā)明可以按許多不同形式來具體實施,而不 應(yīng)視為限于在此闡述的示例性實施方式。相反,提供這些示例性實施方 式是為了充分公開,足以使本領(lǐng)域技術(shù)人員完全能夠具體實施和實踐本 發(fā)明。
圖2是根據(jù)本發(fā)明的一個示例性實施方式的用于發(fā)送和接收數(shù)據(jù)位 的裝置的框圖。
參照圖2,該裝置包括發(fā)送器IO、數(shù)據(jù)線20以及接收器30。 發(fā)送器10生成與數(shù)據(jù)位相對應(yīng)并且具有周期性跳轉(zhuǎn)的發(fā)送信號。這 些數(shù)據(jù)位可以包括各種信息。作為一個示例,這些數(shù)據(jù)位可以包括圖像 數(shù)據(jù)。作為另一個示例,這些數(shù)據(jù)位可以包括各種控制數(shù)據(jù)。作為又一 個示例,這些數(shù)據(jù)位可以包括用于檢錯和/或糾錯的數(shù)據(jù)。這些周期性跳 轉(zhuǎn)可以例如通過每L個數(shù)據(jù)位插入一個偽比特(dummy bit)而生成(其 中,L是等于或大于二的整數(shù))。
數(shù)據(jù)線20向接收器30發(fā)送由發(fā)送器10生成的發(fā)送信號。為了對該發(fā)送信號進(jìn)行發(fā)送,可以使用采用一條線的單端(single-ended)信號傳
輸或采用兩條線的諸如低壓差分信號傳輸(LVDS)之類的差分信號傳輸。
接收器30通過數(shù)據(jù)線20接收發(fā)送信號(下文中稱為"接收信號"),
并且根據(jù)該接收信號的周期性跳轉(zhuǎn)而生成接收時鐘信號。接收器30根據(jù)
所生成的接收時鐘信號對接收信號進(jìn)行采樣,由此恢復(fù)數(shù)據(jù)位。
圖3例示了與數(shù)據(jù)位相對應(yīng)并且具有周期性跳轉(zhuǎn)的發(fā)送信號的示例。
參照圖3,要通過數(shù)據(jù)線20發(fā)送的數(shù)據(jù)位是二進(jìn)制形式的
"10101100100011100"。在通過數(shù)據(jù)線20實際發(fā)送的發(fā)送信號的數(shù)據(jù)位
中插入偽比特。當(dāng)數(shù)據(jù)線20為差分對時,通過該差分對來發(fā)送由實線表
示的發(fā)送信號和由虛線表示的發(fā)送信號。當(dāng)數(shù)據(jù)線20為單線時,通過該
單線發(fā)送由實線表示的發(fā)送信號和由虛線表示的發(fā)送信號這二者中的一 個。
在圖3中,(a)例示了每八個數(shù)據(jù)位插入一個偽比特、特別是當(dāng)該 偽比特具有與緊接著該偽比特之前的數(shù)據(jù)位不同的值時的一個示例。
參照圖3的(a),第一偽比特具有與緊接著該第一偽比特之前的數(shù) 據(jù)位的值"1"不同的值"0"。第二偽比特具有與緊接著該第二偽比特之 前的數(shù)據(jù)位的值"1"不同的值"0"。第三偽比特具有與緊接著該第三偽 比特之前的數(shù)據(jù)位的值"0"不同的值"1"。當(dāng)以這種方式插入偽比特時, 在如圖3的(a)中所示的發(fā)送信號中出現(xiàn)周期性跳轉(zhuǎn)。周期性跳轉(zhuǎn)是上 升跳轉(zhuǎn)還是下降跳轉(zhuǎn)由緊接著偽比特之前的數(shù)據(jù)位決定。因此,當(dāng)連續(xù) 發(fā)送數(shù)據(jù)位時,出現(xiàn)上升和下降跳轉(zhuǎn)。
圖3的(b)例示了每八個數(shù)據(jù)位插入一個偽比特、特別是當(dāng)該偽比 特具有與緊接著該偽比特之后的數(shù)據(jù)位不同的值時的一個示例。
參照圖3的(b),第一偽比特具有與緊接著該第一偽比特之后的數(shù) 據(jù)位的值"1"不同的值"0"。第二偽比特具有與緊接著該第二偽比特之 后的數(shù)據(jù)位的值"1"不同的值"0"。第三偽比特具有與緊接著該第三偽 比特之后的數(shù)據(jù)位的值"0"不同的值"1"。當(dāng)以這種方式插入偽比特時, 在如圖3的(b)所示的發(fā)送信號中出現(xiàn)周期性跳轉(zhuǎn)。周期性跳轉(zhuǎn)是上升 跳轉(zhuǎn)還是下降跳轉(zhuǎn)由緊接著偽比特之后的數(shù)據(jù)位決定。因此,當(dāng)連續(xù)發(fā)送數(shù)據(jù)位時,出現(xiàn)上升和下降跳轉(zhuǎn)。
圖3的(c)例示了其中每八個數(shù)據(jù)位插入兩個偽比特的示例。兩個 插入的偽比特具有特定值。當(dāng)以這種方式插入偽比特時,在如圖3的(c) 所示發(fā)送信號中出現(xiàn)周期性跳轉(zhuǎn)。該周期性跳轉(zhuǎn)是上升跳轉(zhuǎn)還是下降跳 轉(zhuǎn)由這些特定值決定。當(dāng)這些特定值是如圖3的(c)所示的二進(jìn)制形式 的"01"時,僅連續(xù)出現(xiàn)上升跳轉(zhuǎn)。與圖3的(c)不同,當(dāng)這些特定值 為"10"時,僅連續(xù)出現(xiàn)下降跳轉(zhuǎn)。當(dāng)如上所述每L個數(shù)據(jù)位插入兩個 偽比特時,與每L個數(shù)據(jù)位插入一個偽比特的情況相比,簡化了接收器 30 (特別是包括在接收器30中的相位檢測器)的結(jié)構(gòu),但工作頻率增大。
圖4是圖2的發(fā)送器的框圖。
參照圖4,發(fā)送器10包括偽比特插入器11和驅(qū)動器12。 該偽比特插入器11對數(shù)據(jù)位進(jìn)行接收,并且通過在接收的數(shù)據(jù)位中 周期性地插入一個或更多個(例如,兩個)偽比特來生成發(fā)送位。發(fā)送 信號具有由所插入的一個或更多個偽比特而造成的周期性跳轉(zhuǎn)。
偽比特插入器11包括反轉(zhuǎn)器16和并串轉(zhuǎn)換器17。反轉(zhuǎn)器16對由八 個位組成的數(shù)據(jù)位中用數(shù)據(jù)位[l]表示的一個數(shù)據(jù)位的值進(jìn)行反轉(zhuǎn)。并串 轉(zhuǎn)換器17并行接收九個位,SP,由八個位組成的用數(shù)據(jù)位[8:1]表示的數(shù) 據(jù)位和由一個位組成的反轉(zhuǎn)器16的輸出位。并串轉(zhuǎn)換器17按順序逐個 輸出所接收的九個位。例如,當(dāng)用數(shù)據(jù)位[8:1]表示的數(shù)據(jù)位為二進(jìn)制形 式的"01011001"時,并串轉(zhuǎn)換器17并行接收"010110010",并且按順
序輸出"o"、 "r,、 "o"、 "r、 "r,、 "o"、 "o"、 "r,以及"o"。這樣,
使用反轉(zhuǎn)器16和并串轉(zhuǎn)換器17,偽比特插入器11可以生成其中每八個 數(shù)據(jù)位插入一個偽比特并且該偽比特的值與緊接著該偽比特之前的數(shù)據(jù) 位的值不同的發(fā)送位。
為了生成其中每八個數(shù)據(jù)位插入一個偽比特并且該偽比特的值與緊 接著該偽比特之后的數(shù)據(jù)位的值不同的發(fā)送信號,與圖4不同,并串轉(zhuǎn) 換器17接收用數(shù)據(jù)位[8]表示的最高數(shù)據(jù)位的反轉(zhuǎn)位和用數(shù)據(jù)位[8:1]表示
的數(shù)據(jù)位,首先輸出該反轉(zhuǎn)位,接著從最高位開始按順序輸出用數(shù)據(jù)位 [8:1]表示的數(shù)據(jù)位。為了生成其中每八個數(shù)據(jù)位插入兩個偽比特的發(fā)送信號,與圖4不 同,并串轉(zhuǎn)換器17接收用數(shù)據(jù)位[8:1]表示的數(shù)據(jù)位和特定偽比特(例如, 二進(jìn)制形式的"01"),從最高位開始按順序輸出用數(shù)據(jù)位[8:1]表示的數(shù) 據(jù)位,隨后從最高位開始按順序輸出特定偽比特。
驅(qū)動器12輸出與發(fā)送位相對應(yīng)的發(fā)送信號(例如,LVDS信號)。 向數(shù)據(jù)線20施加從驅(qū)動器12輸出的發(fā)送信號。
圖5是圖2的接收器的框圖。
參照圖5,接收器30包括時鐘發(fā)生器31和采樣器32。 時鐘發(fā)生器31通過數(shù)據(jù)線20對接收信號進(jìn)行接收,并根據(jù)該接收 信號的周期性跳轉(zhuǎn)而生成接收時鐘信號。因此,該接收時鐘信號具有與 該接收信號的周期性跳轉(zhuǎn)相對應(yīng)的周期。作為一個示例,該接收時鐘信 號具有與周期性跳轉(zhuǎn)相同的周期,并且可以由具有不同相位的L個時鐘
組成(L是兩個連續(xù)的周期性跳轉(zhuǎn)之間存在的數(shù)據(jù)位的數(shù)量)。在這種情 況下,采樣器32使用L個時鐘對L個數(shù)據(jù)位進(jìn)行采樣。作為另一個示例, 該接收時鐘信號可以由具有與具有周期性跳轉(zhuǎn)的頻率(周期性跳轉(zhuǎn)的周 期的倒數(shù))的整數(shù)倍(例如,當(dāng)每L個數(shù)據(jù)位插入M個偽比特時的(L + M)倍)相對應(yīng)的頻率的一個時鐘組成。在這種情況下,采樣器32使用 一個時鐘對L個數(shù)據(jù)位進(jìn)行采樣。
采樣器32根據(jù)接收時鐘信號對接收信號進(jìn)行采樣,以恢復(fù)數(shù)據(jù)位。 圖6例示了圖5的時鐘發(fā)生器的一個示例,而圖7是圖6的主信號 的定時圖。
參照圖6和圖7,時鐘發(fā)生器31包括跳轉(zhuǎn)檢測器610、使能信號 發(fā)生器620、參考時鐘信號發(fā)生器630以及延遲鎖定環(huán)(DLL) 640。參 考時鐘信號發(fā)生器630包括邏輯與(conjunction)單元632和觸發(fā)器 (flip-flop) 634,而DLL640包括相位檢測器642、環(huán)路濾波器644以及 延遲線646。
跳轉(zhuǎn)檢測器610對接收信號進(jìn)行接收并檢測該接收信號的跳轉(zhuǎn)。例 如,跳轉(zhuǎn)檢測器610延遲該接收信號,隨后對該接收信號和該經(jīng)過延遲 的接收信號執(zhí)行異或(exclusive disjunction),由此檢測接收信號的跳轉(zhuǎn)。
10使能信號發(fā)生器620生成使能信號EN,該使能信號EN使得參考時 鐘信號發(fā)生器630能夠根據(jù)通過跳轉(zhuǎn)檢測器610檢測到的接收信號的幾 個跳轉(zhuǎn)中的偽比特造成的周期性跳轉(zhuǎn)而工作,以生成參考時鐘信號。
作為一個示例,假定執(zhí)行周期性跳轉(zhuǎn)時的時間點為T,周期性跳轉(zhuǎn)的 周期為P,并且在P期間接收的位的數(shù)量為N (假設(shè)兩個連續(xù)的周期性跳 轉(zhuǎn)之間存在的數(shù)據(jù)位的數(shù)量為L,并且兩個連續(xù)的周期性跳轉(zhuǎn)之間存在的 至少一個偽比特的數(shù)量為M,則N等于L + M),則使能信號EN的開始 時間點T一START和使能信號EN的結(jié)束時間點T一END滿足下面的等式1:
<formula>formula see original document page 11</formula>
如果開始時間點T—START小于或等于[T- (P/N)],或者結(jié)束時間 點T—£,大于或等于[丁+ (P/N)],則在施加使能信號EN時,在接收
信號中存在除了該周期性跳轉(zhuǎn)以外的不希望的跳轉(zhuǎn)。另外,如果開始時 間點TLSTART大于T,或者結(jié)束時間點T—END小于T,則在施加使能 信號EN時不會出現(xiàn)周期性跳轉(zhuǎn)。圖7例示了開始時間點T一START為[T -(P/2N)]而結(jié)束時間點T—£,為[丁+ (P/2N)]的情況。
作為另一個示例,當(dāng)存在周期性跳轉(zhuǎn)的位之前還包括一個偽比特時, 施加使能信號EN的開始時間點可能會提前。因此,使能信號EN的開始 時間點T—START和使能信號EN的結(jié)束時間點T一END滿足下面的等式2:
<formula>formula see original document page 11</formula>
使能信號發(fā)生器620根據(jù)可以從DLL 640獲得的幾個延遲時鐘中的 至少一個來生成使能信號EN。圖6例示了使能信號發(fā)生器620接收從第 一反轉(zhuǎn)器II輸出的第一延遲時鐘DC1和從第十七反轉(zhuǎn)器117輸出的第十 七延遲時鐘DC17的一個示例。第一延遲時鐘DC1是通過將輸入DLL 640 的信號延遲(P / 2N)而獲得,第十七延遲時鐘DC17通過將輸入DLL 640 的信號延遲-(P/2N)而獲得。作為一個示例,使能信號發(fā)生器620使用設(shè)置-復(fù)位(SR)鎖存器 622。在這種情況下,第十七延遲時鐘DC17可以是SR鎖存器622的S 輸入,第一延遲時鐘DC1可以是SR鎖存器622的R輸入,而SR鎖存 器622的Q輸出可以是使能信號EN。作為另一個示例,使能信號發(fā)生器 620具有反轉(zhuǎn)器和邏輯與單元。在這種情況下,第十七延遲時鐘DC17被 反轉(zhuǎn),并對反轉(zhuǎn)后的第十七延遲時鐘與第一延遲時鐘DC1執(zhí)行邏輯與, 從而可以生成使能信號EN。
參考時鐘信號發(fā)生器630生成與跳轉(zhuǎn)檢測器610檢測到的接收信號 的幾個跳轉(zhuǎn)中的偽比特而造成的周期性跳轉(zhuǎn)相對應(yīng)的參考時鐘信號。
邏輯與單元632對跳轉(zhuǎn)檢測器610檢測到的接收信號的跳轉(zhuǎn)與使能 信號發(fā)生器620生成的使能信號EN的跳轉(zhuǎn)執(zhí)行邏輯與,以僅向觸發(fā)器 634的時鐘端子CLK輸入由于跳轉(zhuǎn)檢測器610檢測到的接收信號的跳轉(zhuǎn) 中的偽比特而造成的周期性跳轉(zhuǎn)。
觸發(fā)器634可以是正沿觸發(fā)D觸發(fā)器。將與位"1 "相對應(yīng)的信號(例 如,電源電壓VDD)輸入到觸發(fā)器634的輸入端子D,將來自邏輯與單 元632的輸出輸入到時鐘端子CLK,而將DLL 640生成的幾個延遲時鐘 中的一個輸入到復(fù)位端子RS。自從作為參考時鐘信號的輸入到時鐘端子 CLK的信號的上升沿出現(xiàn)時起,觸發(fā)器634輸出"1",隨后在將"l"輸 入到復(fù)位端子RS之后,觸發(fā)器634輸出"0"。
DLL 640根據(jù)從觸發(fā)器634接收的參考時鐘信號而生成接收時鐘信 號。相位檢測器642對參考時鐘信號的跳轉(zhuǎn)與反饋時鐘信號FC的跳轉(zhuǎn)之 間的相位差進(jìn)行檢測,并且向環(huán)路濾波器644輸出與檢測到的相位差成 比例的電壓信號。環(huán)路濾波器644去除或減小從相位檢測器642輸出的 電壓信號的高頻分量,由此生成控制電壓。
延遲線646根據(jù)控制電壓對參考時鐘信號進(jìn)行延遲,由此生成接收 時鐘信號。延遲線646具有多個反轉(zhuǎn)器Il到118。根據(jù)從環(huán)路濾波器644 輸入的控制電壓來調(diào)節(jié)各反轉(zhuǎn)器Il到118的延遲。例如,當(dāng)控制電壓增 大時,可以減小各反轉(zhuǎn)器I1至IJI18的延遲。各反轉(zhuǎn)器Il至IJI18具有大約 (P/2N)的延遲。將分別從第三、第五、第七、第九、第十一、第十三、第十五以及第十七反轉(zhuǎn)器D、 15、 17、 19、 111、 113、 U5以及I17輸出的 第三、第五、第七、第九、第十一、第十三、第十五以及第十七延遲時 鐘DC3、 DC5、 DC7、 DC9、 DCll、 DC13、 DC15以及DC17作為接收 時鐘信號輸出到采樣器32。
為了在其中施加使能信號EN的周期內(nèi)定位參考時鐘信號的上升沿, 參考時鐘信號要求初始同步。對于參考時鐘信號的初始同步,雖然發(fā)送 器10不向接收器30發(fā)送與數(shù)據(jù)位相對應(yīng)并且具有周期性跳轉(zhuǎn)的發(fā)送信 號,但是它需要向接收器30發(fā)送具有與發(fā)送信號的周期性跳轉(zhuǎn)的周期相 對應(yīng)的周期(例如,相同周期)的發(fā)送時鐘信號。該發(fā)送時鐘信號可以 通過與數(shù)據(jù)線20獨立的線或者通過數(shù)據(jù)線20發(fā)送。
具體地說,在初期,發(fā)送器10生成發(fā)送時鐘信號,并通過數(shù)據(jù)線 20將其發(fā)送到接收器30。例如,發(fā)送器10可以向圖4所示用數(shù)據(jù)位[8:1] 表示的數(shù)據(jù)位重復(fù)地施加特定值(例如,"11110000"),由此生成具有與 發(fā)送信號的周期性跳轉(zhuǎn)同周期和同相位的發(fā)送時鐘信號。接收器30根據(jù) 接收的發(fā)送時鐘信號對參考時鐘信號的相位和接收時鐘信號的相位進(jìn)行 調(diào)節(jié)。
在接收器30獲得初始同步之后,發(fā)送器10通過數(shù)據(jù)線20向接收器 30發(fā)送與數(shù)據(jù)位相對應(yīng)并且具有周期性跳轉(zhuǎn)的發(fā)送信號。 圖8例示了圖5的時鐘發(fā)生器的另一個示例。
用圖8中例示的時鐘發(fā)生器替換圖6中例示的時鐘發(fā)生器,從而接 收器30可以根據(jù)接收的發(fā)送時鐘信號而獲得初始同步。
與圖6的時鐘發(fā)生器31相比,圖8的時鐘發(fā)生器31進(jìn)一步包括延 遲單元810和開關(guān)820。
延遲單元810可以由多個反轉(zhuǎn)器組成,并且對發(fā)送時鐘信號進(jìn)行延 遲。開關(guān)820向DLL 640輸出參考時鐘信號和發(fā)送時鐘信號這二者中的 一個。在獲得初始同步的同時開關(guān)820向DLL640輸出發(fā)送時鐘信號,而 在獲得初始同步之后向DLL 640輸出由觸發(fā)器634生成的參考時鐘信號。
圖9例示了圖5的時鐘發(fā)生器的又一個示例,而圖10是圖9所示主 信號的定時圖。參照圖9,時鐘發(fā)生器31包括跳轉(zhuǎn)檢測單元40和振蕩器50。
跳轉(zhuǎn)檢測單元40對接收信號和反饋時鐘信號FC進(jìn)行接收,并且輸 出與接收信號的周期性跳轉(zhuǎn)和反饋時鐘信號FC的跳轉(zhuǎn)之間的時間差相 對應(yīng)的信號DIFF。跳轉(zhuǎn)檢測單元40包括跳轉(zhuǎn)檢測器41、使能信號發(fā)生 器42以及低通濾波器(LPF) 43。
跳轉(zhuǎn)檢測器41對接收信號和反饋時鐘信號FC進(jìn)行接收,并且輸出 與施加使能信號EN時出現(xiàn)的接收信號的跳轉(zhuǎn)和施加使能信號EN時出現(xiàn) 的反饋時鐘信號FC的跳轉(zhuǎn)之間的時間差相對應(yīng)的信號UP和DN。
使能信號發(fā)生器42使用可以從延遲線51獲得的幾個延遲時鐘中的 至少一個來生成使能信號EN,該使能信號EN使得跳轉(zhuǎn)檢測器41能夠 根據(jù)由接收信號的幾個跳轉(zhuǎn)中的偽比特而造成的周期性跳轉(zhuǎn)進(jìn)行工作。 圖9例示了一個例子,其中使能信號發(fā)生器42接收從第一反轉(zhuǎn)器II輸出 的第一延遲時鐘DC1和從第十七反轉(zhuǎn)器117輸出的第十七延遲時鐘 DC17。第一延遲時鐘DC1是通過將反饋時鐘信號FC的反轉(zhuǎn)信號延遲 (P/2N)而獲得,而第十七延遲時鐘DC17是通過將反饋時鐘信號FC的反 轉(zhuǎn)信號延遲-(P/2N)而獲得。例如,使能信號發(fā)生器42具有反轉(zhuǎn)器INV 以及邏輯與單元AND。在這種情況下,第十七延遲時鐘DC17被反轉(zhuǎn), 并且對第一延遲時鐘DC1和反轉(zhuǎn)后的第十七延遲時鐘執(zhí)行邏輯與,從而 可以生成使能信號EN。
LPF 43從跳轉(zhuǎn)檢測器41接收跳轉(zhuǎn)差信號UP和DN,并且通過去除 或減小該跳轉(zhuǎn)差信號UP和DN中的高頻分量而生成信號DIFF。例如, LPF 43可以是電荷泵(charge pump )。
振蕩器50根據(jù)從跳轉(zhuǎn)檢測電路40輸入的信號DIFF而改變反饋時鐘 信號FC和接收時鐘信號二者的相位。振蕩器50可以包括延遲線51和反 饋線52。
延遲線51具有多個反轉(zhuǎn)器II到118。根據(jù)從跳轉(zhuǎn)檢測電路40輸出 的信號DIFF來調(diào)節(jié)各反轉(zhuǎn)器II到118的延遲。各反轉(zhuǎn)器II到118具有 大約(P/2N)的延遲。將分別從第三、第五、第七、第九、第十一、第 十三、第十五以及第十七反轉(zhuǎn)器I3、 15、 17、 19、 111、 113、 115以及117輸出的第三、第五、第七、第九、第十一、第十三、第十五以及第十七
延遲時鐘DC3、 DC5、 DC7、 DC9、 DCll、 DC13、 DC15以及DC17作
為接收時鐘信號輸出到采樣器32。
反饋線52將從延遲線51輸出的反饋時鐘信號FC反饋回延遲線51 。 圖11例示了圖9的跳轉(zhuǎn)檢測器。
參照圖11,跳轉(zhuǎn)檢測器41包括第一至第三D觸發(fā)器FF1、 FF2和 FF3,第一邏輯或(disjunction)單元0R1和第二邏輯或0R2,邏輯與單 元AND以及反轉(zhuǎn)器INV。
第一觸發(fā)器FF1是正沿觸發(fā)D觸發(fā)器。將與位"1"相對應(yīng)的信號 (例如,電源電壓VDD)、接收信號、以及來自第二邏輯或單元OR2的 輸出分別輸入到第一觸發(fā)器FF1的輸入端子D、時鐘端子CLK以及復(fù)位 端子RS。因此,在第二邏輯或單元OR2的輸出變?yōu)?1"之后,第一觸 發(fā)器FF1輸出"0"。并且,在第二邏輯或單元OR2的輸出為"0"的同 時出現(xiàn)接收信號的上升沿之后,第一觸發(fā)器FF1輸出"1"。
第二觸發(fā)器FF2是負(fù)沿觸發(fā)D觸發(fā)器。將與位"1"相對應(yīng)的信號、 接收信號、以及來自第二邏輯或單元OR2的輸出分別輸入到第二觸發(fā)器 FF2的輸入端子D、時鐘端子CLK以及復(fù)位端子RS。因此,在第二邏輯 或單元OR2的輸出變?yōu)?1"之后,第二觸發(fā)器FF2輸出"0"。并且, 在第二邏輯或單元OR2的輸出為"0"的同時出現(xiàn)接收信號的下降沿之 后,第二觸發(fā)器FF1輸出"1"。
第三觸發(fā)器FF3是正沿觸發(fā)D觸發(fā)器。將與位"1"相對應(yīng)的信號、 反饋時鐘信號FC、以及來自第二邏輯或單元OR2的輸出分別輸入到第三 觸發(fā)器FF3的輸入端子D、時鐘端子CLK以及復(fù)位端子RS。因此,在 第二邏輯或單元OR2的輸出變?yōu)?1"之后,第三觸發(fā)器FF1輸出"0"。 并且,在第二邏輯或單元OR2的輸出為"0"的同時出現(xiàn)反饋時鐘信號 FC的上升沿之后,第三觸發(fā)器FF1輸出"1"。
第一邏輯或單元OR1接收第一觸發(fā)器FF1的輸出和第二觸發(fā)器FF2 的輸出。第二邏輯或單元OR2接收反轉(zhuǎn)器INV的輸出和邏輯與單元AND 的輸出。邏輯與單元AND接收第一邏輯或單元OR1的輸出和第三觸發(fā)器FF3的輸出。反轉(zhuǎn)器INV接收使能信號EN。 圖11中例示的跳轉(zhuǎn)檢測器41如下工作
在沒有施加使能信號EN時,向第一觸發(fā)器FF1至第三觸發(fā)器FF3 的復(fù)位端子RS施加"1",因此第一觸發(fā)器FF1至第三觸發(fā)器FF3輸出 "0"。因此,跳轉(zhuǎn)差信號UP和DN變?yōu)?0, 0)。跳轉(zhuǎn)差信號UP和DN 為(0, 0)表示不存在跳轉(zhuǎn)差。即使施加了使能信號EN,在接收信號的 上升沿、接收信號的下降沿以及反饋時鐘信號FC的上升沿中的任一個出 現(xiàn)之前都保持跳轉(zhuǎn)差信號UP和DN為(0, 0)。
當(dāng)施加了使能信號EN并且跳轉(zhuǎn)差信號UP和DN為(0, 0)的同時 出現(xiàn)接收信號的上升沿或下降沿時,跳轉(zhuǎn)差信號UP和DN變?yōu)?1, 0)。 當(dāng)施加使能信號EN并且跳轉(zhuǎn)差信號UP和DN為(1, 0)的同時出現(xiàn)反 饋時鐘信號FC的上升沿時,跳轉(zhuǎn)差信號UP和DN變?yōu)?0, 0)。
此外,當(dāng)施加了使能信號EN并且跳轉(zhuǎn)差信號UP和DN為(0, 0) 的同時出現(xiàn)反饋時鐘信號FC的上升沿時,跳轉(zhuǎn)差信號UP和DN變?yōu)?O, 1)。當(dāng)施加了使能信號EN并且跳轉(zhuǎn)差信號UP和DN為(0, 1)的同時 出現(xiàn)接收信號的上升沿或下降沿時,跳轉(zhuǎn)差信號UP和DN變?yōu)?0, 0)。
如果跳轉(zhuǎn)檢測器41始終與使能信號EN無關(guān)地工作,則從圖11去 除反轉(zhuǎn)器INV和第二邏輯或單元OR2,并將邏輯與單元AND的輸出直 接輸入到第一觸發(fā)器FF1至第三觸發(fā)器FF3的復(fù)位端子RS。在這種情況 下,跳轉(zhuǎn)檢測器41根據(jù)接收信號的跳轉(zhuǎn)和反饋時鐘信號FC的跳轉(zhuǎn)如下 所述地工作。這里,接收信號的跳轉(zhuǎn)包括接收信號的上升沿和下降沿, 而反饋時鐘信號FC的跳轉(zhuǎn)僅包括反饋時鐘信號FC的上升沿。然而,當(dāng) 使用一個正沿觸發(fā)D觸發(fā)器、 一個負(fù)沿觸發(fā)D觸發(fā)器以及一個邏輯或單 元來代替第三觸發(fā)器FF3時,反饋時鐘信號FC的跳轉(zhuǎn)可以包括反饋時鐘 信號FC的下降沿以及上升沿。
當(dāng)跳轉(zhuǎn)差信號UP和DN為(0, 0)的同時出現(xiàn)接收信號和反饋時鐘 信號FC二者中的一個的跳轉(zhuǎn)時,輸出(1, 0)或(0, 1)的跳轉(zhuǎn)差信號 UP和DN。具體地說,當(dāng)出現(xiàn)接收信號的跳轉(zhuǎn)時,輸出(1, 0)的跳轉(zhuǎn) 差信號UP和DN,而當(dāng)出現(xiàn)反饋時鐘信號FC的跳轉(zhuǎn)時,輸出(0, 1)
16的跳轉(zhuǎn)差信號UP和DN。
此后,當(dāng)出現(xiàn)接收信號和反饋時鐘信號FC 二者中的另一個的跳轉(zhuǎn) 時,輸出(0, 0)的跳轉(zhuǎn)差信號UP和DN。
為了在其中施加使能信號EN的周期內(nèi)定位反饋時鐘信號FC的上升 沿,反饋時鐘信號FC要求初始同步。為了反饋時鐘信號FC的初始同步, 雖然發(fā)送器10不向接收器30發(fā)送與數(shù)據(jù)位相對應(yīng)并且具有周期性跳轉(zhuǎn) 的發(fā)送信號,但是它需要向接收器30發(fā)送具有與發(fā)送信號的周期性跳轉(zhuǎn) 的周期相對應(yīng)的周期(例如,相同周期)的發(fā)送時鐘信號。該發(fā)送時鐘 信號可以通過與數(shù)據(jù)線20獨立的線或者通過數(shù)據(jù)線20發(fā)送。
具體地說,在初期,發(fā)送器10生成發(fā)送時鐘信號,并通過數(shù)據(jù)線 20將其發(fā)送到接收器30。例如,發(fā)送器10可以向圖4所示用數(shù)據(jù)位[8:1] 表示的數(shù)據(jù)位重復(fù)地施加特定值(例如,"11110000"),由此,生成具有 與發(fā)送信號的周期性跳轉(zhuǎn)同周期和同相位的發(fā)送時鐘信號。接收器30根 據(jù)接收的發(fā)送時鐘信號對反饋時鐘信號FC和接收時鐘信號二者的相位 進(jìn)行調(diào)節(jié)。
在接收器30獲得初始同步之后,發(fā)送器10通過數(shù)據(jù)線20向接收器 30發(fā)送與數(shù)據(jù)位相對應(yīng)并且具有周期性跳轉(zhuǎn)的發(fā)送信號。
圖12例示了圖5的時鐘發(fā)生器的又一個示例,而圖13例示了圖12 的跳轉(zhuǎn)檢測器。
用圖12所示時鐘發(fā)生器和圖13所示的跳轉(zhuǎn)檢測器分別替換圖9所 示時鐘發(fā)生器和圖11所示跳轉(zhuǎn)檢測器,從而接收器30可以根據(jù)接收的 發(fā)送時鐘信號而獲得初始同步。
與圖9的時鐘發(fā)生器31相比,圖12的時鐘發(fā)生器31進(jìn)一步包括開 關(guān)53。
開關(guān)53向延遲線51輸出根據(jù)選擇信號INI選擇的接收信號和反饋 時鐘信號FC 二者中的一個。開關(guān)53在獲得初始同步的同時輸出接收信 號,并且在獲得初始同步之后輸出反饋時鐘信號FC。
與圖11的跳轉(zhuǎn)檢測器41相比,圖13的跳轉(zhuǎn)檢測器41進(jìn)一步包括 第一開關(guān)SW1和第二開關(guān)SW2。第一開關(guān)SW1向第一邏輯或單元0R1輸出根據(jù)選擇信號INI選擇 的第二觸發(fā)器FF2的輸出和"0" 二者中的一個。具體地說,在獲得初始 同步的同時第一開關(guān)SW1輸出"0",而在獲得初始同步之后輸出第二觸 發(fā)器FF2的輸出。第二開關(guān)SW2向反轉(zhuǎn)器INV輸出根據(jù)選擇信號INI 選擇的使能信號EN和"1" 二者中的一個。具體地說,在獲得初始同步 的同時第二開關(guān)SW2輸出"1 ",而在獲得初始同步之后輸出使能信號EN。
根據(jù)本發(fā)明的示例性實施方式的裝置和方法可以在不需要與數(shù)據(jù)線 獨立的時鐘線的情況下發(fā)送時鐘信息。
根據(jù)本發(fā)明的示例性實施方式的裝置和方法防止了從時鐘線生成的 電磁干擾(EMI)分量。
根據(jù)本發(fā)明的示例性實施方式的裝置和方法與數(shù)據(jù)一起提供了時鐘 信息,因此不會出現(xiàn)偏移、相對抖動等問題。
根據(jù)本發(fā)明的示例性實施方式的裝置和方法可以應(yīng)用于各種電子設(shè) 備,特別是應(yīng)用于定時控制器與數(shù)據(jù)驅(qū)動器之間的接口。
與鎖相環(huán)(PLL)不同,根據(jù)本發(fā)明的示例性實施方式的裝置和方 法使用DLL由接收信號而生成接收時鐘信號,因此不需要振蕩器。
可以使用機(jī)器可讀代碼將本發(fā)明具體實施為可通過諸如計算機(jī)之類 的機(jī)器來讀取的記錄介質(zhì)。該機(jī)器可讀記錄介質(zhì)可以是存儲有機(jī)器可讀 數(shù)據(jù)的任何記錄設(shè)備。機(jī)器可讀記錄介質(zhì)的示例為只讀存儲器(ROM)、 隨機(jī)存取存儲器(RAM)、光盤(CD) -ROM、磁帶、軟盤、光學(xué)數(shù)據(jù)存 儲設(shè)備等。此外,機(jī)器可讀記錄介質(zhì)可以是例如通過互聯(lián)網(wǎng)發(fā)送的載波。 另外,機(jī)器可讀記錄介質(zhì)可以經(jīng)由通信網(wǎng)絡(luò)而分發(fā)并且采用能夠通過分 散方法讀取并執(zhí)行的代碼的形式存儲。本發(fā)明的技術(shù)領(lǐng)域的編程人員能 夠容易地導(dǎo)出用于具體實施本發(fā)明的功能程序、代碼以及代碼段。
對于本領(lǐng)域技術(shù)人員而言顯而易見的是,在不脫離本發(fā)明的精神或 范圍的情況下,可以對本發(fā)明的上述示例性實施方式進(jìn)行各種修改。因 此,本發(fā)明旨在涵蓋落入所附權(quán)利要求書及其等同物的范圍內(nèi)的本發(fā)明 的所有這種修改。
權(quán)利要求
1、一種用于發(fā)送和接收數(shù)據(jù)位的裝置,該裝置包括發(fā)送器,其被構(gòu)造成生成與所述數(shù)據(jù)位相對應(yīng)并且具有周期性跳轉(zhuǎn)的發(fā)送信號;數(shù)據(jù)線,其被構(gòu)造成發(fā)送所述生成的發(fā)送信號;以及接收器,其被構(gòu)造成根據(jù)通過所述數(shù)據(jù)線發(fā)送的所述發(fā)送信號(以下稱為“接收信號”)的周期性跳轉(zhuǎn)而生成接收時鐘信號,根據(jù)所述生成的接收時鐘信號對所述接收信號進(jìn)行采樣以恢復(fù)所述數(shù)據(jù)位。
2、 根據(jù)權(quán)利要求1所述的裝置,其中,所述周期性跳轉(zhuǎn)是通過在所 述數(shù)據(jù)位中周期性地插入偽比特而生成。
3、 根據(jù)權(quán)利要求2所述的裝置,其中,所述偽比特具有與所述數(shù)據(jù) 位中緊接著所述偽比特之前的數(shù)據(jù)位不同的值。
4、 根據(jù)權(quán)利要求2所述的裝置,其中,所述偽比特具有與所述數(shù)據(jù) 位中緊接著所述偽比特之后的數(shù)據(jù)位不同的值。
5、 根據(jù)權(quán)利要求1所述的裝置,其中,所述接收器使用延遲鎖定環(huán) (DLL)根據(jù)所述接收信號的所述周期性跳轉(zhuǎn)而生成所述接收時鐘信號,根據(jù)所述生成的接收時鐘信號對所述接收信號進(jìn)行采樣以恢復(fù)所述數(shù)據(jù)位。
6、 根據(jù)權(quán)利要求l所述的裝置,其中,所述接收器包括 跳轉(zhuǎn)檢測器,其被構(gòu)造成對所述接收信號的跳轉(zhuǎn)進(jìn)行檢測; 參考時鐘信號發(fā)生器,其被構(gòu)造成生成與所述檢測到的跳轉(zhuǎn)中的所述周期性跳轉(zhuǎn)相對應(yīng)的參考時鐘信號;使能信號發(fā)生器,其被構(gòu)造成生成使得所述參考時鐘信號發(fā)生器根 據(jù)所述檢測到的跳轉(zhuǎn)中的所述周期性跳轉(zhuǎn)進(jìn)行工作的使能信號;延遲鎖定環(huán)(DLL),其被構(gòu)造成使用所述生成的參考時鐘信號而生成所述接收時鐘信號;以及釆樣器,其被構(gòu)造成根據(jù)所述生成的接收時鐘信號對所述接收信號進(jìn)行釆樣并恢復(fù)所述數(shù)據(jù)位。
7、 根據(jù)權(quán)利要求6所述的裝置,其中,所述DLL包括相位檢測器,其被構(gòu)造成對所述生成的參考時鐘信號的跳轉(zhuǎn)與反饋 時鐘信號的跳轉(zhuǎn)之間的相位差進(jìn)行檢測,并且生成與所述檢測到的相位差成比例的電壓信號;環(huán)路濾波器,其被構(gòu)造成減小所述生成的電壓信號的高頻分量并生 成反饋電壓信號;以及延遲線,其被構(gòu)造成根據(jù)所述生成的反饋電壓信號對所述生成的參 考時鐘信號進(jìn)行延遲以生成所述接收時鐘信號。
8、 根據(jù)權(quán)利要求7所述的裝置,其中,所述接收器還包括開關(guān),該 開關(guān)被構(gòu)造成接收具有與所述接收信號的所述周期性跳轉(zhuǎn)相對應(yīng)的周期 的發(fā)送時鐘信號,并向所述相位檢測器提供所述接收的發(fā)送時鐘信號與 所述生成的參考時鐘信號二者中的一個,并且所述相位檢測器對所述開關(guān)提供的信號的跳轉(zhuǎn)與所述反饋時鐘信號 的跳轉(zhuǎn)之間的相位差進(jìn)行檢測,并生成與所述檢測到的相位差成比例的 電壓信號。
9、 根據(jù)權(quán)利要求6所述的裝置,其中,所述使能信號的開始時間點 T一START滿足[T- (P/N) <T—START <T],而所述使能信號的結(jié)束時間 點T—£,滿足[丁<1[_£1^<丁+ (P/N)],其中,T表示執(zhí)行周期性跳 轉(zhuǎn)時的時間點,P表示周期性跳轉(zhuǎn)的周期,而N表示在P期間接收的位 的數(shù)量。
10、 根據(jù)權(quán)利要求6所述的裝置,其中,所述使能信號的開始時間 點T—START滿足[T-2x (p/N) <T_START<T],而所述使能信號的結(jié) 束時間點T—END滿足[KT—END<T+ (P/N)],其中,T表示執(zhí)行周 期性跳轉(zhuǎn)時的時間點,P表示周期性跳轉(zhuǎn)的周期,而N表示在P期間接 收的位的數(shù)量。
11、 根據(jù)權(quán)利要求7所述的裝置,其中,所述使能信號發(fā)生器根據(jù) 可從所述延遲線獲得的幾個延遲時鐘信號中的至少一個而生成所述使能 信號。
12、 根據(jù)權(quán)利要求1所述的裝置,其中,所述接收器包括 跳轉(zhuǎn)檢測器,其被構(gòu)造成輸出與所述接收信號的所述周期性跳轉(zhuǎn)和反饋時鐘信號的跳轉(zhuǎn)之間的時間差相對應(yīng)的信號;使能信號發(fā)生器,其被構(gòu)造成提供使得所述跳轉(zhuǎn)檢測器根據(jù)所述接 收信號的幾個跳轉(zhuǎn)中的所述周期性跳轉(zhuǎn)進(jìn)行工作的使能信號;振蕩器,其被構(gòu)造成根據(jù)與所述時間差相對應(yīng)的所述信號來改變所述反饋時鐘信號的相位和所述接收時鐘信號的相位;以及采樣器,其被構(gòu)造成根據(jù)所述接收時鐘信號對所述接收信號進(jìn)行采樣以恢復(fù)所述數(shù)據(jù)位。
13、 根據(jù)權(quán)利要求1所述的裝置,其中,所述發(fā)送器包括-偽比特插入器,其被構(gòu)造成在所述數(shù)據(jù)位中插入使得所述發(fā)送信號具有所述周期性跳轉(zhuǎn)的偽比特,以生成發(fā)送位;以及驅(qū)動器,其被構(gòu)造成輸出與所述生成的發(fā)送位相對應(yīng)的所述發(fā)送信號。
14、 一種發(fā)送和接收數(shù)據(jù)位的方法,該方法包括以下步驟 生成與所述數(shù)據(jù)位相對應(yīng)并具有周期性跳轉(zhuǎn)的發(fā)送信號; 通過數(shù)據(jù)線來發(fā)送所述生成的發(fā)送信號;根據(jù)通過所述數(shù)據(jù)線發(fā)送的所述發(fā)送信號(以下稱為"接收信號") 的所述周期性跳轉(zhuǎn)而生成接收時鐘信號;以及根據(jù)所述生成的接收時鐘信號對所述接收信號進(jìn)行采樣以恢復(fù)所述 數(shù)據(jù)位。
15、 根據(jù)權(quán)利要求14所述的方法,其中,所述周期性跳轉(zhuǎn)是通過在 所述數(shù)據(jù)位中周期性地插入偽比特而生成。
16、 根據(jù)權(quán)利要求14所述的方法,其中,所述根據(jù)通過所述數(shù)據(jù)線 發(fā)送的所述接收信號的所述周期性跳轉(zhuǎn)而生成接收時鐘信號的步驟包括 以下步驟使用延遲鎖定環(huán)(DLL)根據(jù)通過所述數(shù)據(jù)線發(fā)送的所述接 收信號的所述周期性跳轉(zhuǎn)而生成所述接收時鐘信號。
17、 根據(jù)權(quán)利要求14所述的方法,該方法進(jìn)一步包括以下步驟生成具有與所述周期性跳轉(zhuǎn)相對應(yīng)的周期的發(fā)送時鐘信號; 通過所述數(shù)據(jù)線發(fā)送所述生成的發(fā)送時鐘信號;以及 根據(jù)所述發(fā)送的發(fā)送時鐘信號對所述接收時鐘信號的相位進(jìn)行調(diào)節(jié)。
全文摘要
本發(fā)明提供了一種用于發(fā)送和接收數(shù)據(jù)位的裝置和方法。該裝置包括發(fā)送器,其被構(gòu)造成生成與數(shù)據(jù)位相對應(yīng)并且具有周期性跳轉(zhuǎn)的發(fā)送信號;數(shù)據(jù)線,其被構(gòu)造成發(fā)送所述生成的發(fā)送信號;以及接收器,其被構(gòu)造成根據(jù)通過所述數(shù)據(jù)線發(fā)送的所述發(fā)送信號(以下稱為“接收信號”)的周期性跳轉(zhuǎn)而生成接收時鐘信號,根據(jù)所述生成的接收時鐘信號對所述接收信號進(jìn)行采樣以恢復(fù)所述數(shù)據(jù)位。因而,能夠在不需要與所述數(shù)據(jù)線獨立的時鐘線的情況下發(fā)送時鐘信息。
文檔編號G09G5/00GK101540158SQ20091012865
公開日2009年9月23日 申請日期2009年3月20日 優(yōu)先權(quán)日2008年3月20日
發(fā)明者李龍宰 申請人:安納帕斯股份有限公司