技術(shù)編號:9377760
提示:您尚未登錄,請點 登 陸 后下載,如果您還沒有賬戶請點 注 冊 ,登陸完成后,請刷新本頁查看技術(shù)詳細信息。 在65nm以下的半導(dǎo)體制造技術(shù)中,鎳硅化物用于降低金屬-半導(dǎo)體接觸電阻。通 常,在半導(dǎo)體器件襯底表面清洗之后,沉積鎳材料層,從而形成鎳硅化物。然而,該鎳硅化物 中的鎳在后續(xù)工藝中因受熱而向側(cè)向擴散到柵極和溝道中,鎳侵蝕成為半導(dǎo)體器件襯底的 缺陷,會在電路工作時引起較大的漏電流,嚴重影響了器件的性能。 針對上述鎳侵蝕的問題,傳統(tǒng)技術(shù)主要集中在鎳合金的摻雜以及快速熱處理參數(shù) 的優(yōu)化方面,但是在45nm以下的制程中的效果不大。因此,需要探索能夠降低鎳侵蝕的方 ...
注意:該技術(shù)已申請專利,請尊重研發(fā)人員的辛勤研發(fā)付出,在未取得專利權(quán)人授權(quán)前,僅供技術(shù)研究參考不得用于商業(yè)用途。
該專利適合技術(shù)人員進行技術(shù)研發(fā)參考以及查看自身技術(shù)是否侵權(quán),增加技術(shù)思路,做技術(shù)知識儲備,不適合論文引用。