技術(shù)編號(hào):9375534
提示:您尚未登錄,請(qǐng)點(diǎn) 登 陸 后下載,如果您還沒(méi)有賬戶請(qǐng)點(diǎn) 注 冊(cè) ,登陸完成后,請(qǐng)刷新本頁(yè)查看技術(shù)詳細(xì)信息。 本發(fā)明實(shí)施例涉及計(jì)算機(jī)技術(shù),尤其涉及一種基于內(nèi)存控制器的帶寬分配方法及 裝置。背景技術(shù) 隨著多核處理器的發(fā)展,在系統(tǒng)或處理器片內(nèi)集成多個(gè)內(nèi)存控制器,其中,內(nèi)存控 制器是計(jì)算機(jī)系統(tǒng)內(nèi)部控制內(nèi)存并且使內(nèi)存與CPU之間交換數(shù)據(jù)的重要組成部分。由于多 個(gè)應(yīng)用在多核處理器上同時(shí)運(yùn)行會(huì)共享內(nèi)存帶寬,因此,需要采取合理的帶寬分配方案以 提1?系統(tǒng)吞吐量。 現(xiàn)有的多內(nèi)存控制器通過(guò)請(qǐng)求調(diào)度方法來(lái)提高系統(tǒng)吞吐量,可選地先周期性地根 據(jù)每個(gè)應(yīng)用從內(nèi)存控制器獲得的服務(wù)時(shí)間對(duì)各個(gè)...
注意:該技術(shù)已申請(qǐng)專利,請(qǐng)尊重研發(fā)人員的辛勤研發(fā)付出,在未取得專利權(quán)人授權(quán)前,僅供技術(shù)研究參考不得用于商業(yè)用途。
該專利適合技術(shù)人員進(jìn)行技術(shù)研發(fā)參考以及查看自身技術(shù)是否侵權(quán),增加技術(shù)思路,做技術(shù)知識(shí)儲(chǔ)備,不適合論文引用。
請(qǐng)注意,此類技術(shù)沒(méi)有源代碼,用于學(xué)習(xí)研究技術(shù)思路。