技術編號:7544166
提示:您尚未登錄,請點 登 陸 后下載,如果您還沒有賬戶請點 注 冊 ,登陸完成后,請刷新本頁查看技術詳細信息。本實用新型涉及高速模數(shù)轉換器領域,尤其涉及FLASHADC模數(shù)轉換器,具體為一種抑制高速比較器火花碼和亞穩(wěn)態(tài)的電路結構,其結構簡單,降低編碼復雜度,能夠有效地抑制高速比較器火花碼和亞穩(wěn)態(tài),其包括格雷碼編碼電路,格雷碼編碼電路包括輸入端和輸出端,格雷碼編碼電路的輸入端包括多個二輸入與非門,其特征在于,與格雷碼編碼電路的輸出端最高位連接的二輸入與非門的一個輸入端接地、另一個輸入端設置二輸入或門,其他二輸入與非門的輸入端分別設置二輸入或門,二輸入或門的輸出端連接...
注意:該技術已申請專利,請尊重研發(fā)人員的辛勤研發(fā)付出,在未取得專利權人授權前,僅供技術研究參考不得用于商業(yè)用途。
該專利適合技術人員進行技術研發(fā)參考以及查看自身技術是否侵權,增加技術思路,做技術知識儲備,不適合論文引用。
該類技術注重原理思路,無完整電路圖,適合研究學習。