技術(shù)編號(hào):6745053
提示:您尚未登錄,請(qǐng)點(diǎn) 登 陸 后下載,如果您還沒有賬戶請(qǐng)點(diǎn) 注 冊(cè) ,登陸完成后,請(qǐng)刷新本頁查看技術(shù)詳細(xì)信息。本發(fā)明涉及一種用來產(chǎn)生一個(gè)預(yù)定電平的電壓的電路,確切地說,涉及一種設(shè)置在一個(gè)集成半導(dǎo)體器件中的內(nèi)部電壓發(fā)生電路,該器件作為一個(gè)元件包括一個(gè)MOS晶體管(絕緣柵型場(chǎng)效應(yīng)晶體管)。更確切地說,本發(fā)明涉及一種用來在一個(gè)動(dòng)態(tài)半導(dǎo)體存儲(chǔ)器(DRAM)中產(chǎn)生一個(gè)中間電壓的電路,該中間電壓的電平約為工作電源電壓的一半。圖23表示在一個(gè)動(dòng)態(tài)半導(dǎo)體存儲(chǔ)器(下文稱為DRAM)中利用一個(gè)內(nèi)部電壓的諸元件的一種結(jié)構(gòu)。一個(gè)存儲(chǔ)單元陣列的一種結(jié)構(gòu)示意地畫在圖23中。在該存儲(chǔ)單元陣列中...
注意:該技術(shù)已申請(qǐng)專利,請(qǐng)尊重研發(fā)人員的辛勤研發(fā)付出,在未取得專利權(quán)人授權(quán)前,僅供技術(shù)研究參考不得用于商業(yè)用途。
該專利適合技術(shù)人員進(jìn)行技術(shù)研發(fā)參考以及查看自身技術(shù)是否侵權(quán),增加技術(shù)思路,做技術(shù)知識(shí)儲(chǔ)備,不適合論文引用。
該類技術(shù)無源代碼,用于學(xué)習(xí)原理,如您想要源代碼請(qǐng)勿下載。